SU920813A2 - Устройство дл контрол системы передачи дискретных сигналов - Google Patents

Устройство дл контрол системы передачи дискретных сигналов Download PDF

Info

Publication number
SU920813A2
SU920813A2 SU802920464A SU2920464A SU920813A2 SU 920813 A2 SU920813 A2 SU 920813A2 SU 802920464 A SU802920464 A SU 802920464A SU 2920464 A SU2920464 A SU 2920464A SU 920813 A2 SU920813 A2 SU 920813A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
shift
cell
Prior art date
Application number
SU802920464A
Other languages
English (en)
Inventor
Александр Сергеевич Горбенко
Виктор Иванович Николаев
Original Assignee
Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны filed Critical Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority to SU802920464A priority Critical patent/SU920813A2/ru
Application granted granted Critical
Publication of SU920813A2 publication Critical patent/SU920813A2/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

Изобретение относится к вычислительной технике и передаче инфор- мации и может быть использовано для отыскания места отказов в линиях связи между цифровыми вычислительными устройствами.
По основному авт.св. Ν’ 830490 известно устройство для контроля системы передачи дискретных сигналов, . которое содержит передающий цифровой вычислительный блок, первые выходы' которого соединены со входами первых усилителей η-канальной линии связи, выходы последних усилителей которой соединены с первыми входами приемного цифрового вычислительного блока, регистр сдвига, первые входы ячеек которого объединены и соединены со вторым входом приемного цифрово-. го вычислительного блока, выход каждой предыдущей ячейки регистра сдвига соединен со входом последующей ячейки, выход последней ячейки регистра сдвига соединен с третьим вхо~ дом приемного, цифрового вычислительного блока, выход приемного цифрового вычислительного блока соединен со входом передающего цифрового вычислительного блока, элементы неравнозначности и элементы ИЛИ, первый и второй входы каждого элемента неравнозначности соединены соответственно со входом и выходом соответствующего усилителя, выход - с третьим входом соответствующей ячейки регистра сдвига и с первым входом соответствующего элемента ИЛИ, второй вход которого соединен с выхо- . дом предыдущего усилителя, а выход со входом последующего усилителя [1].
Недостатком этого устройства является то, что оно не позволяет определить момент появления отказа, а лишь фиксирует факт нарушения работоспособности системы через некоторое время. Кроме того, для выявления .неисправных элементов необходимо обязательно переходить к режиму to контроля независимо от количества отказов.
Цель изобретения - повышение точности и оперативности контроля за счет возможности определения момента возникновения отказа и места однократного отказа без перехода в режим контроля.
Поставленная цель достигается тем, что в усчройство для контроля системы передачи дискретных сигналов введен многовходовый элемент ИЛИ, выход которого соединен с четвертым входом приемного цифрового вычислительного блока, выходы всех, кроме последней, ячеек регистра сдвига соединены с соответствующими входами многовходового элемента ИЛИ.
На чертеже представлена структурная схема предлагаемого устройства.
Устройство содержит передающий цифровой вычислительный блок 1, пканальную линию 2 связи, приемный цифровой вычислительный блок 3· Каждый канал 4И-4П содержит элементы неравнозначности (сумматоры по модулю 2) 5И-5М, элементы ИЛИ 6^-6м и усилители 7Л~ 7П.
Устройство также содержит регистр 8 сдвига с ячейками 9, управляющую шину 10, шины 11 и 12 импульсов сдвига, многовходовый элемент ИЛИ 13 и шину' 14 контроля.
Устройство работает следующим образом.
Данные от передающего цифрового вычислительного блока I по многоканальной линии 2 связи поступают в приемный цифровой вычислительный блок 3· При этом постоянно контролируется работоспособность усилителей 7 путем сравнения значений сигналов на входе и на выходе с помощью элементов неравнозначности 5- При отсутствии нарушений в работе линий 2 связи на выходе элементов 5 ~ низкий уровень. В случае нарушения работоспособности усилителя 7 на выходе элемента неравнозначности 5 появляется сигнал высокого уровня, который обеспечит запись 1 в соответствующую ячейку 9 регистра 8 сдвига. Импульсы сдвига на регистр 8 по шине 11 поступают с частотой выдачи дан-’ ных постоянно, поэтому 1 при подаче первого же импульса сдвига поступает на вход элемента ИЛИ 13 и переписывается в соседнюю ячейку 9 реги30 si ctpa сдвига 8. С выхода элемента ИЛИ 13 единичный сигнал поступает по шине 14 на вход приемного цифрового вычислительного блока 3 и обеспечивавает фиксацию момента появления отказа в линии 2. Единица, записанная в соседнюю ячейку регистра 8 сдвига, под воздействием импульсов сдвига продвигается по регистру 8 и затем по шине 12 поступает в приемный вычислительный блок 3 через время, определяемое количеством импульсов сдвига, необходимым для выдачи 1 на выход регистра 8. Таким образом, фиксируя момент возникновения отказа по сигналу, поступившему с элемента ИЛИ 13 по шине 14, и определив количество тактов, необходимое для сдвига 1 на выход регистра 8, можно однозначно установить номер ячейки 9 регистра 8 сдвига, определить отказавший усилитель 7, не переводя устройство в режим контроля.
Например, если в канале 4П отказал последний усилитель 7, то с выхода соответствующего ему элемента неравнозначности 5 единичный сигнал поступает на п-ю справа ячейку 9 регистра сдвига 8. При поступлении импульса сдвига по шине 11 1 поступает через элемент ИЛИ 13 по шине 14 на вход блока 3 и, кроме того, сдвигается в соседнюю ячейку регистра 8. Начиная с с этого момента в блоке 3 производится подсчет импульсов сдвига до момента появления 1 на шине 12. В данном случае она появляется на входе блока 3 после подачи еще (п-1) импульса сдвига. Следовательно, первоначально единица была записана 1 в ту ячейку 9.регистра сдвига 8, для сдвига 1 из которой на выход регистра потребовалось (п-1) импульсов сдвига, т.е. в п-ю справа ячейку. А этой ячейке однозначно соответствует последний усилитель 7п 4П канала.
Для обнаружения нескольких, одновременно возникших, отказов следует перейти к режиму контроля, поскольку 1 в худшем случае от элемента неравнозначности 5, подключенного к неисправному усилителю 7 (в примере это последний усилитель 4П канала) , в каждом такте передачи данных поступает высокий уровень в соответствующую ячейку 9 регистра 8 сдвига, что делает возможным выявление других, одновременно отказавших, усилите5 920813
В режим контроля, если это необходимо, т.е. велика вероятность нескольких одновременных отказов, устройство переходит по управляющему сигналу, подаваемому в блок 1 по шине 10, после прихода В блок 3 первой »йе единицы по шине 12.
В режиме контроля определяются места отказов. В исходном состоянии все ячейки 9 регистра 8 сдвига обнулены. Для отыскания отказов, например, наиболее часто встречающихся типа Устойчивый 0, блок 1 посылает в линию 2 связи комбинацию 11-11. Элементы 5', подключенН1э1е к отказав10 шим усилителям 7, формируют единичные сигналы, которые заносят 1 в соответствующие ячейки 9 регистра 8 ;
сдвига. ·
Затем блок 1 выдает серию импуль- 20 сов сдвига по шине 11, обеспечивающих последовательную передачу содержимого всех ячеек 9 регистра 8 сдвига по шине 12 в блок 3 Для анализа.
Предположим, что в первом канале 4^ отказали первые два усилителя 7, во втором - последний усилитель, а в последнем канале 4 - первый и последний усилители. Тогда в блок 3 за период контроля последовательно поступит по шине 12 следующая комбинация сигналов:
01-1 - 10-0 10-1
Скобками выделены разряды комбинации , указывающие на состояние одноименных усилителей 7 всех η каналов. В записи опущены разряды, значения которых равны О.
Таким образом, предлагаемое устройство по сравнению с известным позволяет не только обнаружить факт нарушения работоспособности, но зафиксировать момент нарушения, момент начала приема искаженной информации, что повышает точность контроля. Кроме того, предлагаемое устройство позволяет определить неисправностный элемент при однократном·;' отказе без прохода в режим контроля, что повышает оперативность конти т.е роля.

Claims (2)

  1. I . Изобретение огноситс  к вычислительной технике и передаче информации и может быть использовано дл  отыскани  места отказов в лини х ,; св зи между цифровыми вычислительными устройствами. По основному авт.св. № . известно устройство дл  контрол  темы передачи дискретных сигналов, . которое содержит передающий цифровой вычислительный блок, первые выходы которого соединены со входами первых усилителей п-канальной линии св  зи, выходы последних усилителей которой соединены с первыми входами приемного цифрового вычислительного блока, регистр сдвига, первые входы  чеек которого объединены и соединены со вторым входом приемного цифров го вычислительного блока, выход каждой предыдущей  чейки регистра сдвига соединен со входом последующей  чейки, выход последней  чейки регистра сдвига соединен с третьим вхр дом приемного, цифрового вычислительного блока, выход приемного цифрового вычислительного блока соединен со входом передающего цифрового вычислительного блока, элементы неравнозначности и элементы ИЛИ, первый и второй входы каждого элемента неравнозначности соединены соответственно со входом и выходом соответствующего усилител , выход - с третьим входом соответствующей  чейки регистра сдвига и с первым входом соответствующего элемента ИЛИ, второй вход которого соединен с выхо- . дом предыдущего усилител , а выход со входом последующего усилител  1. Недостатком этого устройства  вл етс  то, что оно не позвол етопределить момент по влени  отказа, а лишь фиксирует факт нарушени  работоспособности системы через некоторое врем . Кроме того, дл  вы влени  .неисправных элементов необходимо об зательно переходить к режиму контрол  независимо от количества отказов. Цель изобретени  - повышение точ ности и оперативности контрол  за счет возножности определени  момента возникновени  отказа и места однократного отказа без перехода в режим контрол . Поставленна  цель достигаетс  гем, что в устройство дл  контрол  системы передачи дискретных сигналов введен многовходовый элемент ИЛИ, выход которого соединен с чётвертым входом приемного цифрового в числительного блока, выходы всех, кроме последней,  чеек регистра сдвига соединены с соответствукхцими входами многовходового элемента ИЛИ. , На чертеже представлена структур на  схема предлагаемого устройства. Устройство содержит передающий .цифровой вычислительный блок 1, пканальную линию 2 св зи, приемный цифровой вычислительный блок 3- Каж дый канал содержит элементы неравнозначности (сумматоры по моду лю 2) , элементы ИЛИ и усилители InУстройство также содержит регист 8 сдвига с  чейками 9 управл ющую шину 10, шины 11 и 12 импульсов сдв га, многовходовый элемент ИЛИ 13 и шину 1 контрол . Устройство работает следукицим образом. Данные от передающего цифрового вычислительного блока I по многоканальной линии 2 св зи поступают в приемный цифровой вычислительный блок 3. При этом посто нно контроли руетс  работоспособность уси лите ей 7 путем сравнени  значений сигналов на входе и на выходе с помощью элементов неравнозначности 5- При отсутствии нарушений в работе линий 2 св зи на выходе элементов 5 - низки уровень. В случае нарушени  работоспособности усилител  7 на выходе элемента неравнозначности 5 по вл етс  сигнал высокого уровн , которы обеспечит запись 1 в соответствую щую  чейку 9 регистра 8 сдвига. Импульсы сдвига на регистр 8 по шине 11 поступают с частотой выдачиданных посто нно, поэтому 1 при пода че первого же импульса сдвига посту пает на вход элемента ИЛИ 13 и пере писываетс  в соседнюю  чейку 9 реги ctpa сдвига 8. С выхода элемента ИЛИ 13 единичный сигнал поступает по шине Н на вход приемного цифрового вычислительного блока 3 и обеспечивавает фиксацию момента по влени  отказа в линии
  2. 2. Единица, записанна  в соседнюю  чейку регистра 8 сдвига, под воздействием импульсов сдвига продвигаетс  по регистру 8 и затем по шине 12 поступает в приемный вычислительный блок 3 через врем , определ емое количеством импульсов сдвига, необходимым дл  выдачи 1 на выход регистра 8. Таким образом, фиксиру  момент возникновени  отказа по сигналу, поступившему с элемента ИЛИ 13 по шине И, и определив количество тактов, необходимое дл  сдвига 1 на выход регистра 8, можно однозначно установить номер  чейки 9 регистра 8 сдвига, определить отказавший усилитель 7, не перевод  устройство в режим контрол . 4 отказал Например, если в канале последний усилитель 7, то с выхода ссютветствующего ему элемента неравнозначности 5 единичный сигнал поступает на п-ю справа  чейку 9 регистра сдвига 8. При поступлении импульса сдвига по шине 11 1 поступает через элемент ИЛИ 13 по шине 1 на вход блока 3 и, кроме того, сдвигаетс  в соседнюю  чейку регистра 8. Начина  с с этого момента в блоке 3 производитс  подсчет импульсов сдвига до момента по влени .1 на шине 12. В данном Случае она по вл етс  на входе блока 3 после подачи еще (п-1) импульса сдвига. Следовательно, первоначально единица была записана в ту  чейку 9.регистра сдвига 8, дл  сдвига 1 из которой на выход регистра потребовалось (п-1) импульсов сдвига, т.е. в п-ю справа  чейку . А этой  чейке однозначно соот тствует последний усилитель 7„ +, канала. Дл  обнаружени  нескольких, одновременно возникших, отказов следует перейти к режиму контрол , поскольку в худшем -случае от элемента неравнозначности 5 подключенного к неисправному усилителю 7 (в примере это последний усилитель 4 канала), в каждом такте передачи данных поступает высокий уровень в соответствующую  чейку 9 регистра 8 сдвига, чт,о делает возможным вы вление других, одновременно отказавших, усилитеВ режим конт1эол , если это необхо димо, т.е. велика веро тность нескольких одновременных отказов, устройство переходит по управл ющему сигна лу, подаваемому в блок 1 по шине 10, после прихода в блок 3 первой Ле еди ницы по шине 12. В режиме контрол  определ ютс  места отказов. В исходном состо нии все  чейки 9 регистра 8 сдвига обнулены . Дл  отыскани  отказов, нап ример, наиболее часто встречающихс  типа Устойчивый О, блок 1 посылает в линию 2 св зи комбинацию 11-11. Элементы 5 Подключенное к отказавшим усилител м 7, формируют единичнь сигналы, которые занос т 1 в соответствующие  чейки 9 регистра 8 сдвига. Затем блок 1 выдает серию импульсов сдвига по шине 11, обеспечивающих последовательную передачу содер жимого всех  чеек 9 регистра В сдвига по шине 12 в блок 3 дл  анализа . Предположим, что в первом кан§1ле 4. отказали первые два усилител  7, во BiopoM - последний усилитель, а в последнем канале k - первый и последний усилители. Тогда в блок 3 за период кон1рол  последовательно поступит по шине 12 следующа  комбинаци  сигналов: 01-1 - .10-0 п Т Скобками выделены разр ды комбинации , указывающие на состо ние одноименных усилителей 7 всех п каналов . В записи опущены разр ды, значени  которых равны О. Таким образом, предлагаемое устройство по сравнению с известным позвол ет не только обнаружить факт нарушени  рг отоспособности, но и зафиксировать момент нарушени , т.е. момент качала приема искаженной информации , что повышает точность контрол . Кроме того, предлагаемое устройство позвол ет определить неисправностный элемент при однократномг отказе без прохода в режим контрол , что повышает оперативность контрол  . Формула изобретени  Устройство дл  контрол  системы передачи дискретных сигналов по авт.св. № , отличающеес  тем, что, с целью повышени  точности и оперативности контрол  , в устройство введен многовходовый элемент ИЛИ, выход которого соединен с четвертым входом приемного цифрового вычислительного блока, выходы всех, кроме последней,  чеек регистра сдвига соединены с соответствующими входами многовходового элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № , кл. G 08 С 25/00, 1979 (прототип).
SU802920464A 1980-05-05 1980-05-05 Устройство дл контрол системы передачи дискретных сигналов SU920813A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802920464A SU920813A2 (ru) 1980-05-05 1980-05-05 Устройство дл контрол системы передачи дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802920464A SU920813A2 (ru) 1980-05-05 1980-05-05 Устройство дл контрол системы передачи дискретных сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU830490 Addition

Publications (1)

Publication Number Publication Date
SU920813A2 true SU920813A2 (ru) 1982-04-15

Family

ID=20894073

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802920464A SU920813A2 (ru) 1980-05-05 1980-05-05 Устройство дл контрол системы передачи дискретных сигналов

Country Status (1)

Country Link
SU (1) SU920813A2 (ru)

Similar Documents

Publication Publication Date Title
SU920813A2 (ru) Устройство дл контрол системы передачи дискретных сигналов
JPS5854756A (ja) 多重伝送システムの信号診断方法およびその診断装置
SU830490A1 (ru) Устройство дл контрол системыпЕРЕдАчи диСКРЕТНыХ СигНАлОВ
SU1156273A1 (ru) Трехканальна резервированна вычислительна система
SU883906A1 (ru) Устройство переменного приоритета
SU805310A1 (ru) Многоканальное устройство приоритета
SU903852A2 (ru) Многоканальное устройство дл сопр жени
SU959082A1 (ru) Многоканальное приоритетное устройство
RU2060602C1 (ru) Устройство для многоканальной обработки информации
SU1264193A1 (ru) Многоканальное устройство дл обмена данными микропроцессорной системы
SU1238278A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1252930A2 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU796893A1 (ru) Устройство дл приема информации
SU1081637A1 (ru) Устройство дл ввода информации
SU1495778A1 (ru) Многоканальное устройство дл ввода аналоговой информации
SU1760631A1 (ru) Кольцевой счетчик
SU1758646A1 (ru) Трехканальное резервированное устройство дл приема и передачи информации
SU1390625A2 (ru) Устройство дл приема последовательного кода
SU610153A1 (ru) Устройство дл приема информации
SU1709324A2 (ru) Устройство дл сопр жени
SU991402A1 (ru) Устройство дл ввода-вывода информации
SU1001529A1 (ru) Мажоритарно-резервированное устройство
SU1136333A1 (ru) Многоканальное резервированное устройство
SU896781A1 (ru) Устройство синхронизации
SU1402956A1 (ru) Устройство определени периода повторени импульсов