SU918952A1 - Устройство дл преобразовани по функци м Уолша - Google Patents

Устройство дл преобразовани по функци м Уолша Download PDF

Info

Publication number
SU918952A1
SU918952A1 SU802894077A SU2894077A SU918952A1 SU 918952 A1 SU918952 A1 SU 918952A1 SU 802894077 A SU802894077 A SU 802894077A SU 2894077 A SU2894077 A SU 2894077A SU 918952 A1 SU918952 A1 SU 918952A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
walsh
functions
adders
switch
Prior art date
Application number
SU802894077A
Other languages
English (en)
Inventor
Петр Михайлович Чеголин
Николай Васильевич Нечаев
Рауф Хосровович Садыхов
Вячеслав Станиславович Кончак
Original Assignee
Институт Технической Кибернетики Ан Бсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Технической Кибернетики Ан Бсср filed Critical Институт Технической Кибернетики Ан Бсср
Priority to SU802894077A priority Critical patent/SU918952A1/ru
Application granted granted Critical
Publication of SU918952A1 publication Critical patent/SU918952A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ПО ФУНКЦИЯМ УОЛША
Изобретение относитс  к автоматике и вычиспительной технике и может быть использовано дл  спектрального анапи§а , случайных процессов. Известно устройство с тогонапьного преобразовани  по Уопшу, содержащее сумматоры-вычитатепи и регистры сдвига , причем первый и второй входы ч -го ii 1% 2..,,)сумматора-вычитатеп  подключены соответственно к выходу la входу i -го регистра сдвига, вход первого регистра сдвига  вл етс  информационным входом устройства i}. Недостатком этого устройства  вл ет с  низкое быстродействие, обусловпенное последовательным способом выдачи 2 коэ4 1 ициентов преобразовани  после подачи 2 значений входного сигнала. Наиболее близким по технической сущ ности к изобретению  вл етс  устройство дл  преобразовани  по функци м Уолша содержащее регистры сдвига и сумматоры-вычислители 2. Недостатком известного устройства  вл етс  Т9, что оно позвол ет вычисл ть только коэффициенты Уопша. Цель изобретени  - расширение функциональных возможностей устройства за счет вычиЬпени  коэффициентов по интегральным функци м Уолша. Поставленна  цель достигаетс  тем, что в устройство, содержащее регистр сдвига и сумматоры-вычитатели, выходы которых  вл ютс  выходами устройства , введены сумматоры, коммутатор информационных сигналов, коммутатор тактовых импульсов, блок формировани  функций Уолша-Надемахера, причем информационные входы сумматора объединены и  вл ютс  входом устройства, управл ющие входы сумматоров подключены к выходам соответствуюш.их разр дов регистра сдвига, а выходы - к входам коммутатора информационЯйх сигналов, управл ющие входы которого подключены к выходам функций Радемахера блока формировани , функций Уотиа-Радёмахера, 3. 91 , 3 выход коммутатора информационных сигнапов подключен к информационным входам сумматоров-вычитателей, управл ющие входы которых подклзючены к выходам соответствующих функций Уощиа блог на формировани  функции Уогаиа-Радемахера , вход коммутатора тактовых импупй сов  вл етс  тактовым входом устроАст- ва,первый и второй выходы коммутатора тактовых импульсов подключены к такто вым входам регистра сдвига и блока формировани  функций Уолша-Радемахера соответственно , управл ющий вход когймутатора тактовых импульсов подключен к выходу переполнени  регистра сдвига. На чертеже представлена функциональна  схема устройства дл  преобразовани  по функци м Уолша. Устройство содержит сумматоры 1, коммутатор 2 информационных сигналов, сумматоры-вычитатепи 3, коммутатор 4 тактовых импульсов, регистр 5 сдвига, ;бпок 6 формирювани  функций Уопша-Ра- дёмахера.
1/42/4 3/44/4
1/42/4 1/4О
1/4О -1Л4О
1/4О „ 1/4О Устройство работает следующим об- ; разом. На вход устройства в двоичном коде в такт с синхроимпульсами поступают значени  ординат исследуемого процесса Xtt). Эти. ординаты соответственно поступают на информационные входы сумматоров 1. Регистр 5 сдвига управл ете работой сумматоров 1. Управл ющий вход каж дого сумматора 1 соединен со своим раэр аом регистра сдвига так, что i -ый сумматор соединен с i разр дом регистра . сдвига. После прихода на вход регистра сдвига SI синхроимпульсов на выходах сумматоров 1 накапливаютс  суммы, соответствующие произведению процесса x(t на матрицу Е ив это врем  регистр 5 сдвига вырабатывает импульс переполнени , который дает разрешение на прохождение синхроимпульсов (Си) на тактовый вход блока 6 формировани  функций Уол- ша-Радемахера. Выходы функций Радемахера блока 6 управл ют работой коммутатора 2 с N каналов на один, в результате чего происходит последовательное считывание накопленных значений с сумматоров 1 и перемножение в сумматорахвычитатеп х 3 этих значений с функци- Интегральные функции Уолша можно редставить в виде P(iM,t)Jwa(4,i;)dr,,(4) О где 1 0,1,2, .,,; РФЛ) 1; ) функции Уопша. В матричном виде (1) можно записать как , Ci)I где - матрица функций Уопша; Е - Теплицева верхне-треугольна  матрица, элементы которой, включа  главную диагональ, равны единице. Коэффициенты С; разложени  произвольного сигнала f(i) в р д интеграль- , ных функций Уолша с учетом (2) будут равны -.t,)(t) N 4  ми Уолша и накапливание их в этих сумматорах-вычитател х. После прихода на вход блока 6 М импульсов на выходах сумматоров-вычитателей 3 будут присутствовать величины, пропорциональные коэффициентам. Таким образом, предлагаемое устройство позвол ет вычислить коэффициенты разложени  произвольных функций в р д интегральных функций Уолша. ормула изобретени  Устройство дл  преобразовани  по функци м Уолша, содержащее регистр сдвига и сумматоры-вычитатели, выходы которых  вл ютс  выходами устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет вычисле- ки  коэффициентов по интегральным функци м Уолша, оно содержит сумматоры, коммутатор информационных сигналов, коммутатор тактовых импульсов, блок формировани  функций Уолша-Радемахера, причем информационные входы сумматора объединены и  вл ютс  входом устройства , управл ющие входы сумматоров подкпючены к выходам соответствующих разр дов регистра сдвига, а выходы - к входам коммутатора информационных сигналов , управл ющие входы которого подкппючаны к выходам функций Радемахера бпока формировани  функций Уопша-Радемахера , а выход коммутатора информационных сигналов подключен к информационным входам сумматоров-вычитатепей, управл ющие входы которых подключены к выходам соответствующих функций Уопща блока формировани  функций Уолша- Радемахера, вход коммутатора тактовых импульсов  вл етс  тактовым входом устройства , первый и второй выходы коммутатора тактовых импульсов подключены к тактовым входам регистра сдвига   блока формировани  функций Уопша-Радемахера соответственно, управл ющий вход коммутатора тактовых импульсов подключен к выходу переполнени  регистра сдвига.
Источники информации, прин тые во внимание при экспертизе
1.Патент США N9 3792355, кл. Н 04 J 3/18, опублик. 1974
2.Авторское свидетельство СССР № 620Э77, кл. G Об F 5/ОО, 1976 (прототип).

Claims (1)

  1. Формула изобретения
    Устройство для преобразования по функциям Уолша, содержащее регистр сдвига и сумматоры-вычитатели, выходы которых являются выходами устройства, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет вычисления коэффициентов по интегральным функциям Уолша, оно содержит сумматоры, коммутатор информационных сигналов, коммутатор тактовых импульсов, блок формирования функций Уолша-Радемахера, причем информационные входы сумматора объединены и являются входом устройств\ 5 ва, управляющие входы сумматоров подключены к выходам соответствующих разрядов регистра сдвига, а выходы - к входам коммутатора информационных сигналов, управляющие входы которого подключены к выходам функций Радемахера блока формирования функций Уолша-Радемахера, а выход коммутатора информационных сигналов подключен к информационным входам сумматоров-вычитателей, Ю управляющие входы которых подключены к выходам соответствующих функций Уолша блока формирования функций Уолша- ’ .918952 6 ройства, первый и второй выходы коммутатора тактовых импульсов подключены к тактовым входам регистра сдвига и блока формирования функций Уолша-Радемахера соответственно, управляющий вход коммутатора тактовых импупьсо® подключен к выходу переполнения регистра сдвига.
SU802894077A 1980-03-10 1980-03-10 Устройство дл преобразовани по функци м Уолша SU918952A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802894077A SU918952A1 (ru) 1980-03-10 1980-03-10 Устройство дл преобразовани по функци м Уолша

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802894077A SU918952A1 (ru) 1980-03-10 1980-03-10 Устройство дл преобразовани по функци м Уолша

Publications (1)

Publication Number Publication Date
SU918952A1 true SU918952A1 (ru) 1982-04-07

Family

ID=20882715

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802894077A SU918952A1 (ru) 1980-03-10 1980-03-10 Устройство дл преобразовани по функци м Уолша

Country Status (1)

Country Link
SU (1) SU918952A1 (ru)

Similar Documents

Publication Publication Date Title
US4135249A (en) Signed double precision multiplication logic
SU918952A1 (ru) Устройство дл преобразовани по функци м Уолша
SU993290A1 (ru) Цифро-веро тностное устройство дл решени систем линейных алгебраических уравнений
SU828199A1 (ru) Параллельный цифровой интегратор с пла-ВАющЕй зАп ТОй
SU1020823A1 (ru) Интегро-дифференциальный вычислитель
SU734745A1 (ru) Цифровой интегратор
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU666535A1 (ru) Устройство дл вычислени коэффициентов преобразовани уолша
SU1003315A1 (ru) Устройство дл управлени периодом следовани импульсов
SU894720A1 (ru) Устройство дл вычислени функций
SU881731A1 (ru) Шифратор двоично-дес тичного кода
SU771691A1 (ru) Экстрапол тор приращений с плавающей зап той
SU742952A1 (ru) Анализатор спектра хаара
RU1833856C (ru) Генератор сигналов Уолша
SU720767A1 (ru) Устройство тактовой синхронизации
SU699520A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1751777A1 (ru) Устройство дл вычислени корней
SU408338A1 (ru) Многоканальный коррелятор
SU370610A1 (ru) Функциональный преобразователь
SU1166104A1 (ru) Устройство дл вычислени синусно-косинусных зависимостей
SU970358A1 (ru) Устройство дл возведени в квадрат
SU1206766A1 (ru) Генератор последовательности @ -чисел Фибоначчи
SU1525714A2 (ru) Устройство дл решени систем линейных дифференциальных уравнений
SU1383393A1 (ru) Устройство дл преобразовани по функци м Уолша
SU622070A1 (ru) Цифровой генератор функций