SU907518A2 - Источник калиброванных напр жений - Google Patents
Источник калиброванных напр жений Download PDFInfo
- Publication number
- SU907518A2 SU907518A2 SU802917102A SU2917102A SU907518A2 SU 907518 A2 SU907518 A2 SU 907518A2 SU 802917102 A SU802917102 A SU 802917102A SU 2917102 A SU2917102 A SU 2917102A SU 907518 A2 SU907518 A2 SU 907518A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- block
- output
- code
- register
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) ИСТОЧНИК КАЛИБРОВАННЫХ НАПРЯЖЕНИЙ
I
Устройство относитс к электротехнике , в частности к источникам калиброванных напр жений.
По основному авт. св. № 758О95 известен источник калиброванных напр жений , содержащий бпок опорного напр жени , последовательно включенные коммутатор и два блока интегрировани , преобразователь кода во временной интервал , регистр пам ти, блок управлени , преобразователь код-напр жение и аналоговый сумматор, в котором первый и второй входы коммутатора соответст венно св заны с выходом блока опорного напр жени и входом аналогового сумматора , а входы управлени коммутатора через блок управлени св заны с выходом преобразовател кода во временной интервал, первый и второй входы аналогового сумматора соответственно подключены к выходу преобразовател код-напр жение и выходу второго блока интегрировани , а выход. сумматора св зан с выходом устройства, вход регистра пам ти св зан с входной клеммой устройства, соответствующие выходы регистра подключены к входам преобразователей код-напр жение и кода во временной интервал, а вход синхронизации регистра пам ти, вход сброса, первого блока интегрировани и вход управлени второго блока интегрировани соединены с .соответствующими выходами второго блока интегрировани .
10
Недостатком известного устройства вл етс его низкое быстродействие.
Цель изобретени - увеличение быстродействи .
Поставленна цель достигаетс тем,
Claims (1)
15 что р источник калиброванных напр жений введен блок выработки сигнала сброса при изменении входного кода, второй блок интегрировани дополнительно снабжен входом сброса, а блок уп:о равлени оборудован Дополнительными входом и выходом, причем вход и выход блока выработки сигнала сброса св заны соответственно с входной клеммой уст- ройства и дополнительным входом блока управлени , а вход сброса второго бгюка интегрировани подключен к допопнитель ному выходу блока управлени . На фиг. 1 представлена структурна схема предлагаемого устройства ; на фиг. 2 вариант выполнени блока вы работки сигнала сброса при изменении входного кода. Источник калиброваннь1Х напр жений содержит блок 1 опорного напр жени , Коммутатор 2,-первый блок 3 интегрировани , преобразователь 4 кода ео временной интервал, регистр 5 пам ти, блок 8 управлени , преобразователь 7 код-напр жение, второй блок 8 интегрировани , аналоговый сумматор 9 и блок выработки сигнала сброса при изменении входного кода. Устройство работает следующим обПри изменении входного кода блок 10 выдает разрешение блоку 6 на проведени внеочередного сброса в блоке 3, а также на сброс в блоке 8. Возможна реализаци блока 10 предусматривает наличие запоминающего регистра 11 и цепи 12 сравнени кодов. Цепъ сравнени кодов осуществл ет сравнение текущего зна- чени кода и его предшествующего значени , хранимого в регистре 11, при наличии разнипы в данных кодах цепь 12 сравнени вырабатывает импульсный сигнал, по которому в регистр 11 переписываетс новое значение входного кода и выдаетс сигнал блоку 6, разрешающий сброс в блоке интегрировани В результате последней операции на выходе блока 8 устанавливаетс уровень Далее, в соответствии с алгоритмом, производитс перепись нового значени кода N в регистр 5 и преобразование данного кода блоком 7 в напр нсение, при этом выходное напр жение сумматора 9 равно -),E,IN), где VH весовой коэффициент аналогового сумматора по первому входу; Едопорное напр жение. Дальнейща работа источника калибро Эанных напр жений аналопгчна итерацион ному процессу основного устройства : сперва блоком 3, на вход которого чере коммутатор 2 разновременно поступают выходные напр жени блоков 1 и 3, определ етс поправка, значение поправки 1П1тегрируетс блоком 8, и выходное напр жение которого равно u;D3--4-2 ou;nij, где C-t - посто нна времени второго блока интегрировани , а TQ - фиксированный временной интервал, в течение которого в данном блоке интегрируетс выходное напр жение первого блока интегрировани . Это. напр жение суммируетс с рыходным сигналом преобразовател 7. Таким образом, повторение данного цикла VI раз обеспечивает на выходе сумматора 9 напр жение при динамической погрешности блока 8, а следовательно и устройства в целом, не завис щей от прив зки изменени входного кода к определенным моментам цикла. Последнее обсто тельство позвол ет при заданнойпогрещности установлени сократить количество требуемых итерационных циклов. Возможный вариант реализации блока 10 включает, например, запоминающий регистр 11 и цепь 12 совпадени кода, в данном блоке первый вход цепи 12 совпадени кодов и вход регистра 11 соединенны со входом блока 1О, выход регистра 11 подключен ко второму входу цепи совпадени кодов, выход которой св зан с выходом блока 10 и входом синхронизации регистра 11. Работа блока 10 заключаетс в том, что цепь 12 совпадени кодов осуществл ет сравнение текущего значени кодов и его предшествующего значени , хранимого в регистре 11, при наличии разницы в данных кодах цепь совпадени 12 выдает на выход блока 10 импульсный сигнал, который также подаетс на вход синхронизации регистра 11, обеспечива перепись в регистр нового значени входного кода. Таким образом, предлагаемое изобретение позвол ет повысить быстродействие источника калиброванных напр жений. Формула из р е т е н и Источник калиброванных напр жений по авт. св. № 758095, отличающийс тем, что, с целью увеличени быстродействи , в него i eдбн блок выработки сигнала сброса при изменении входного кода, второй блок интегрировани дополнительно снабжен
входом сброса, а блок управлени оборудован дополнительными входом и выходом , причем вход и выход блока выработки сигнала сброса св заны соо- ветственно с входной клеммой источника калиброванных напр жений и допол нительным входом блока управлени , а 1ход сброса второго блока интегрирова ЛИЯ подключен к дополнвтелыюму выходу блока упр лени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802917102A SU907518A2 (ru) | 1980-04-29 | 1980-04-29 | Источник калиброванных напр жений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802917102A SU907518A2 (ru) | 1980-04-29 | 1980-04-29 | Источник калиброванных напр жений |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU758095 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU907518A2 true SU907518A2 (ru) | 1982-02-23 |
Family
ID=20892704
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802917102A SU907518A2 (ru) | 1980-04-29 | 1980-04-29 | Источник калиброванных напр жений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU907518A2 (ru) |
-
1980
- 1980-04-29 SU SU802917102A patent/SU907518A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU907518A2 (ru) | Источник калиброванных напр жений | |
KR100340062B1 (ko) | 아날로그-디지털 변환 시간을 최적화한 아날로그-디지털변환 장치 및 그 변환 방법 | |
EP0145193B1 (en) | Error correcting apparatus for systems such as analog to digital converters | |
SU726663A1 (ru) | Цифро-аналоговый преобразователь | |
SU873387A1 (ru) | Аналого-цифровой фильтр | |
SU638978A1 (ru) | Кусочно-квадратичный аппроксиматор | |
SU888147A1 (ru) | Функциональный преобразователь | |
JPS59153324A (ja) | A/d変換器 | |
SU1179533A1 (ru) | Аналого-цифровой преобразователь | |
SU744971A1 (ru) | Аналого-цифровой преобразователь | |
SU1277179A1 (ru) | Устройство дл отображени информации /его варианты/ | |
SU951694A1 (ru) | Устройства дл измерени аналоговых величин с автоматическим масштабированием | |
JPS63167524A (ja) | 高速セトリングd/a変換器 | |
SU739552A1 (ru) | Множительно-делительное устройство | |
SU1667219A1 (ru) | Цифровой трехфазный генератор | |
SU1277396A1 (ru) | Аналого-цифровой преобразователь | |
SU594582A1 (ru) | Функциональный аналого-цифровой преобразователь | |
SU712766A1 (ru) | Цифровой измеритель напр жени | |
SU766001A1 (ru) | Преобразователь аналог-код | |
JPS5919487B2 (ja) | アナログ・デイジタル変換器 | |
SU884126A1 (ru) | Преобразователь напр жени в код | |
SU687585A1 (ru) | Аналого-цифровой преобразователь | |
SU548865A1 (ru) | Экспоненциальный преобразователь | |
SU809549A1 (ru) | Цифроаналоговый преобразовательС АВТОМАТичЕСКОй КОРРЕКциЕй НЕли-НЕйНОСТи | |
SU924725A1 (ru) | Устройство дл задани граничных условий |