SU726663A1 - Цифро-аналоговый преобразователь - Google Patents
Цифро-аналоговый преобразователь Download PDFInfo
- Publication number
- SU726663A1 SU726663A1 SU772552427A SU2552427A SU726663A1 SU 726663 A1 SU726663 A1 SU 726663A1 SU 772552427 A SU772552427 A SU 772552427A SU 2552427 A SU2552427 A SU 2552427A SU 726663 A1 SU726663 A1 SU 726663A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- current
- inputs
- outputs
- circuit
- output
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относитс к области вычислительной техники и, в частности, к преобразовател м формы представлени информации и может быть использовано дл вывода аналоговой информации, представленной напр жением или током, из цифровой вычислительной машины, а также дл создани сигнала обратной св зи в преобразовател х напр жений в код. Известно устройство, содержащее, токозадаюшуго цепь, суммирующую цепь, чувствительный элемент, коммутаторы и схему управлени , кроме того, содержащее в каждом разр де токорегулируемый элемент, запоминающую чейку и ключ, причем выходы токозадающей цепи подключень к входам соответствующих токорегулирующих элементов, выход каждого токорегулирующего элемента подключен ко входу соответствующего ключа, выходы ключей подключены к входам суммирующей цепи, щина опорного напр жени соединена с вторым входом чувствительного элемента, выход чувствительного элемента подключен к входу второго коммутатора, а выходы данного коммутатора подключены к входам соответствующих запоминающих чеек , выходы которых соединены с управл ющими входами токорегулирующих элементов , выходы схемы управлени подключены к управл ющим входам коммутаторов, управл ющие входы ключей вл ютс кодовыми входами преобразовател , а выход суммирующей цепи вл етс выходом преобразовател 1 . Однако быстродействие известного технического рещени ограничено, так как в нем нельз проводить коррекцию погрещности преобразовани без прерывани режима преобразовани входного кода. Цель изобретени - повыщение бь1стродействи устройства. Поставленна цель достигаетс тем, что в цифроаналоговом преобразователе, содержащем токозадающую цепь, суммирующую цепь, чувствительный элемент, два коммутатора и схему управлени , кроме того,содержащем в каждом разр де токорегулирующий элемент, запоминующую чейку и ключ, причем выходы токозадающей цепи подключены к входам соответствующих токорегулирующих элементов, выход каждого токорегулирующего элемента подключен к входу соответствующего ключа, выходы ключей подключены к входам суммирующей цепи , шина опорного напр жени соединена с вторым входом чувствительного элемента, ВЪ1ХОД чувствительного элемента подключен к входу второго коммутатора, а выходы данного коммутатора подключены к входам соответствующих запоминающих чеек, вйходъг которых соединены с управл ющими входами токорегулирующих элементов, выходы схемы управлени подключены к управл ющим входам коммутаторов, управл ющие входы ключей вл ютс кодовыми входами преобразовател , а выход суммирующей цепи вл етс выходом преобразовател , входы первого коммутатора подключены к выходам токозадающей цепи, а выход первого коммутатора подключен к первому входу чувствительного элемента.
На чертеже приведена схема преобразовател .
Устройство содержит токозадающую цепь I, суммирующую цепь И. В каждый разр д устройства вход т токорегулирующий элемент 3, ключ 4, запоминающа чейка 5. Кроме того устройство содержит общие дл всех каналов первый и второй коммутаторы 6 и 7, чувствительный элемент 8 и схему 9 управлени . .. вход токозадающей цепи Р З Щетс первое опорное на,пр жение, выходы токозадающей цепи 1 подключаютс к входам токорегулирующих элементов 3 и к входам первого коммутатора 6. Выход коммутатора 6 подключен к первому входу чувствительного элемента 8, на второй вход которого подано второе опорное напр жение. Выход чувствительного элемента В подключен к входу второго коммутатора 7, выходы которого подключены к входам запоминающих чеек 5. Выход каждой запоминающей чейки 5 подключен к управл ющему входу соответствующего токорегулирующего элемента 3, выход которого подключен к входу ключа 4 данного разр да. Выходы ключей Ч всех разр дов подключены к входам суммирующей цепи 2. Выходы схемь 9 управлени подключены к управл ющим входам коммутаторов 6 и 7. Кодовыми входами преобразовател вл ютс управл ющие входы ключей 4, а выходами - выход суммирующей цепи 2.
Устройство работает следующим образом.
По сигналам схемы 9 управлени производитс коррекци значений разр дных toков , дл чего выходы токозадающей цепи 1 поочередно подключаютс через первый коммутатор 6 на первый вход чувствительного элемента 8, а выход чувствительного элемента 8 через второй коммутатор 7 одновременно подключаютс к входам соответствующих запоминающих чеек 5. Чувствительный элемент 8 производит сравнение выходного напр жени данного разр да токозадающей цепи 1 со вторым опорным напр жением. Если эти напр жени не равны между собой, то это означает, что ток данного разр да не соответствует требуемому . В этом случае выходной сигнал чувствительного элемента воздействует на вход запоминающей, чейки 5 данного разр да таким образом, чтобы произошло изменение управл ющего сигнала токорегулирующего элемента 3, формирующегос запоминающей чейкой 5, которое бы привео ло к уменьщению отличи выходного напр жени данного разр да токозадающей цепи 1 по отнощению ко второму опорному напр жению . После этого происходит подключение чувствительного элемента 8 к следующему разр ду преобразовател , а после обхода всех разр дов снова происходит коррекци данного разр да. Управл ющее напр жение токорегулирующего элемента 3 поддерживаетс посто нным между моментами коррекции при помощи запоминающей J) чейки 5. Больщие отличи весовых то(ов разр дов преобразовател от номинальных значений, например, после включени питани , корректируютс либо за один цикл коррекции, либо за несколько циклов в зависимости от конкретной реализации схем узловпреобразовател . После этого происходит автЪматическое поддержание весовых токов разр дов на требуемом уровне. Коррекци предлагаемого образовател и коммутаци разр дных ключей 4, котора производитс при его работе под действием входного кода, производитс независимо и одновременно, т. е. при коррекции нет необходимости прерывать нормальную работу преобразовател .
Claims (1)
- Формула изобретениЦифроаналоговый преобразователь, содержащий токозадающую цепь, суммирующую цепь, чувствительный элемент, два коммутатора и схему управлени , кроме того, содержащий в каждом разр де токорегулирующий элемент, запоминающую чейку и ключ, причем выходы токозадающей цепи подключены к входам соответствующих токорегулирующих элементов, выход каждого токорегулирующего элемента подключен к входу соответствующего ключа, выходы ключей подключены к входами суммирующей цепи, щина опорного напр жени соединена с вторым входом чувствительного элемента, выход чувствительного элемента подключен к входу второго коммутатора, а выходы данного коммутатора подключены к входам соответствующих запоминающих чеек, выходы которых соединены с управл ющими входами токорегулирующих элементов , выходы схемы управлени подключены к управл ющим входам коммутаторов, управл ющие входы ключей вл ютс кодо
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772552427A SU726663A1 (ru) | 1977-12-12 | 1977-12-12 | Цифро-аналоговый преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772552427A SU726663A1 (ru) | 1977-12-12 | 1977-12-12 | Цифро-аналоговый преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU726663A1 true SU726663A1 (ru) | 1980-04-05 |
Family
ID=20736915
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772552427A SU726663A1 (ru) | 1977-12-12 | 1977-12-12 | Цифро-аналоговый преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU726663A1 (ru) |
-
1977
- 1977-12-12 SU SU772552427A patent/SU726663A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4636772A (en) | Multiple function type D/A converter | |
JPS6238894B2 (ru) | ||
GB1404393A (en) | Non-linear digital-to-analogue converter for servo circuit | |
SU726663A1 (ru) | Цифро-аналоговый преобразователь | |
US3495235A (en) | Analog to digital converter | |
US20040125004A1 (en) | D/A converter for converting plurality of digital signals simultaneously | |
JPS54152953A (en) | Digital-to-analog converter circuit | |
SU718918A1 (ru) | След ща цифрова декада | |
JPS59141827A (ja) | アナログ・デジタル変換制御装置 | |
SU1259492A1 (ru) | Цифроаналоговый преобразователь с автоматической коррекцией нелинейности | |
SU628612A1 (ru) | Цифро-аналоговый преобразователь | |
SU1095388A1 (ru) | Цифроаналоговый преобразователь | |
SU758103A1 (ru) | Стабилизатор напряжения постоянного тока 1 | |
SU687584A1 (ru) | Декодирующее устройство | |
SU617832A1 (ru) | Аналого-цифровой преобразователь | |
SU748861A1 (ru) | Цифроаналоговый преобразователь | |
SU1267445A2 (ru) | Функциональный преобразователь | |
SU922699A1 (ru) | Имитатор солнечной батареи | |
SU1658136A2 (ru) | Многоканальна система электропитани с равномерным токораспределением | |
SU949800A1 (ru) | Цифро-аналоговый преобразователь | |
SU1300516A1 (ru) | Устройство дл считывани графической информации | |
SU1488772A1 (ru) | Многоканальный источник питания с комбинированной защитой | |
SU792581A1 (ru) | Аналого-цифровой преобразователь | |
SU1347200A1 (ru) | Резервированный усилитель амплитудно-модулированных сигналов | |
SU630743A1 (ru) | Аналого-цифровой преобразователь |