SU900428A2 - Frequency multiplier - Google Patents

Frequency multiplier Download PDF

Info

Publication number
SU900428A2
SU900428A2 SU802905633A SU2905633A SU900428A2 SU 900428 A2 SU900428 A2 SU 900428A2 SU 802905633 A SU802905633 A SU 802905633A SU 2905633 A SU2905633 A SU 2905633A SU 900428 A2 SU900428 A2 SU 900428A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
comparator
voltage
Prior art date
Application number
SU802905633A
Other languages
Russian (ru)
Inventor
Геннадий Борисович Мажаров
Вячеслав Михайлович Балашевич
Сергей Яковлевич Алехин
Original Assignee
Предприятие П/Я В-2015
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2015 filed Critical Предприятие П/Я В-2015
Priority to SU802905633A priority Critical patent/SU900428A2/en
Application granted granted Critical
Publication of SU900428A2 publication Critical patent/SU900428A2/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УМНОЖИТЕЛЬ ЧАСТОТЫ(54) MULTIPLAYER OF FREQUENCY

Claims (1)

Изобретение относитс  к импульсной технике и может быть использовано в измерительных устройствах, системах контрол , автоматике и телемеханике в качестве умножител  частоты. По основному авт. св. 617826 известен умножитель частоты, содержащий .последовательно соединенные формирователь пилообразного напр жени , аналоговый запоминающий блок, делитель напр жени , компаратор, первый вход которого соединен с выходом формировател  пилообразного напр жени , и ком мутатор, входы которого соединены с входами делител  напр жени , а выход - с вторы входом компаратора, выход которого соединен с управл ющим входом коммутатора через устройство управлени  коммутатором 1 Недостатком устройства  вл етс  низка  надежность работы. Цель изобретени  - повышение надежности работы устройства. Цель достигаетс  тем, что в умножитель частоты, содержащий последовательно соединенные формирователь пилообразного напр женин , аналоговый запоминающий блок, дели тель напр жени , компаратор, первый вход которого соединен с выходом формировател  пилообразного напр жени , и комммутатор, входы которого соединены с выходами делител  напр жени , а вход коммутатора соединен с вторым входом компаратора, выход которого соединен с управл ющим входом коммутатора через блок управлени  коммутатором , введен триггер, первый вход которого соединен с дополнительным выходом блока управлени  коммутатором, второй вход - с дополнительным выходом формировател  пилообразного напр жени , а выход - со стробирующим входом компаратора. На чертеже представлена структурна  схема устройства. Устройство содержит формирователь 1 пилообразного напр жени , аналоговый запоминающий блок 2, делитель 3 напр жени , коммутатор 4, KoivfflapaTOp 5, блок 6 управлени  коммутатором, триггер 7. Умножитель частоты работает следующим образом. J90 Формирователь 1 формирует сигнал, часюта повторени  которого пропорщюнальна или равна частоте входного шгнала. Блок 2 запоминает пиковое зиачение амгаштуды пилообразного напр жени  с выхода формировател  1, которое подаетс  на делите ь 3. Делитель 3 напр жени  представл ет co6(t, wmpHMep, последовательно соединенную цепочку резисторов. Блок б моЖет быть выполнен в виде счетчика импульсов с дешифратором и подключает ключи коммутатора 4 на вход -компаратора 5. Состо ние шугаульсов в данный момент времени, определ етс  произвольным кодом N, который дешифрируетс , и блок 6 подключает через соответствую1Ш1й ключ коммутатора 4 к одаому из входе ком паратора 5 напр жение с делител  3. На pfyгой вход ко1 шаратора S подаетс  пилообразное напр жение. Пока иапр жеиме гшлообразного сигнала меньше напр жени  с делител  З выходной сигнал с компаратора 5 остаетс  неизменным. В момент равенства напр жею1й на входах комп атора 5 его выходной сигнал мен ет пол рность, а в счетчик блока 6 добавл етс  единица (N + I). Это состо ние счетчика вновь дешифрируетс , и коммутатор подключает напр жение со следующей ступени делител  3 напр жени . Напр жешк на выходе коммутатора 4 становитс  больше пилообразного напр жени , и выходное напр жение компаратора S принимает исходное значение. Таким образом, заканЧ1шаетс  формирование короткого импульса Аа выходе компаратора 5 Аналогичным образом происходит формирование последующих импульсов серии, относ щихс  к данному имтульсу пилообразного напр жени . Частота и фаза выходных импульсов определ етс  выбором делител  3 напр жени  и компаратора S. По окончании формировани  последнего импульса серии 2 дополнительного выхода блока 6 на первый вход триггера 7 поступает импульсный сигнал, устанавливающий триггер 7 в нулевое состо ние. При этом сиггеш низкого уровн  с выхода триггера 7 блокирует по стро& рующему входу компаратор 5, предупрежда  формирование ложных импульсов в течение времени после окончани  формировани  последнего импульса серии, относ щейс  к одному пилообразному импульсу, и начаж м формировани  первого импульса последующей серии. С началом формировани  следующего импу ъса пилообразного напр жени  Я1Ш1ульс с дополнительного выхода формировател  1 устанавливает триггер 7 в единичное состо ние, ртзрешакмцее работу компаратора 5. Таким образом, дополнительное введен е триггера и введение новых св з позвол ет повысить надежность работы умножител  частоты , так как исключает возможность ложных срабатываж коммутатора при переключении коммутирующего устройства во врем  обратного хода пилообразного иапр жени . Формула изобретени  Умножитель частоты по авт. св. W 617826, отличающийс  тем, гго, с целью повышени  надежности работы, в него введен т жггер, пертый вход которого соединен с дополнительным выходом блока управлени  коммутатором, второй вход - с дополнительным , выходом формировател  пилообразного напр жею1 , а выход - со стробирующим входом компаратора. Источ1гаки информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР W 617826, кл. Н 03 К 5/20, 01.09.76.The invention relates to a pulse technique and can be used in measuring devices, control systems, automation and telemechanics as a frequency multiplier. According to the main author. St. 617826 a frequency multiplier is known that contains a successively connected sawtooth driver, an analog storage unit, a voltage divider, a comparator, the first input of which is connected to the output of the sawtooth voltage driver, and a switch whose inputs are connected to the inputs of the voltage divider and the output - with the second input of the comparator, the output of which is connected to the control input of the switch through the control device of the switch 1. The disadvantage of the device is low reliability of operation. The purpose of the invention is to increase the reliability of the device. The goal is achieved by the fact that a frequency multiplier containing serially connected sawtooth driver, analog storage unit, voltage divider, comparator, the first input of which is connected to the output of the saw voltage transformer, and a switch whose inputs are connected to the voltage divider outputs , and the input of the switch is connected to the second input of the comparator, the output of which is connected to the control input of the switch through the control unit of the switch, a trigger is introduced, the first input of which is connected It is equipped with an additional output of the switch control unit, the second input is with an additional output of the sawtooth generator, and the output is with a gate input of the comparator. The drawing shows a block diagram of the device. The device contains a sawtooth voltage driver 1, analog storage unit 2, voltage divider 3, switch 4, KoivfflapaTOp 5, switch control unit 6, trigger 7. The frequency multiplier operates as follows. J90 Shaper 1 generates a signal whose repetition frequency is proportional to or equal to the frequency of the input signal. Block 2 remembers peak sawing of the sawtooth voltage from the output of shaper 1, which is fed to divide 3. Voltage divider 3 is co6 (t, wmpHMep, series-connected resistors. The unit can be configured as a pulse counter with a decoder and connects the keys of the switch 4 to the input of the comparator 5. The state of the bullets at a given moment in time is determined by an arbitrary code N, which is decrypted, and the block 6 connects through the corresponding 1 BR1 key of the switch 4 to the one from the input of the comparator 5 april with divider 3. A sawtooth voltage is applied to the pfy of the input of the co-part S. While the syringe signal is less than the voltage of the divider, the output signal from the comparator 5 remains unchanged. polarity is added, and a unit (N + I) is added to the meter of block 6. This state of the meter is decrypted again, and the switch connects the voltage from the next stage of voltage divider 3. The voltage at the output of the switch 4 becomes greater than the sawtooth voltage, and the output voltage of the comparator S takes the initial value. Thus, the formation of a short pulse Aa output of the comparator 5 is completed. Similarly, the formation of subsequent impulses of a series related to a given sawtooth voltage impulse occurs. The frequency and phase of the output pulses is determined by the choice of the voltage divider 3 and comparator S. When the last pulse of the series 2 of the auxiliary output of block 6 is completed, the first input of the trigger 7 receives a pulse signal that sets the trigger 7 to the zero state. At the same time, a low siggesh from the output of trigger 7 blocks the & a comparator 5, preventing the formation of spurious impulses during the time after the end of the formation of the last impulse of the series, related to one sawtooth impulse, and starting the formation of the first impulse of the subsequent series. With the beginning of the formation of the next impulse of the sawtooth voltage R1 pulse, the additional output of the former 1 sets the trigger 7 into a single state, the comparative operation of the comparator 5. Thus, the additional input of the trigger and the introduction of new connections will improve the reliability of the frequency multiplier, since eliminates the possibility of a false triggering of the switch when switching the switching device during retraction of the sawtooth and junction. Formula of the invention. Frequency multiplier. St. W 617826, characterized in that, in order to increase reliability, a burner is inserted into it, the first input of which is connected to the additional output of the control unit of the switch, the second input is connected to the additional input of the sawtooth former1, and the output is to the gate input of the comparator . The sources of information taken into account during the examination 1. USSR author's certificate W 617826, cl. H 03 K 5/20, 01.09.76.
SU802905633A 1980-04-07 1980-04-07 Frequency multiplier SU900428A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802905633A SU900428A2 (en) 1980-04-07 1980-04-07 Frequency multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802905633A SU900428A2 (en) 1980-04-07 1980-04-07 Frequency multiplier

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU617826 Addition

Publications (1)

Publication Number Publication Date
SU900428A2 true SU900428A2 (en) 1982-01-23

Family

ID=20887831

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802905633A SU900428A2 (en) 1980-04-07 1980-04-07 Frequency multiplier

Country Status (1)

Country Link
SU (1) SU900428A2 (en)

Similar Documents

Publication Publication Date Title
SU900428A2 (en) Frequency multiplier
SU1497721A1 (en) Pulse train generator
SU1200388A1 (en) Device for generating pulse sequences
SU725238A1 (en) Pulse repetition frequency divider with fractional division coefficient
SU954879A1 (en) Periodic electric signal stroboscopic converter
SU824415A1 (en) Pulse series generator
SU869008A2 (en) Frequency multiplier
SU1413542A1 (en) Device for digital measurement of frequency of slowly varying processes
SU1622926A2 (en) Shaper of time intervals
SU949822A2 (en) Rate scaler
SU485463A1 (en) Device for dividing two voltages
SU1119175A1 (en) Frequency divider
SU635609A1 (en) Pulse-delaying device
SU783702A1 (en) Apparatus for measuring frequency shift from nominal value
SU898447A1 (en) Squaring device
SU729553A1 (en) Programme-setting device
SU1429301A2 (en) Pulse train shaper
SU824120A1 (en) Method of measuring single time intervals
SU1173554A2 (en) Controllable frequency divider
SU961116A1 (en) Apparatus for shaping time intervals
SU819965A1 (en) Pulse repetition rate changing device
SU1169161A1 (en) Pulse-frequency converter
SU815906A1 (en) Method and device for converting time interval to digital code
SU839065A1 (en) Device for computing the difference of pulse trains
SU982200A1 (en) Controllable frequency divider