(54) УМНОЖИТЕЛЬ ЧАСТОТЫ(54) MULTIPLAYER OF FREQUENCY
Изобретение относитс к импульсной технике и может быть использовано в измерительных устройствах, системах контрол автоматики и телемеханике. По основному авт. св. № 617826 известен умножитель частоты, содержащий последовательно соединенные формировател пилообразного напр жени , аналоговый запоминаюишй блок, первый делитель напр жени , компаратор, первый вход которого соединен с выходом формировател пилообразного напр жени и коммутатор, входы которого соединены с делителем напр жени , а выход коммутатора соединен с вторы входом компаратора, выход которого соединен с управл ющим входом коммутатора через блок управлени коммутатором i. Недостатком этого умножител частоты вл етс низка надежность. Цель изобретени - повышение надежности работы. ПЬставленна цель достигаетс тем, что в умножитель частоты, соцержащий пос ледовательно соединенные формирователь илообразного напр жени , аналоговый запоминающий блок, делитель напр жени , компаратор, первый вход которого соединен с выходом формировател пилообразного нар жени и коммутатор, входы которого соединены с делителем напр жени , а выход коммутатс эа соед1шен с вторым входом компаратора, выход которого соединен с управл ющим входом коммутатора через блок управлени коммутатором, введен формирователь импульсов, вход которого соединен с дополнительным выходом формировател пилообразного напр жени и стробирующим входом компаратора , а выход - с установочным входом бло .ка ущ)авлени коммутатором. На чертеже - представлена структурна схема устройства. Устройство соаержит формирователь 1 пилообразного нащ) жеви , аналоговый запоминающий блок 2, делитель 3 нагф жени , коммутатор 4, компаратор 5, блок 6 ухфавлени коммутатором, формсфователь 7 импульсов. Умножитель частоты работает следую-; шим образом. Формирователь 1 формирует сигнал, частота повторени пропорциональна или равна частоте входного сиг-, нала. Блок 2 запоминает значение амплиту ды с выхода формировател 1 котсфое подаетс на делитель 3 напр жени . Делитель 3 на1) жени представл ет собой, например, последовательную цепочку резисторов. Блок 6, который может быть выполнен в виде счетчика импульсов с дешифратором, подключает ключи коммутатора 4 на вход компаратора 5. Состо ние счетчика импульсов в данный момент времени определ етс произвольным кодом N , который дешифрируетс , и блок 6 подключает через соответствующий ключ коммутатора 4 к одному из входов компаратора 5 напр жение с делител 3. К а другой вход компаратора 5 подаетс пилообразное напр жение. Пока напр жение пилообразного сигнала меньше напр жени с делител 3, выходной сигнал комп атоipa остаетс неизменным. В момент равенства напр жений выходной сигнал KOM-V паратора 5 мен ет пол рность, а в счетчик добавл етс единица (N+ 1), Это состо ние счетчика вновь дешифрируетс , и ко мутатор 4 подключает следующее напр же ние. Напр жение пилообразного сигнала становитс меньше напр жени на выходе коммутатора 4 и выходное напр жение компаратора 5 принимает исходное значение . Таким образом, заканчиваетс формирование короткого импульса на выходе компаратора 5. Аналогичным образом происходит фор мирование последующих импульсов серии, относ щихс к данному импульсу пилообразного нар жени . Частота и фаза выходных сигналов б1Ч)едел етс выбором делител 3 напр жени и компаратора 5. После формировани , последнего им 1ульса сера блок 6 останавливаетс ,. Пуск блока 6 осуществл етс импульсом с дополнительного хода фсфмироаател 1, через формирователь 7 установкой блока 6 в начальное состо ние в момент начала фсфмировани импульса пилообразкого ввпр зквн . На врем обратного хода пилообразного напр жени 5 блокируетс импульсом обратного хода с дополнительного выхода формировател JL, т.е. исключаетс формирование ложных импульсов в период времени между окончанием формировани последнего импульса даной серии и началом формировани еле дующей серии. Таким образом, предлагаемое устройство позвол ет повысить надежность работы умножител частоты. Ф о р Мула изобретени Умножитель частоты по авт. св. 617826 0 тличающийс тем, что, с целью повыщени надежности работы, в него введен формщгователь импульсов , вход которого соединён с дополнительным выходом формировател пилообразного напр жени и стробирующим входом компаратора, а выход - с установочным входом блока управлени коммутатором . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 617826, кл. Н 03 К 5/20, 01.09.76.The invention relates to a pulse technique and can be used in measuring devices, control systems for automation and telemechanics. According to the main author. St. No. 617826 is a frequency multiplier comprising a serially connected sawtooth driver, an analog storage unit, a first voltage divider, a comparator, the first input of which is connected to the output of the sawtooth driver and a switch whose inputs are connected to a voltage divider, and the switch output is connected with the second input of the comparator, the output of which is connected to the control input of the switch through the control unit of switch i. The disadvantage of this frequency multiplier is low reliability. The purpose of the invention is to increase the reliability of work. The goal is achieved by the fact that a frequency multiplier, which is associated with successively connected silt voltage driver, analog storage unit, voltage divider, comparator, the first input of which is connected to the output of the sawtooth generator and switch, whose inputs are connected to a voltage divider, and the output of the switchboard is connected to the second input of the comparator, the output of which is connected to the control input of the switchboard through the control unit of the switchboard, the pulse shaper is input, the input to It is expensively connected to the additional output of the sawtooth generator and the gate input of the comparator, and the output is connected to the installation input of the unit by the switch. The drawing shows a block diagram of the device. The device contains shaper 1 sawtooth, analog storage unit 2, divider 3 switchboard, switch 4, comparator 5, block 6 using a switchboard, pulse trainer 7 pulses. The frequency multiplier works as follows; in a way. Shaper 1 generates a signal, the repetition frequency is proportional to or equal to the frequency of the input signal. Block 2 stores the amplitude value from the output of shaper 1, which is fed to divider 3 voltage. Divider 3 to 1) is, for example, a series of resistors. Block 6, which can be configured as a pulse counter with a decoder, connects the keys of switch 4 to the input of comparator 5. The state of the pulse counter at a given time is determined by an arbitrary code N, which is decrypted, and block 6 connects through the corresponding switch 4 to One of the inputs of the comparator 5 is the voltage from the divider 3. To the other input of the comparator 5, a sawtooth voltage is applied. As long as the voltage of the sawtooth is less than the voltage from divider 3, the output of the comp atoipa remains unchanged. At the time when the voltages are equal, the output signal KOM-V of parator 5 changes polarity, and a unit (N + 1) is added to the counter, This state of the counter is decrypted again, and the commutator 4 switches on the next voltage. The voltage of the sawtooth signal becomes less than the voltage at the output of the switch 4 and the output voltage of the comparator 5 takes the initial value. Thus, the formation of a short pulse at the output of the comparator 5 is completed. Similarly, the formation of subsequent pulses of a series related to the given sawtooth pulse. The frequency and phase of the output signals B1H) is selected by the choice of the voltage divider 3 and comparator 5. After the formation of the last pulse for them, the sulfur block 6 stops. The block 6 is started up from the additional stroke of the fmiteer 1, through the shaper 7 by setting the block 6 to the initial state at the moment of the start of the start of the pulse of the sawtooth pulse. During the reverse stroke, the sawtooth voltage 5 is blocked by a reverse pulse from the auxiliary output of the former JL, i.e. the formation of false impulses during the period of time between the end of the formation of the last impulse of this series and the beginning of the formation of the next series is excluded. Thus, the proposed device allows to increase the reliability of the frequency multiplier. F o r Mula's invention Frequency multiplier according to the author. St. 617826 0 which is distinguished by the fact that, in order to increase the reliability of operation, a pulse duster has been introduced into it, the input of which is connected to the additional output of the sawtooth and the comparator gating input, and the output to the installation input of the switch control unit. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 617826, cl. H 03 K 5/20, 01.09.76.