SU617826A1 - Frequency multiplier - Google Patents
Frequency multiplierInfo
- Publication number
- SU617826A1 SU617826A1 SU762397678A SU2397678A SU617826A1 SU 617826 A1 SU617826 A1 SU 617826A1 SU 762397678 A SU762397678 A SU 762397678A SU 2397678 A SU2397678 A SU 2397678A SU 617826 A1 SU617826 A1 SU 617826A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- voltage
- comparator
- output
- switch
- divider
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к вычислительной и импульсной технике.The invention relates to computing and impulse technology.
Известен умножитель частоты, содержащий компаратор, управл ющий аналоговым запоминающим элементом, и генератор импульсов 1. Недостатком умножител вл етс низка надежность его работы.A frequency multiplier is known which comprises a comparator controlling an analog storage element and a pulse generator 1. A disadvantage of a multiplier is its low reliability.
Более совершенным вл етс умножитель частоты, содержащий последовательно соединенные формирователь пилообразного напр жени , аналоговое запоминающее устройство , делитель наир жени и компаратор 2. Однако надежиос;ь этого умножител такл-се невысока.A more sophisticated one is a frequency multiplier containing a serially connected sawtooth driver, an analog memory device, a dividers divider, and a comparator 2. However, this multiplier is probably not very high.
Целью изобретени вл етс повышение надежности умножител . Дл этого в него введен коммутатор, входы которого соединены с делителем напр жени , а выход - с входом компаратора, выход которого соединен с управл ющим входом коммутатора через устройство управлени коммутатором.The aim of the invention is to increase the reliability of the multiplier. For this purpose, a switch is introduced into it, the inputs of which are connected to the voltage divider, and the output is connected to the input of the comparator, the output of which is connected to the control input of the switch through the control device of the switch.
На чертеже представлена блок-схема предлагаемого умножител частоты.The drawing shows the block diagram of the proposed frequency multiplier.
Он содержит формирователь I пилообразного напр л ени , аналоговое запоминающее устройство 2, делитель напр жени 3, компаратор 4 и коммутатор 5, управл емый устройством 6.It contains a sawtooth driver I, an analog storage device 2, a voltage divider 3, a comparator 4 and a switch 5 controlled by device 6.
Формирователь 1 пилообразиого напр жени формирует сигнал, частота повторепн которого пропорцнональ 1а пли равна частоте входного сигнала. А1:алоговое запоминающее устройство 2 запоминает пиковое значение амплитуды с выхода формировател 1, которое подаетс на делитель 3. Делитель 3 представл ет собой, например, последовательную цепочку резисторов. Устройство 6, которое может оыть выполпсио в виде счетчика имиульсов с дешифратором, подключает ключи коммутатора 5 на вход компаратора 4. Состо ние счетчика импульсов в данный момент времени определ етс произвольным кодом N, который дещифрируетс , и устройство 6 подключает через соответствующий ключ коммутатора 5 к одному из входов компаратора 4 напр жение с делител 3. На другой вход компаратора 4 подаетс пилообразное напр л ение. Пока напр л енне пилообразного сигнала меньше напр жени с делител 3, выходной сигнал компаратора остаетс неизменным. В момент равенства напр луений выходной сигнал комнаратора 4 мен ет пол рность, а в счетчик добавл етс единица (Л-)-1)- Это состо ние счетчика вновь дешифрируетс , и коммутатор 5 подключает следующее напр л ение . Напр л ение пилообразиого сигнала становитс меньше напр л ени на выходе коммутатора 5, и выходное напр жение компаратора 4 принимает исходное значение . Таким образом, заканчиваетс формирование короткого импульса на выхол.е компаратора 4. Выбором делител напр жени 3 определ етс частота и фаза выходных сигналов.A sawtooth voltage driver 1 generates a signal whose frequency is proportional to 1a or equal to the frequency of the input signal. A1: the logging memory 2 stores the peak amplitude value from the output of driver 1, which is fed to divider 3. Divider 3 is, for example, a series of resistors. The device 6, which can be produced in the form of an emulsion counter with a decoder, connects the keys of the switch 5 to the input of the comparator 4. The state of the pulse counter at a given time is determined by an arbitrary code N, which is decrypted, and the device 6 connects through the corresponding switch key 5 to one of the inputs of the comparator 4 is the voltage from the divider 3. To the other input of the comparator 4, a saw-tooth voltage is applied. As long as the voltage of the sawtooth is less than the voltage from divider 3, the comparator output remains unchanged. At the moment of equality of the polarities, the output signal of the 4 digitizer changes polarity, and the unit is added (L -) - 1) - This state of the counter is decrypted again, and the switch 5 connects the next direction. The voltage of the sawtooth signal becomes less than the voltage at the output of the switch 5, and the output voltage of the comparator 4 takes the initial value. Thus, the formation of a short pulse at the output of the comparator 4 is completed. The selection of the voltage divider 3 determines the frequency and phase of the output signals.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762397678A SU617826A1 (en) | 1976-09-01 | 1976-09-01 | Frequency multiplier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762397678A SU617826A1 (en) | 1976-09-01 | 1976-09-01 | Frequency multiplier |
Publications (1)
Publication Number | Publication Date |
---|---|
SU617826A1 true SU617826A1 (en) | 1978-07-30 |
Family
ID=20674602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762397678A SU617826A1 (en) | 1976-09-01 | 1976-09-01 | Frequency multiplier |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU617826A1 (en) |
-
1976
- 1976-09-01 SU SU762397678A patent/SU617826A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3594649A (en) | Voltage-controlled oscillator | |
SU617826A1 (en) | Frequency multiplier | |
SU834936A1 (en) | Repetition rate scaller with variable countdown | |
SU470066A1 (en) | Controlled sawtooth generator | |
US4001726A (en) | High accuracy sweep oscillator system | |
SU877619A1 (en) | Analog memory | |
SU1658177A1 (en) | Swipe frequency generator | |
SU482014A1 (en) | "Variable dividers frequency divider | |
SU741413A1 (en) | Voltage shaper | |
SU869008A2 (en) | Frequency multiplier | |
SU682998A1 (en) | Square voltage puls shaper | |
SU443384A1 (en) | Time divider | |
SU440781A1 (en) | Pulse-phase discriminator | |
SU586483A1 (en) | Pseudorandom signal generator | |
SU587402A1 (en) | Digital logarithm-of-ratio meter | |
SU463220A1 (en) | Control method of direct-coupled frequency converter with artificial switching | |
SU783993A1 (en) | Controllable frequency divider | |
SU1045360A2 (en) | Linear-varying voltage former | |
SU900428A2 (en) | Frequency multiplier | |
SU1429305A1 (en) | Follow-up pulse delay device | |
SU1265735A1 (en) | Digital variable voltage converter | |
SU712955A1 (en) | Arrangement for converting digital code into time interval | |
SU750736A1 (en) | Electronic analogue signal switching device | |
SU366550A1 (en) | MULTIPLIER OF FREQUENCY RATING OF PULSES | |
SU813460A1 (en) | Method of exponential conversion of analogue signal |