SU884111A1 - Устройство задержки - Google Patents

Устройство задержки Download PDF

Info

Publication number
SU884111A1
SU884111A1 SU802899764A SU2899764A SU884111A1 SU 884111 A1 SU884111 A1 SU 884111A1 SU 802899764 A SU802899764 A SU 802899764A SU 2899764 A SU2899764 A SU 2899764A SU 884111 A1 SU884111 A1 SU 884111A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
output
pulse
counter
Prior art date
Application number
SU802899764A
Other languages
English (en)
Inventor
Виктор Дмитриевич Кутернега
Алла Вильевна Лапина
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU802899764A priority Critical patent/SU884111A1/ru
Application granted granted Critical
Publication of SU884111A1 publication Critical patent/SU884111A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО ЗАДЕРЖКИ
. I
Изобретение относитс  к радиотехнике ft радионавигации и может быть использовано в качестве устройства задержки импульсных сигналов.
Известно устройство задержки видеО импульсов, управл емое цифровым кодом, содержащее регистр сдвига, коммутатор, дешифратор, генератор тактовых импульсов , счетчик импульсов и блок нач;альной установки емкости счетчика, состо щий из статического регистра, коммутатора и формировател  импульса записи кода, и счет- ,jj чик 1.
Недостатком этого устройства  вл етс  невысока  разрешающа  способиость.
Известно устройство задержки видеоимпульсов , содержащее датчик кода, генератор , основное устройство задержки, вклю- (5 чающее схему управлени , счетчик и регистр , дополнительное устройство задержки, включающее блок управлени  и счетчик, запоминающее устройство, информационные входы которого подключены к выхо ,дам разр дов счетчика основного устройст- 20 ва задержки, а выходы запоминающего устройства соедин ютс  со входами разр дов счетчика дополнительного устройства задержки , причем вход управлени  записью запоминающего устройства подключен к первому выходу формировател  тактовых импульсов, а вход управлени  считыванием запоминающего устройства соедин етс  с выходом регистра, выход генератора подключен к первым входам блоков управлени  основного и дополнительного устройств задержки, а также к первому входу формировател  тактовых импульсов, второй рход которого соединен с входом датчика кода и с вторым входом блока управлени  Основного устройства задержки, а третий - . с выходом счетчика основного устройства задержки, подключенным одновременно к входу регистра, второй вход которого соединен с вторым выходом формировател  тактовых импульсов (2).
Недостатками данного устройства  вл ютс  техническа  и функциональна  сложность, а вместе с этим низка  надежность устройства.
Наиболее близким к изобретению по технической сущности  вл етс  лини  задержки , содержаща  датчик кода генератор, .подключенный к входу счетчика, регистр сдвига, блок управлени , блок ввода и сум-.
атор, информационные входы которого оразр дно объединены с выходами раз дов регистра и датчика кода, а выход умматора присоединен . к первому входу лока управлени  и входу датчика кода, торой и. третий входы .блока управлени  подключены соответственно к выходу генератора и дополнительному выходу регистра, а его вход соединен с вычитающим входом умматора, вход устройства параллельно подключен к первым входам ключей блока ввода, подключенного ко входам регистра, вторые входы которых присоединены соответственно к выходам разр дов счетчика, подключенного выходом к входу синхронизации регистра, а втора  группа выходов дачтика кода подключена к соответствующим входам регистра 3.
. Недостатки известного устройства - низ а  надежность и сложность.
Цель изобретени  - упрощение и повыщение надежности устройства.
Дл  достижени  указанной цели в устройство задержки введены формирователь признака информации, второй счетчик, св занный с дешифратором, первый и второй блоки управлени , содержащие формирователь строб-импульсов, присоединенный к первому входу элемента И, причем выход формировател  строб-импульса второго блока управлени  дополнительно присоединен к управл ющему входу второго счетчика , выходы,элементов И блоков управлени  св заны с входом формирователей стробимпульсов и первыми входами ключей блокоа ввода и вывода, причем выход элемента И первого блока управлени  соединен с Входом формировател  признака информации , выход которого присоединен к соответствующему входу регистра, вторые входы элементов и блоков управлени  присоединены соответственно к входной шине устройства и соответствующему выходу регистра , причем счетный вход второго счетчика св зан.с выходом генератора.
На чертеже представлена функциональна  схема устройства.
Устройство задержки содержит входную щину 1, блок 2 управлени , содержащий формирователь 3 строб-импульса, элемент И 4, генератор 5 импульсов, счетчик 6, блок 7 ввода, содержащий двухвходные ключи, формирователь 8 признака информации , регистр 9 сдвига, блок 10 вывода, блок II управлени , содержащий формирователь 12 строб-импульса и элемент И 13, счетчик 14, дешифратор 15 и выходную шииу 16.
Входна .шина 1 присоединена к первому входу элемента И 4 блока 2 управлени , второй вход элемента 4 св зан с выходом формировател  3 строб-импульса, вход которого св зан с выходом элемента И 4, который подключен к первым входам ключей блока 7 свода и в.ходу формировател  8 признака информации.
Вторые входы ключей блока 7 ввода присоединены к выходам разр дов счетчика 6, вход которого присоединен к выходу генератора 5 и вычитающему входу счетчика 14.
. Выходы блока 7 ввода и формировател  8 признака информации присоединены к соответствующим входам записи регистpa 9, первые входы ключей блока 10 вывода присоединены к требуемым выходам регистра 9, а вторые входы ключей присоединены к выходу блока И управлени  и входу формировател  12 строб-импульса, вь1ход которого присоединен к второму входу элемента И 13, первый вход которого присоединен к соответствующему выходу регистра 9.
Устройство работает следующим образом .
В исходном состо нии при отсутствии входного импульса на входе устройства элемент И .4 блока 2 управлени  открыт по второму входу. Блок 7 ввода по первому входу ключей закрыт, и на его выходах информаци  отстутствует. Импульсы синхронизации с выхода счетчика б поступают на вход синхронизации регистра 9. Информаци  на выходах регистра 9 отсутствует, первые входы ключей блока 10 вывода закрыты , счётчнк 14 закрыт по управл ющему входу, на выходе дешифратора 15 информаци  отсутствует.
Входной импульс поступает через открытый вход элемента И 4 блока 2 управлени  на первые входы ключей блока 7 ввода, посредством которого переписываетс  в соот ветствующие разр ды регистра 9 с разр 5-дов счетчика 6 информаци  соответствующа  величине времени прив зки входного импульса и тактовому импульсу синхронизации регистра 9, а также признак информации , сформированный формирователем 8 признака.
О После записи информации в регистр и ее сдвига импульсами синхронизации устройство готово к приходу очередного входкого импульса. Величина времени сдвига записанной информации зависит от объема 5 записанной информации и частоты импульсов синхронизации.
Дл  исключени  возможного наложени  информации в регистре 9 от последующих входных импульсов, блок 2 управлени  закрывает вход дл  прохождени  входных импульсов на вход блока 7 ввода стробимпульсом с выхода формировател  3. Длительность строб-импульса выбираетс  немногим больше времени, необходимого дл  сдвига записанной информации в регистре 9: Записанна  в регистр 9 информаци  пос: 5 ледующими импульсами синхронизации регистра 9 продвигаетс  по регистру.
При достижении импульсом призиака информации соответствующего выхода регистра 9, к которому присоединены входы блока II управлени  и .вход элемента И 13, импульс признака информации запускает через открытый элемент И 13 формирователь 12 строб-импульса, который запрещает прохождение последующих импульсов через элемент И 13.
Сформированный импульс переписывает .информацию величины времени прив зки входного импульса к импульсам синхронизации регистра 9 с выходов разр дов регистра 9 на входы счетчика 14,, причем строб-импульс с выхода формировател  12, воздейству  на управл ющий вход счетчика 14, разрешает работу счетчика - осуществление записи информации по его входам и счет входных импульсов с выхода генератора 5. В момент переполнени  (обнулени ) счетчика 14, дешифратор 15 формирует импульс , который поступает на выход устройст ва. Длительность строб-импульса выбираетс  посто нной равной или большей числа периодов импульсов синхронизации регистра 9, соответствующему числу разр дов счетчика.
Задержка устройства определ етс  .уравнением .
Д Т.п + К где Д - требуема  задержка;
Т - период импульсов синхронизации
регистра;
п - число целых периодов, укладывающихс  целое число .раз в величине времени задержки; 1 - врем  прив зки входного импульса к импульсу синхронизации регистра 9.
Разрешающа  способность предлагаемого устройста определ етс  выбором периода импульсов синхронизации регистра и числа разр дов счетчика б.
Объем информации, соответствующий величине времени прив зки входного импульса к импульсу синхронизации регистра 9, зависит от требуемой точности прив зки. входного импульса и допустимой величины разрешающей способности устройства.
Так, например, если требуема  точность прив зки равна ±12,5 не при частоте генератора 5 соответственно 40 мГц и разрешающей способности устройства, равной 1 мксек, частота синхронизации регистра 9 равна 5 мГц, объем информации кода прив зки - четыре разр да.
Это должно удовлетвор ть следующему соотношению при двоичном кодировании информации:
Tpav. 2 -tAHcnfK+l)
т о.
аиск - период синхронизации;
I - IB
где Траьр требуема  .разрешающа  способность устройства; К-И - число разр дов информации;  иск - дискрета прив зки входного импульса .
Число разр дов информации равно четырем , так как один дополнительный разр д используетс  дл  отображени  признака информации , который вырабатывает формирователь 8 в момент записи информации в регистр 9, следовательно счетчик 6 содержит три разр да, частота синхронизации равна 5 мГц.
Применение изобретени  позвол ет повысить разрешающую способность устройства и значительно снизить объем оборудовани .

Claims (3)

1.Авторское свидетельство СССР № 422102, кл. Н 03 К17/28.
2.Авторское свидетельство СССР № 441642, кл. Н 03 К 7/30.
3. Авторское свидетельство СССР по за вке № 2705162/18-21 (прототип).
SU802899764A 1980-03-28 1980-03-28 Устройство задержки SU884111A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802899764A SU884111A1 (ru) 1980-03-28 1980-03-28 Устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802899764A SU884111A1 (ru) 1980-03-28 1980-03-28 Устройство задержки

Publications (1)

Publication Number Publication Date
SU884111A1 true SU884111A1 (ru) 1981-11-23

Family

ID=20885241

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802899764A SU884111A1 (ru) 1980-03-28 1980-03-28 Устройство задержки

Country Status (1)

Country Link
SU (1) SU884111A1 (ru)

Similar Documents

Publication Publication Date Title
GB1282444A (en) Irregular-to-smooth pulse train converter
SU884111A1 (ru) Устройство задержки
SU750496A1 (ru) Многоканальна система дл анализа экстремумов
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU441642A1 (ru) Лини задержки
SU960837A1 (ru) Цифровой функциональный преобразователь
SU746710A1 (ru) Устройство дл контрол записи информации
SU1162025A1 (ru) Формирователь импульсов
SU949786A1 (ru) Генератор последовательности импульсов
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
SU576588A1 (ru) Устройство дл цифровой магнитной записи
SU1525889A1 (ru) Устройство дл контрол последовательности импульсов
SU520703A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1119002A1 (ru) Преобразователь параллельного кода в последовательный
SU736095A1 (ru) Устройство дл возведени чисел в квадрат
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU476601A1 (ru) Устройство сдвига цифровой информации
SU372708A1 (ru) Всесоюзная пат-нтш--.^хш!^^г1а^
SU828382A1 (ru) Устройство дл формировани сериииМпульСОВ
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU824118A1 (ru) Устройство ввода поправок в хранительВРЕМЕНи
SU1038931A1 (ru) Таймер
SU1088008A1 (ru) Цифровой функциональный преобразователь
SU438013A1 (ru) Устройство дл преобразовани информации
SU851491A1 (ru) Запоминающее устройство