SU864523A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU864523A1
SU864523A1 SU792817695A SU2817695A SU864523A1 SU 864523 A1 SU864523 A1 SU 864523A1 SU 792817695 A SU792817695 A SU 792817695A SU 2817695 A SU2817695 A SU 2817695A SU 864523 A1 SU864523 A1 SU 864523A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
diode
resistive
Prior art date
Application number
SU792817695A
Other languages
English (en)
Inventor
Анатолий Алексеевич Сисин
Original Assignee
Предприятие П/Я Г-4493
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4493 filed Critical Предприятие П/Я Г-4493
Priority to SU792817695A priority Critical patent/SU864523A1/ru
Application granted granted Critical
Publication of SU864523A1 publication Critical patent/SU864523A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к импульсиой технике и может быть использовано в устройствах дискретной обработки информации. Известны формирователи импульсов, содержащие пороговые элементы, интегрирующую RC-цепь, целитель напр жени , триггер Шмидта и инвертор. Они формируют иМпульсы фиксированной длительности, которые могут быть использованы в целом р де практических случаев {{. Однако из-за отсутстви  возможности вьгра ботки управл ющего воздействи , св занногос информативными параметрами входных сигналов , они мало пригодны дл  динамической переустановки .длительности, функционально св занной с длительностью анализируемого интервала. Наиболее близким к предлагаемому по тех нической сущности  вл етс - формирователь импульсов, содержащий триггер, первый установочный вход которого соединен с входной 11ШНОЙ и- первым входом логического элемента И-МЕ, второй вход логического элемента И-НЕ соединен с единичным выходом фиггера И с выходом устройства, а выход через инвертор подключен к катоду диода, анод которого соединен с первыми выводами резистора и конденсатора, вторые выводы которых соответственно соединены с источником питани , и с общей шиной {2. Несмотр  на конструктивную простоту и возможность использовани  в динамическом режиме регулировани  длительностей входных сигналов, его приме1гение невозможно в устройствах обраСютки двоичной информации дл  формировани  интервала, определ емого суммарной лпителькостъю паузь) и наперед заданного временного интервала- Последнее обусловлено тем, что формирователь реализует триггерное свойство, при котором устройство чувствительно по входу к переходу от низкого уровн  к высокому и на выходе формирует временной интервал стабильной длительности , равный времени зар да конденсатора. Этот недостаток, в частности, не позвол ет использовать устройство в многоканальных адаптивных системах обработки информации дл  блокировки интервалов, сдвинутых по. фазе
на врем  отсутстви  сигналов и посто нного приращени .
1Делью изобретени   вл етс  формирование интервалов, равных сумме длительности паузы и задержки.
Поставленна  цель достигаетс  тем, что в устройство, содержащее триггер, первый установочный вход которого соединен с входной шиной и первым входом логического элемента И-НЕ, второй вход логического элемента И-НЕ соединен с единичным выходом триггера и с выходом устройства, а выход через инвертор подключен к катоду диода, анод которого соединен с первыми выводами резистора и конденсатора, вторые выводы которых соответственно соединены с источником питани  и с общей щиной, введен транзисторный эквивален двухбазового диода, с резистивным делителем на выходе, причем вход эквивалента двухбазового диода соединен с анодом диода, а выход через среднюю точку резистивного делител , который подключен между источником питани  и общей шиной - со вторым установочным входом триггера.
На фиг. I представлена функщюнальна  схема предлагаемого устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Формирователь импульсов содержит триггер 1, собранный на двух  чейках И-НЕ, к установочному входу и выходу которого подключен элемент И-НЕ 2, инвертор 3, выхсвд которого через диод 4 подключен к выводам накопительного конденсатора 5 и зф дного резистора 6, транзисторный эквивалент двухбазового диода 7, собранного на резистивных делител х 8 и 9 и двух транзисторах 10 и И противоположного типа проводимости, источник питани  12, входную и выходную шинм 13 и 14 формировател  соответственно.
Формирователь работает следующим образом
В исходном состо нии на входной шине 13 устройства,  вл ющейс  первым установочным входом триггера 1, присутствует низкий потенциал (фиг. 2а), соответствующий уровню логического нул . На втором установочном входе триггера 1 присутствует высокий потенциал, соответствующий уровню логической единицы. Этот единичный уровень образуетс  в результате подачи положительного напр жени  с резистивного делител  8 и 9, подключенного между шиной источника питани  12 и общей шиной устройства. При таком состо нии триггера 1 на выходе элемента И-НЕ 2 присутствует .высокий потенциал (фиг. 26), а на выходе инвертора 3 - низкий потенциал (фиг. 2 в). Диод 4, подключенный межДу выходом инвертора 3 и через резистор 6 к источнику питани  12, смещен в пр мом направлении и накопительный конденсатор 5 разр жен. Транзисторы 10 И 11, эквиваленты двухбазового диода 7 наход тс  в закрытом состо нии и на выходной шине 14 формировател ,  вл ющейс  выходом триггера 1, присутствует высокий потенциал.
При поступлении на входную шину 13 устройства высокого потенциала триггер 1 не изменит своего состо ни , а на выходах элемента И-НЕ 2 и инвертора 3 соответственно По в тс  низкий и высокий потенциалы. Такое состо ние устройства приведет к смещению в обратном направлении диода 4 и накопительный конденсатор 5 через зар дный резистор 6 начнет зар жатьс  от источника питани  12 (фиг. 2 г). Напр жение на накопительном конденсаторе 5 нарастает до тех пор, пока не будет достигнут некоторый пороговый уровень Up , при котором транзисторы 10 и 11 насыщаютс  и по ним начнет протекать ток. В этот момент на выходе эквивалента двухбазового диода 7 в средней точке резистивного делител  8 и 9 формируетс  низкий потенщсал, который поступит на второй установочный вход триггера 1 и перебросит его в противоположное состо ние, так что на его выходной шине 14 по витс  низкий потенциал. Переход триггера 1 в противоположное состо ние вызывает соответствующее изменение на выходах элемента И-НЕ 2 и инвертора 3. Диод 4 при этом смещен в пр мом направлении. Одновременно с этим через низкое сопротивление открытых транзисторов 10 и 11 через диод 4 и низкое выходное сопротивление инвертора 3, накопительный конденсатор 5 разр дитс . Разр д конденсатора 5 приведет к закрыванию транзисторов 10 и 11, эквивалента двухбазового диода 7 и на его выходе вновь по витс  высокий потенциал (фиг. 2д), который не изменит состо ни  триггера 1. Такое состо ние устройства продолжаетс  до тех пор, пока на входную шину 13 формировател  импульсов не поступит низкий потенциал, способный изменить состо ние триггера 1. Его по вление перебросит триггер 1 в противоположное состо ние, т.е. на выходной шине 14 по витс  высокий .потенциал и приведет устройство в исходное состо ние.
Таким образом, в результате такого взаимодействи  элементов формировател  на его выходной шине 14 сформирован распшреннын импульс, длительность которого равна сумме переменной длительности паузы TI и посто нной длительности наперед заданного значени  f , определ емой временем зар да накопительного конденсатора 5.

Claims (2)

  1. Формула изобретени 
    Формирователь импульсов, содержащий триггер , первый установочный вход которого соединен с входной шиной и первым входом логического элемента И-НЕ, второй вход логического элемента И-НЕ соединен с единичным выходом триггера и с выходом устройства, а выход через инвертор подключен к катоду диода, анод которого соединен с первыми выводами резистора и конденсатора, вторые выводы которых соответственно соединены с источником питани  с общей тиной, о т л ичающийс  тем, что, с целью формировани  иитервалов, равных сумме длительности паузы и задержки, введен транзисторный эквивалент двухбазового диода с резистивным дели
    645236
    телем на выходе, причем вход эквивалента двухбазового днод  соединен с анодом диода. а выход через среднюю точку резистивного . делител , который подключен между источни5 ком питани  и общей щиной - со вторым установочным входом триггера.
    Источники информации, прин тые во внимание при экспертизе 10 1. Авторское свидетельство СССР № 639131, кл. Н 03 К 5/04, 1979.
  2. 2. Авторское свидетельство СССР № 62113, кл. Н 03 К 5/04, 1979 (прототип).
SU792817695A 1979-09-12 1979-09-12 Формирователь импульсов SU864523A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792817695A SU864523A1 (ru) 1979-09-12 1979-09-12 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792817695A SU864523A1 (ru) 1979-09-12 1979-09-12 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU864523A1 true SU864523A1 (ru) 1981-09-15

Family

ID=20849788

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792817695A SU864523A1 (ru) 1979-09-12 1979-09-12 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU864523A1 (ru)

Similar Documents

Publication Publication Date Title
CN111600583B (zh) 基于扩散忆阻器和电流传输器的随机频率三角波发生器
SU864523A1 (ru) Формирователь импульсов
US5093581A (en) Circuitry for generating pulses of variable widths from binary input data
JPH035096B2 (ru)
JPS62163411A (ja) 多相クロック回路
SU839021A1 (ru) Формирователь пр моугольных импуль-COB
SU790123A1 (ru) Одновибратор
SU892664A1 (ru) Одновибратор
SU788359A2 (ru) Одновибратор
SU1368964A1 (ru) Устройство задержки сигналов
SU856000A1 (ru) Устройство задержки импульсов
SU1129716A1 (ru) Одновибратор
SU1018213A1 (ru) Формирователь импульсов
JP2690113B2 (ja) 周波数てい倍回路
KR930004271B1 (ko) 바이너리 카운터
SU884084A2 (ru) Генератор пр моугольных импульсов
SU866707A1 (ru) Генератор импульсов
SU632065A1 (ru) Частотно-импульсный функциональный генератор
SU843204A1 (ru) Устройство дл формировани задержкии длиТЕльНОСТи иМпульСА
SU868977A2 (ru) Одновибратор
SU788349A1 (ru) Одновибратор
SU756607A1 (ru) Мультивибратор1
JPH01126013A (ja) デューティー・サイクル変換回路
SU421113A1 (ru) Генератор импульсов
SU898595A1 (ru) Автоколебательный мультивибратор