SU1129716A1 - Одновибратор - Google Patents

Одновибратор Download PDF

Info

Publication number
SU1129716A1
SU1129716A1 SU833596270A SU3596270A SU1129716A1 SU 1129716 A1 SU1129716 A1 SU 1129716A1 SU 833596270 A SU833596270 A SU 833596270A SU 3596270 A SU3596270 A SU 3596270A SU 1129716 A1 SU1129716 A1 SU 1129716A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
field
output
gate
effect transistor
Prior art date
Application number
SU833596270A
Other languages
English (en)
Inventor
Александр Васильевич Панкратов
Original Assignee
Предприятие П/Я В-8657
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8657 filed Critical Предприятие П/Я В-8657
Priority to SU833596270A priority Critical patent/SU1129716A1/ru
Application granted granted Critical
Publication of SU1129716A1 publication Critical patent/SU1129716A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

ОДНОВИБРАТОР, содержащий блок обнулени ,.первый и второй формирователи , первый конденсатор, первый диод, первый и второй полевые транзисторы, затвор первого полевого транзистора подключен к первому резистору, ИС.ТОК - к шине питани , сток - к истоку второго полевого транзистора , сток которого подключен через первый делитель напр лсени  к общей шине, а затвор - к шине питани , отличающийс  тем, что, с целью повышени  надежности, в него введены второй резистор, второй делитель напр жени , третий и четвертый полевые транзисторы, второй конденсатор, Т-триггер, логический элемент И-НЕ, первый, второй и третий логические элементы И, второй , третий и четвертый диоды, последовательный регистр, при этом затвор третьего полевого транзистора подключен к точке соединени  первого и второго резисторов, при этом второй вывод второго резистора соединен с шиной питани , исток третьего полевого транзистора подключен к шине питани , а сток - к истоку четвертого полевого транзистора, затвор которого соединен с шиной питани , а сток соединен с общей шиной через второй делитель напр жени , средн   точка которого через первый формирователь подключена к входу Т-триггера,; пр мой и инверсный выходы которого соответственно через первые входы первого и второго логических элементов И, первый и второй конденсаторы, первый и второй диоды подключены к затвору первого полевого транзистора, причем первый и второй диоды подключены к затвору первого полевого транзистора катодами , аноды первого и второго диодов Ч;оединены с катодами третьего и четвертого диодов соответственно, а аноды - с шиной питани , вторые входы первого и второго логических элементов И подключены к выходу третьего логического элемента И, первый вход которого соединен с выходом логического элемента И-НЕ, вход предустановки последовательного регистра соединен со входом устройства и первым входом логического элемента И-НЕ, второй вход которого соединен с средней точкой первого делител  напр жени , вход-второго формировател  соединен с выходом первого формировател , а его выход - со входом синхронизации последовательного регистра , вход установки которого соединен с выходом блока обнулени , а первый, второй, третий и четвертый выходы  вл ютс  выходами устройств, второй вход логического элемента И-НЕ подключен к четвертому выходу последовательного регистра.

Description

Изобретение относитс  к радиотехнике и предназначено дл  использовани  в импульсшьгх устройствах различного назначени . Известен одновибратор, содержащий инвертор, выход которого подключен к входу эмиттерного повторител , ключевой каскад на полевом транзисторе , затвор которого через RC - цепь подключен к выходу эмитгерного повторител , второй полевой транзистор , исток которого соединен со стоком первого полевого транзистора, сток - с резистором погрузки, а затвор - с шиной источника питани , диод , анод которого соединен со входом инвертора ClJ. I . Однако известный одновибратор имеет низкую надежность в работе, а также ограниченные функциональные возможности, так как формирует лишь один однократный импульс, Наиболее близким по технической сущности к изобретению  вл етс  одновибратор , содержащий блок облучени , первый и второй формирователи, первый конденсатор, первый диод, пер вый и,второй полевые транзисторы, затвор первого полевого транзистора подключен к первому.резистору, исток - к шине питани , сток - к истоку в.торого полевого транзистора, стОк которого подключен через первый делитель напр жени  к общей шине, а затвор - к шине питани , эмиттерный повторитель, первый, второй и третий элементы ИЛИ, RC-триггер, элемент задержки и п-формирующих каналов, .причем вход первого формировател  соединен с выходом эмиттерного повторител , а выход - с первым входом первого элемента ИЛИ, второй вход которого соединен . с блоком обнулени ,. 8-в;ход RS-триггера ; соединен с выходом первого элемента ИЛИ, R-вход - с входной шиной одновибра тора, а инверсный выход через второй формирователь - с входом второго эл мента ИЛИ, выход которого через эле мент задержки соединен .с вторым входом третьего элемента ИЛИ, первый вход которого соединен с входной шиной одновибратора, а выход - с катодом диода, вход элемента задержки .каждого формирующего канала, содержащего элемент задержки, D-триггер и формирователь, соединен с пр  мым выходом триггера предыдущего 16, 2 формирующего канала, а выход с D-BXOдом триггера данного канала, инверсный выход которого через формирователь соединен с соответствующим входом второго элемента ИЛИ, ;5-вход D-триггера каждого формирующего канала соединен с выходом первого элемента ИЛИ, а R-вход - с входной шиной одновибратора 23. Недостатком этого устройства  вл етс  возможность самопроизвольного 3anycka от включени  блока обнулени  при включении питани . Тем самым одновибратор обладает недостаточной надежностью. Цель изобретени  - повышение надежности одновибратора. Поставленна  цель достигаетс  уем, что в одновибратор, содержащий блок обнулени , первый, второй формирователи , первый конденсатор, первый диод, первый и второй полевые транзисторы, затвор первого полево го транзистора подключен к первому резистору, исток - к шине питани , сток - к истоку второго полевгго транзистора, сток которого подключен через первый делитель напр жени  к общей шине, а затвор к шине питани , введены второй резистор, второй делитель напр жени , третий и четвертый полевые транзисторы, второй конденсатор, Т - триггер, логический элемент И-НЕ, первый, второй и третий логические элемент. И, второй, третий и четвертый диоды, последовательный регистр, при этом затвор третьего полевого транзистора подключен к точке соединени  первого и второго резисторов, при этом второй вывод второго, резистора соединен с шиной питани , исток третьего полевого транзистора подключен к шине питани , а сток - к истоку четвертого полевого транзистора, затвор которого соединен с шиной питани , а сток- соединен с общей шиной через второй делитель напр жени , средн   точка которого соединена через первьгй формирователь к входу Т-триггера , пр мой и инверсньй выходы которого соответственно черве перв-ie входы первого и второго логических элементов И, первый и второй конденсаторы , первый и второй диоды подключены к затвору первого полевого транзистора, причем первый и 31 вторфй диоды подключены к затвору первого полевого транзистора катодами , аноды первого и второго диодов соединены соответственно с ка тодами третьего и четвертого диодов а аноды - с шиной питани , вторые входы первого и второго логических элементов И-подключены к выходу третьего логического элемента И,пер вый вход которого соединен с выкодом логического элемента И-НЕ, вход предустановки последовательного регистра соединен с входом устройства и первым входом логического элемента И-НЕ, второй вход которого соеди нен с средней тЬчкой первого делител  напр жени , вход второго форми ровател  соединен с выходом первого формировател , а .его выход - с вхо дом синхронизации последовательного регистра, вход установки которого соединен с выходом блока обнулени , а первый, второй, третий и четвертые выходы  вл ютс  выходами устройства второй вход логического эл мента И-НЕ подключен к четвертому выходу последовательного регистра. На чертеже приведена схема одновибратора . Устройство содержит блок обнулени  I, Т-триггер 2, последовательный регистр 3, ключевой каскад на первом полевом транзисторе 4, сток которогр подсоединен к истоку второго полевого транзистора 5, ключевой каскад на третьем полевом транзисторе 6, сток которого подключен к истоку четвертого полевого транзистора 7, элемент И-НЕ 8, выход ко торого через вход третьего элемента И 9 подсоединен к объединенным между собой входам первого и второго элементов И 0,11, первый и второй конденсаторы 12, 13, первый, BT рой/ третий, четвертый диоды 14-17, первый резистор 18. второй резистор 19, первый делитель напр жени  средн   точка первого делител  напр жени  21, второй делитель нап.р жени  22, средн   точка второго делител  напр жени  23, первый и вто рой формирователи 24, 25, шины пита ни  26. Одновибратор работает следующим образом. Сразу после подключени  одновибратора к источнику питани  блок обнулени  выдает импульс сброса, кото4 рый устанавливает последовательный регистр 3 в исходное нулевое положение . Примем, что в исходном состо нии на инверсном выходе, триггера 2 устанавливаетс  лог. 1. Одновременно с этим, транзисторы 4-7 открыты, а на выходе элементов И-НЕ 8 и И 9-11 формируютс  лог,о. Конденсаторь 12, 13 зар жены практически до напр жени  источника питани . Запускающий импульс отрицательной пол рности поступает на вход установки регистра 3 и вход элемента И-НЕ 8. На выходах регистра 3 и наблюдает-) с  формирование фронта выходных им . пульсов одновибратора, при этом на входах элемента И 9 и двух объединенных между собой входах элементов И 10, 11 устанавливаютс  единичные сигналы, С инверсного выхода Т-триггера на второй вход элемента И 10 поступает сигнал единицы, Положительный перепад напр жени  с выхода элемента И 10 поступает через конденсатор 12 и диод 14 на затвор транзистора 4 и через резистор 18 на затвор транзистора 6, Полевые транзисторы 4-7 запираютс , обеспечива  тем самым на входе элемента И-НЕ 8 и 1зходе формировател  24 нулевые сигналы . Таким образом, схема переходит в состо ние неустойчивого равновеси , при котором транзисторы 4-7 заперты, на выходе элементов И-НЕ 8 и И 9, 10 устанавливаетс  лог. 1, Конденсатор 12 разр жаетс  через диод 14, резисторы 18, 19 и выходное сопротивление элемента И 10, В момент, когда напр жение затвор-исток транзистора 6 достигает величины отпирани  на выходе формировател  24 формируетс  фронт пр моугольного импульса , который перебрасывает Т-триггер 2 в состо ние 1. Этот же сигнал vepe3 формирователь 25 по фронту входного импульса преобразуетс  в короткий импульс и поступает на тактовый вход последовательного регистра 3. На первом выходе регистра образуетс  спад выходного импульса одновибратора, длительность Т которого равна Т t и определ етс  величинами номиналов резисторов 18 и 19 и конденсатора 12. В результате перехода Т-триггера 2 в состо ние 1 на выходах элементов И 10,11 устанавливаютс  лог. О и лог, соответственно. Положительный переад напр жени  с выхода элемента И 11 51 поступает через конденсатор 13 и диод 15 на затвор транзистора 4, и через резнстсф 18 на затвор транзис тора 6. При этом состо ние полевых транзисторов А, 5 не мен етс  и они продолжают оставатьс  в запертом состо нии, а полевые транзисторы 6, 7 запираетс  повторно, обер печива  на выходе формировател  24 спад пр моугольного импульса. Конденсатор 12 зар жаетс  через выходное сопротивление элемента И 10 и диод 16, а конденсатор 13 разр жаетс  через диод 15 и резисторы 18 и 19. В момент, когда напр жение затвор-исток транзистора 6 достигает величины отпирани  на выходе формировател  24 формируетс  фронт пр моугольного импульса, который пе ребрасывает Т-тригг ер 2 в состо ние О. Этот сигнал через формиров тель 25 поступает на вход синхронизации регистра 3. На втором выходе регистра образуетс  спад второго выходного импульса одновибратора. длительность Т которого рав- . на Т 2t и. В дальнейшем процессы, протекающие в устройстве, аналогичны. На третьем и четвертом выходах одновиб ратора получаютс  рмпульсы длительностью соответственно Tj 3t и, Т 4 t и. Б момент образовани  спада на по леднем выходе регистра нулевой сигнал через элемент И 9 поступает на объединенные между собой входы элементов И 10, 11. На выходе этих эле ментов устанавливаютс  нулевые потенциалы . Далее происходит продесс восстановлени  одновибратора, который включает в себ  зар д конденсаторов 12, 13, через диоды 16, 17 и выходы элементов И 10, 11 практически до напр жени  питани , отпирание транзисторов 4-7 и формирование на выходе элемента И-НЕ 8 нулевого сигнала . Предлагаемый одновибратор обладает повышенной надежностью. Это обеспечиваетс  за счет того, что после- , довательный регистр выполн ет только функции счета циклического процесса и вьщачи команды на его завершение . В момент подключени  источника питани , процесс обнулени  регистра блоком 1 не сопровождаетс  самозапуском устройства. Таким образом, после запуска одновибратора , в результате поперечного разр да двух коЗДенсаторов, схема посто нно находитс  в состо нии неустойчивого равновеси . За счет резисторов 18 и 19 отпирание транзисторов 4, 5 все врем  предупреждаетс  отпиранием транзисторов 6, 7, которые в свою очередь обеспечивают минимальный уровень перепадов напр жени , не доход щий порога отпирани  транзисторов 4,5. Исход  из этого , на выходах устройства одновременно формируютс  четыре импульса,, каждый из которых с повышенной точностью больше предьвдущего на величину длительности первого импульса.

Claims (1)

  1. ОДНОВИБРАТОР, содержащий блок обнуленияпервый и второй формирователи, первый конденсатор, первый диод, первый и второй полевые транзисторы, затвор первого полевого транзистора подключен к первому резистору, исток - к шине питания, сток - к истоку второго полевого транзистора, сток которого подключен через первый' делитель напряжения к общей шине, а затвор - к шине питания, отличающийся тем, что, с целью повышения надежности, в него введены второй резистор, второй делитель напряжения, третий и четвертый полевые транзисторы, второй конденсатор, Т-триггер, логический элемент И-НЕ, первый, второй и третий логические элементы И, второй, третий и четвертый диоды, последовательный регистр, при этом затвор третьего полевого транзистора подключен к точке соединения первого и второго резисторов, при этом второй вывод второго резистора соединен с шиной питания, исток третьего полевого транзистора подключен к шине питания, а сток - к истоку четвертого полевого транзистора, затвор которого соединен с шиной пита' ния, а сток соединен с общей шиной через второй делитель напряжения, средняя точка которого через первый формирователь подключена к входу Т-триггера,; прямой и инверсный выходы которого соответственно через первые входы первого и второго логических элементов И, первый и второй конденсаторы, первый и второй диоды подключены к затвору первого полевого транзистора, причем первый и второй диоды подключены к затвору первого полевого транзистора катодами, аноды первого и второго диодов соединены с катодами третьего и чет- <9 вертого диодов соответственно, а аноды - с шиной питания, вторые входы первого и второго логических элементов И подключены к выходу третьего логического элемента И, первый вход которого соединен с выходом логического элемента И-НЕ, вход предустановки последовательного регистра соединен со входом устройства и первым входом логического элемента И-НЕ, второй вход которого соединен с средней точкой первого делителя напряжения, вход-второго формирователя соединен с выходом первого формирователя, а его выход - со входом синхронизации последовательного регистра, вход установки которого соединен с выходом блока обнуления, а первый, второй, третий и четвертый выходы являются выходами устройств, второй вход логического элемента И-НЕ подключен к четвертому выходу последовательного регистра.
    SU_., 1129716
SU833596270A 1983-05-24 1983-05-24 Одновибратор SU1129716A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833596270A SU1129716A1 (ru) 1983-05-24 1983-05-24 Одновибратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833596270A SU1129716A1 (ru) 1983-05-24 1983-05-24 Одновибратор

Publications (1)

Publication Number Publication Date
SU1129716A1 true SU1129716A1 (ru) 1984-12-15

Family

ID=21065207

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833596270A SU1129716A1 (ru) 1983-05-24 1983-05-24 Одновибратор

Country Status (1)

Country Link
SU (1) SU1129716A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 552675, кл. Н 03 К 3/284, 1974. 2. Авторское свидетельство СССР № 936393, кл. Н 03 К 3/284, 1980. *

Similar Documents

Publication Publication Date Title
SU1129716A1 (ru) Одновибратор
GB1326560A (en) Signal transition-responsive circuits
SU764108A1 (ru) Формирователь импульсов
SU868977A2 (ru) Одновибратор
SU797073A1 (ru) Распределитель импульсов
SU762150A1 (ru) Формирователь импульсов 1
SU750701A1 (ru) Формирователь импульсов
SU756612A1 (ru) Кдущип мультивибратор \ 1
SU790187A1 (ru) Формирователь импульсов
SU1322423A1 (ru) Мультивибратор на КМОП-элементах
SU780207A1 (ru) Троичный счетный триггер
SU1309278A1 (ru) Формирователь импульсов
SU496657A1 (ru) Генератор пр моугольных импульсов
SU576662A1 (ru) Делитель на 7
SU864523A1 (ru) Формирователь импульсов
SU425334A1 (ru) Формирователь импульсов
SU378930A1 (ru) Устройство приема последовательной информации
SU1547030A1 (ru) Многостабильный триггер
SU1091350A1 (ru) Кольцевое пересчетное устройство
SU421113A1 (ru) Генератор импульсов
SU1083353A1 (ru) Устройство дл задержки импульсов
SU560328A1 (ru) Формирователь длительности электрических импульсов
SU1187254A1 (ru) Устройство задержки
SU1018213A1 (ru) Формирователь импульсов
SU427471A1 (ru) Адаптированный многоканальный коммутатор