SU1018213A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1018213A1
SU1018213A1 SU813350159A SU3350159A SU1018213A1 SU 1018213 A1 SU1018213 A1 SU 1018213A1 SU 813350159 A SU813350159 A SU 813350159A SU 3350159 A SU3350159 A SU 3350159A SU 1018213 A1 SU1018213 A1 SU 1018213A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
input
inputs
emitter
output
Prior art date
Application number
SU813350159A
Other languages
English (en)
Inventor
Киров Арутюнович Петросян
Леонид Александрович Коледов
Олег Арутюнович Петросян
Original Assignee
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт электронной техники filed Critical Московский институт электронной техники
Priority to SU813350159A priority Critical patent/SU1018213A1/ru
Application granted granted Critical
Publication of SU1018213A1 publication Critical patent/SU1018213A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий R-S-триггер, первый вход которого подключен к шине входных сигналов , а выход - через последовательно соединенные диод и конденсатор к шине нулевого потенциала, отличающийс  тем, что,с целью упрощени  и расширени  функциональных возможностей за счет обеспечени  плавного изменени  длительности формируемого импульса, в него введен логический расширитель по входам ИЛИ и резистор, причем эмиттер входного многоэмиттерного транзистора логического расширител  по входам ИЛИ подключен к точке соединени  диода и конденсатора, свободный вывод резистора базовой цепи входного многоэмиттерного транзистора логического расширител  соединен с шиной источника импульсного питани , а эмиттер и коллектор выходного транзистора логического расширител  по входам i ИЛИ подключены соответственно к шине (Л нулевого потенциала и второму входу R-S-триггера, подключенного через резистор к шине посто нного источника питани . 00 tsD оо

Description

Изобретение относитс  к импульсн технике и может быть использовано в устройствах вычислительной техники и автоматики. Известны формирователи импульсов содержащие шину входных сигналов, триггер на двух потенциальных элеме тах, инвертор, выходную шину, первы диод, транзистор предназначенный дл управлени  длительности формируемог 1импульса, выходной транзистор, втор диод, резистора и врем задаю щий конденсатор . Недостатками этого формировател  |Мпульсов  вл ютс  невысокое быстро действие, обусловленное большим посто нным spehfeHeM зар да врем задаю щего конденсатора из-за большой вел чины номинала сопротивлени  резисто ра цепи зар да и сложность формировател  из-за использовани  большого числа дискретных компонентов , что, ,в свою очередь, уменьшает быстродействие. Наиболее близким к изобретению по технической сущности  вл етс  формирователь импульсов, содержащий R-S-триггер, первый вход которого подключен к и-1не входных сигналов, а выход - через последовательно соединенные диод и конденсатор к шине нулевого потенциала 2. Такие формирователи имеют следующие недостатки: с целью дискретного изменени  длительности формируемого импульса используетс  сложный логический элемент 2И-2И-2И-ИЛИ-НЕ, что усложн ет формирователь 1мпульсов., Дл  более широкого диапазона изменени  длительности формируемого импуль са, необходимо увеличить число вхо ,дов логического элемента по И, что более усложн ет устройство, а это, в свою очередь, снижает надежность функционировани  формировател  импульсов; большое число шин ( входов j управлени ,необходимых дл  дискретно го изменени  длительности формируемого импульса. Число этих входов увеличиваетс  с расширением диапазона изменени  длительности формируемого импульса. В результате услож н етс  устройство; отсутствие возможности плавного изменени  длительности формируемого импульса. Цель изобретени  - упрощение и расширение функциональных возможностей за счет обеспечени  плавного изменени  длительности формируемого. импульса. Поставленна  цель достигаетс  тем| что в формирователь импульсов, содержащий R-S-триггер, первый вход которого подключен к шине входных сигналов, а выход - через последовательно соединенные диод и конденсатор к шине нулевого потенциала, введены логический расширитель по входам ИЛИ и резистор, причем эмиттер входного многоэмиттерного транзистора логического расширител  по входам ИЛИ подключен к точке соединени  диода и конденсатора, свободный вывод резистора базовой цепи входного многоэмиттерного транзистора логического расширител  соединен с шиной источника импульсного питани , а эмиттер и коллеЛ ор выходного транзистора логического расширител  по входам ИЛИ подключены . соответственно к шине нулевого потенциала и второму входу К-5--триггера, подключенного через резистор к шине посто нного источника питани . На чертеже приведена принципиальна  электрическа  схема предлагаемого формировател  импульсов. Формирователь импульсов содержит R-S-триггер 1 на логических элементах 2 и 3 И-НЕ, конденсатор , логический расширитель по входам 5 ИЛИ, диод 6 и резистор 7 Эмиттеры входного многоэмиттерного транзисторного транзистора 8 подключены к аноду диода 6 и к одной из обкладок конденсатора , друга  обкладка которого соединена с шиной нулевого потенциала . Катод диода 6 соединен с единичным выходом R-S-триггера 1. Входна  шина 9 соединена с единичным входом R-S-триггера 1,.,нулевой выход которого соединен с выходной шиной 10. Резистор 7 с одним концом соединен с нулевым входом R-S триггера 1 и с коллектором выходного транзистора 11 логического расширител  по входам 5 ИЛИ, а с другим концом г с шиной источника питани  12, Эмиттер выходного транзистора IT логического расширител  по входам 5 ИЛИ подсоединен к шине нулевого потенциала. Свободный вывод резистора 13 базовой цепи входного многоэмиттерного транзистора 8 логического расширител  по входам 5 ИЛИ соединен с шиной ИСТОЧНИКЕ) импульсного питани .
310
Формирователь импульсов работает следующим образом,
В исходном состо нии на входйой шине 9 присутствует уровень напр жени  логической единицы.
Шина I подключаетс  к источнику импульсного питани  определенной длительностью и скважностью импульсов , определ ющих длительность формируемого импульса на выходе формиро вател . На выходах логических элементов 2 и 3 И-НЕ установлены уровни напр жени  логического нул  и логической единицы соответственно. На коллекторе выходного транзистора 11 логического расширител  по входам 5 ИЛИ тоже уЬтановлен уровень напр жени  логической единицы. Конденсатор k зар жен входными эмиттерными токами входного многоэмиттерного транзистора 8 логического расширител по входам 5 ИЛИ до напр жени , равного пр мому падению напр жени  на диоде 6.
При поступлении на входную шину 9 уровн  напр жени  логического нул  R-S -триггер 1 переключаетс ,
134 .
и на выходах логических элементов 2 и 3 И-НЕ формируютс  уровни напр жени  логической единицы и логического нул . Диод 6 запираетс и конденсатор k наминает зар жатьс  входными токами логического расширител  по входам 5 ИЛИ. Когда напр жение на входе логического расширител  по входам 5 ИЛИ достигает порога срабатывани , на коллекторе транзистора 11 формируетс  уровень напр жени  логического нул . Логический элемент 3 И-HE R-S-тpиггepa 1 переключаетс , и на его выходе формируетс  уровень напр жени  логической единицы.
При поступлении на входную шину 9 уровн  напр жени  логической единицы формирователь возвращаетс  в исходное состо ние.
Измен   амплитуду, длительность и скважность импульсов источника питани  можно в широком диапазоне изменить (, управл ть ) длительность формируемого импульса на выходе формировател .

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий R-S-триггер, первый вход которого подключен к шине входных сигналов, а выход - через последовательно соединенные диод и конденсатор к шине нулевого потенциала, отличающийся тем, что,с целью упрощения и расширения функциональных возможностей за счет обеспечения плавного изменения длительности формируемого импульса, в него введен логический расширитель по входам ИЛИ и резистор, причем эмиттер входного многоэмиттерного транзистора логического расширителя по входам ИЛИ подключен к точке соединения диода и конденсатора, свободный вывод резистора базовой цепи входного многоэмиттерного транзистора логического расширителя соединен с шиной источника импульсного питания, а эмиттер и коллектор выходного транзистора логического расширителя по входам .с ИЛИ подключены соответственно к шине нулевого потенциала и второму входу R-S-триггера, подключенного через резистор к шине постоянного источни’ка питания.
    I О
SU813350159A 1981-11-02 1981-11-02 Формирователь импульсов SU1018213A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813350159A SU1018213A1 (ru) 1981-11-02 1981-11-02 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813350159A SU1018213A1 (ru) 1981-11-02 1981-11-02 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1018213A1 true SU1018213A1 (ru) 1983-05-15

Family

ID=20981174

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813350159A SU1018213A1 (ru) 1981-11-02 1981-11-02 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1018213A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N «83779, кл. Н 03 К 5/01, 09.0i.73. 2. Авторское свидетельство СССР № , кл. Н 03 К 3/28, 28.08.75 (прототип). *

Similar Documents

Publication Publication Date Title
GB1030479A (en) A detector of pulses exceeding a predetermined length
US4054804A (en) Bipolar charging and discharging circuit
GB1236333A (en) Semiconductor signal generating circuit
SU1018213A1 (ru) Формирователь импульсов
US3648181A (en) Pulse generating circuit for producing pulses of amplitude which is a multiple of the amplitude of the source voltage
US3244906A (en) Transistor monostable multivibrator circuit
US3197656A (en) Transistor time delay circuits
SU618836A1 (ru) Мультивибратор
US3530314A (en) Monostable multivibrator circuit including means for preventing variations in output pulse width
SU930595A1 (ru) Одновибратор
US3479535A (en) Symmetrical pulse generator controlled by self-resetting snap diodes
SU1187254A1 (ru) Устройство задержки
SU549877A1 (ru) Формирователь импульсов
SU718896A1 (ru) Заторможенный мультивибратор
US3486133A (en) Pulse generator
SU764108A1 (ru) Формирователь импульсов
US3297884A (en) Advance pulse generator employing additional transistor to sense and remove excess charge on coupling capacitor due to input pulse skipping
SU560328A1 (ru) Формирователь длительности электрических импульсов
SU839021A1 (ru) Формирователь пр моугольных импуль-COB
SU544117A1 (ru) Формирователь импульсов
SU1008889A1 (ru) Одновибратор
SU1145463A1 (ru) Генератор импульсов
SU790123A1 (ru) Одновибратор
SU374734A1 (ru) ДВУХПОРОГОВОЕ УСТРОЙСТВО^ , •.-.. ,-.. - ,-ioii''!i;:;,>& it''-^...'
SU547700A1 (ru) Устройство дл контрол источников питани