SU851783A1 - Кольцевой счетчик - Google Patents
Кольцевой счетчик Download PDFInfo
- Publication number
- SU851783A1 SU851783A1 SU792831413A SU2831413A SU851783A1 SU 851783 A1 SU851783 A1 SU 851783A1 SU 792831413 A SU792831413 A SU 792831413A SU 2831413 A SU2831413 A SU 2831413A SU 851783 A1 SU851783 A1 SU 851783A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- flip
- output
- flop
- inputs
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
(54) КОЛЬЦЕВОЙ СЧЕТЧИК
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при реализации технических средств автоматики и вычислительной техники. Известен кольцевой счетчик, содержалщй входную шину, шину сброса, разр ды на D-триггерах, каждый разр д, кроме первого, содержит элемент И, первый вход которого соединен с инвер ным выходом D-триггера, второй вход с выходом элемента И предыдущего разр да , второй вход элемента И второго разр да соединен с инверсным выходом D-триггера первого разр да, вход D которого соединен с выходом элемента И последнего разр да, пр мой выход О-триггера каждого разр да соединен с D-входом О-триггера последующего разр да, входна шина соединена с так товыми входами D-триггеров разр да, входы установки в О которых соединены с шиной сброса D J. Недостатком этого устройства вл етс низка достоверность функционировани , так как при возникноверти сбоев возможно распространение нескольких единиц в устройстве, и большое врем коррекции. Известен также кольцевой счетчик, содержащий входную шину, шику установки , разр ды на D-триггерах, первый разр д содержит элемент И и элемент НЕ, а каждый разр д, кроме первого, содержит элемент ШШ, первьтй и второй элементы И, первые входы которых соединены соответственно с инверсным и пр мым выходами D-триггера, вторые входы - с выходом первого элемента И предьщущего разр да, вторые входы первого и второго элементов И второго разр да соединены с инверсным выходом D-триггера первого разр да, пр мой выход которого соединен с О-входом О-триггера второго разр да, выход первого элемента И последнего разр да соединен с первым входом вспомога-рельра первого разр да и через элемент НК с первым входом элемента И первого разр да, выход которого соединен с входом установки в О О-триггера первого разр да, второй вход - с выходом элемента ИЛР второго разр да, выход второго элемента И каждого разр да, кроме первого, соединен с первым входом элемента ИЛИ и D-входом D-триггера последующего разр да, второй вход элемента ИЛИ соединен с входом установки в, О D-триггера и выходом элемента ИПИ последующего разр да, второй вход элемента ИЛИ последнего разр да- соединен с выходом вспомогательного элемента ИЛИ, второй вход которого соединен с шиной сброса, входна шина соединена с тактовыми входами D-триггеров всех разр дов Г2 Недостатком известного устройства вл етс его сложность и относительно невысока надежность. Цель изобретени - повьшение надеж нести устройства. Поставленна цель достигаетс тем, что в кольцевой счетчик, содержа1чий входную шину, пшну установки, разр ды на О-триггерах, первый и второй элементы И во всех разр дах кроме пер вого, дополнительный элемент И. и элемент НЕ, первые входы первого и второ го элементов И соединены соответствен но с инверсным, и пр мым выходами О-трйггера, вторые входы - с выходом первого элемента И предьщущего разр да , выход второго элемента И соединен с D-входом- D-триггера последующего ра р да, выход первого элемента И послед него разр да соединен с О-входом О-триггера первого разр да н через элемент НЕ с первым входом допол1Штельного элемента. И, входна шина соединена с тактовыми входами D-TpHrre ров всех разр дов, введены первый и второй элементы И первого разр да, первые входы которых соединены соответственно с инверсным и пр мым выходами D-триггера первого разр да, вторые с шиной управлени , выходы соединены соответственно с вторыми входами первого и второго элементов И второго разр да и D-входом D-трмггера второго разр да, Ш1версный выххвд и вход устайовки в О D-триггера первого разр да соединены с вторым входом и вь)ходо дополнительного элемента И, выход пер вого элемента И в каждом разр де, кро ки в о О-триггера, На чертеже представлена схема кольцевого счетчика. Кольцевой счетчик состоит из D-триггеров 1-1, l-2,.,.l-Vlj элементов И 2-1, 2-2,...,2-h; 3-1, 3-2, 3-Й, 4, элемента НЕ 5, шины 6 установки, входной шины 1. Первые входы элементов И 2-1, 3соединены с инверсным и пр мым выходами О-триггера 1-1, первые входы элементов И 2-2, 3-2 соедине Ш с инверсным и пр мым выходами D-триггера I-2 и т.д, входа элементов И 2-п, 3-п соединены с инверсным и пр мым выходами D-триггера 1-п, вторые входы элементов И 2-1, 3-1, соединены с шиной 6 установки, вторые входы элементов И 2-2, 3-2 соединены с выходом элемента И 2-1, вторые входы элементов И 2-3, 3-3 соединены с выходом элемента И 2-2 и входом установки в О О-триггера 1-2, вторые входы элементов И 2-4, 3-4 соединены с выходом элемента И 2-3 и входом установки в О D-триггера 1-3 и т.д., вторые входы элементов И 2-п, 3-п соединены с выходом элемента И 2-(п-1) и входом установки в О D-триггера l-(n-l), выход элемента И 2-п соединен с входом установки в О D-триггера 1-п, D-входом D-триггера 1-1 и через элемент НЕ 5 с первым входом элемента И 4, инверсный выход и вход установки в о D-триггера 1-1 соединены с входом и выходом элемента И 4, выход элемента И 3-1.соединен с D-входом D-триггера 1-2 выход элемента з-2 соединен с D-входом D-триггера 1-3 и т.д. выход элемента И 3-(п-1) соединен с D-входом D-триггера 1-п, входна шина 7 соединена с тактовыми входами триггеров всех разр дов, : Кольцевой счетчик работает следующим образом. В режиме установки на шину 6 установки подаетс логический О. Логические нули с выходов элементов И 2-п, 3-, 3-2,...,3-(п-1) подаютс на D-входы D-триггеров 1-1, 1-2,..., 1-п и тактовым импульсом по входной пшне 7 запишутс в них. Выходами кольцевого счетчика вл ютс выходы эле ментов И 2-п, 3-1, 3-2,...,3-п. При подаче на шину установки 6 логической 1 на выходах кольцевого счетчика по витс комбинаци 10...О, что и соответствует исходному состо нию. Первым тактовым импульсом после установки 1 запишетс в 0 триггер 1- и на выходах кольцевого счетчика по витс комбинаци О100...О, При поступлении второго импульса по входной шине 7 0-триггер 1-1 переходит в состо ние О, а D-триггер 1-2 в состо ние 1, логическа I на выходе элемента И 4 подтверждает нулевое состо ние О-триг-ю гера 1-1, на выходах кольцевого счетчика по витс комбинаци 0010...О, после третьего импульса запишетс в О-триггер 1-3, на выходах кольцевого счетчика по витс комбинаци 000100Г.,О, единицы на выходах элемен тов И 4, 2-2 подверждают нулевое состо ние D-триггеров 1-1, 1-2, четвер 1 запишетс в D-тригтым импульсом гер 1-4, по витс комбинаци 000010.. .0 й т.д. до записи I в D-триггер 1-п
т.е. до комбинации 00...01, при поступлении следующего импульса -по вход- ной шине 7 D-триггер 1-п переходит в состо ние О, на выходе элемента 25 2-п по витс I, единицы с выходов элементов И 2-2, 2-3,.,.,2-п поступают на входы установки в О t)-триггеров 1-2, 1-3,,,.,1-п, подтвержда их нулевое состо ние. На выходах коль- зо цёвого счетчика.по витс исходна комринаци 100...0. После этого процесс повтор етс .
В описанном кольцевом счетчике невозможно по вление на выходах более 35 одной 1, так как вход установки в О D-триггера каждого разр да соединен с выходом схемы совпадени единиц с инверсных Выходов D-триггеров предьодущих и своего разр да, тем са- 40 мым запрещают -ложной срабатывание триггеров предьщупцтх разр дов, а ложные I от ложного срабатывани О-триггеров последующих от информагдаонной единицы разр дов не проход т на выходыз .кольцевого счетчика, так как на вторых входах соответствующих элементов. И последующих разр дов будут нули. Исчезновение 1. вследствие сбо тоже невозможно , так как в случае сброса so всех триггеров в О, 1 по витс на
выходе первого разр да. Введение шины установки позвол ет производить установку в процессе счета.
Claims (2)
1.Гутников В,С. Интегральна электроника в измерительных приборах. Л.,
.Энерги , 1974, с, 47, рис. 29.
2.Авторское свидетельство СССР ( по за вке № 2593969, кл.Н 03 К 23/00, 31. 0 триггерах, первый и второй элементы И во всех разр дах, кроме первого, дополнительный элемент И и элемент НЕ, первые входы первого и второго элементов И соединены соответственно с инверсным и пр мым выходами D-триггера, вторые входы - с выходом первого элемента И предыдзтцего разр да, выход второго элемента И соединен с 0-входом D-триггера последующего разр да, выход первого элемента И последнего разр да соединен с D-входом D-триггера пер
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792831413A SU851783A1 (ru) | 1979-10-15 | 1979-10-15 | Кольцевой счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792831413A SU851783A1 (ru) | 1979-10-15 | 1979-10-15 | Кольцевой счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU851783A1 true SU851783A1 (ru) | 1981-07-30 |
Family
ID=20855644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792831413A SU851783A1 (ru) | 1979-10-15 | 1979-10-15 | Кольцевой счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU851783A1 (ru) |
-
1979
- 1979-10-15 SU SU792831413A patent/SU851783A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3687407D1 (de) | Logische schaltung mit zusammengeschalteten mehrtorflip-flops. | |
US3626202A (en) | Logic circuit | |
SU851783A1 (ru) | Кольцевой счетчик | |
US3339145A (en) | Latching stage for register with automatic resetting | |
US3091392A (en) | Binary magnitude comparator | |
SU818022A1 (ru) | Делитель частоты следовани импуль-COB HA 15 | |
SU739566A1 (ru) | Цифровой интегратор | |
US3308286A (en) | Statistical decision circuit | |
SU563675A1 (ru) | Сумматор | |
SU653746A1 (ru) | Двоичный счетчик импульсов | |
SU1372327A2 (ru) | Устройство дл формировани тестовых воздействий | |
SU622078A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU809167A1 (ru) | Устройство дл сравнени двоичныхчиСЕл | |
SU625222A1 (ru) | Генератор псевдослучайных чисел | |
JP2533946B2 (ja) | 集積回路 | |
JP2818412B2 (ja) | 計数回路 | |
SU771880A1 (ru) | Делитель частоты на 5,5 | |
SU1539774A1 (ru) | Генератор псевдослучайной последовательности | |
SU840860A1 (ru) | Управл емый распределитель импульсов | |
SU777825A1 (ru) | Счетчик импульсов | |
SU1269257A1 (ru) | Счетчик с последовательным переносом | |
SU372690A1 (ru) | РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВЭСЕСс;;;-х:':...о, "'1 [ЙЙШ'ШО^Я;;;:';;;-',:,! | |
SU752331A1 (ru) | Устройство дл определени знака приращени сигнала | |
SU864279A1 (ru) | Устройство дл сравнени чисел | |
SU1291968A1 (ru) | Накапливающий сумматор |