SU817714A1 - Picoprogramme-control device - Google Patents

Picoprogramme-control device Download PDF

Info

Publication number
SU817714A1
SU817714A1 SU792765918A SU2765918A SU817714A1 SU 817714 A1 SU817714 A1 SU 817714A1 SU 792765918 A SU792765918 A SU 792765918A SU 2765918 A SU2765918 A SU 2765918A SU 817714 A1 SU817714 A1 SU 817714A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
control
address
decoder
register
Prior art date
Application number
SU792765918A
Other languages
Russian (ru)
Inventor
Григорий Николаевич Тимонькин
Сергей Николаевич Ткаченко
Вячеслав Сергеевич Харченко
Иван Панкратович Барбаш
Original Assignee
Харьковское Высшее Военное Командноеучилище Имени Маршала Советскогосоюза Крылова H.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командноеучилище Имени Маршала Советскогосоюза Крылова H.И. filed Critical Харьковское Высшее Военное Командноеучилище Имени Маршала Советскогосоюза Крылова H.И.
Priority to SU792765918A priority Critical patent/SU817714A1/en
Application granted granted Critical
Publication of SU817714A1 publication Critical patent/SU817714A1/en

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть исполь зовайо в устройствах управлени  ЭВМ Известны микропрограммные устрой ства управлени , реализующие принци пикопрограммировани , который представл ет собой уровень микропрограм много управлени , допускающий задание временной последовательности управл ющих сигналов. Такое устройство содержит блок пам ти, регистр микрокоманд (информационный регистр дешифраторы, элементы И,ИЛИ D-l Наиболее близким по технической сущности к предлагаемому  вл етс  микропрограммное устройство управглени , содержащее п элементов ИЛИ первой группы, генератор тактовьнс и пульсов, блок выделени  тактовых сигналов,.адресный элемент И, регистр адреса, дешифратор ад;реса, информационный регистр 121. Недостатком известных устройств  вл етс  низка  экономичность, кото ра  обусловлена большим объемом бло ка пам ти. Указанное устройство реализует двухтактное микропрограммирование,  вл ющеес  частным случаем пикопро .граммировани . При этом люба  микро I команда представл ет собой серию управл ющих сигналов микроопераций, которые выполн ютс  в течение двух . тактов. Цель изобретени  - повышение коэффйци ,ента использовани  оборудовани . . Указанна  цель достигаетс  тем, что пикопрограммное устройство управлени , содержащее генератор тактовых импульсов, выход которого соединен через блок выделени  тактовых сигналов с первым входом адресного элемента И, выход которого через регистр адреса соединен с информационным входом первого дешифратора адреса , рыход которого через первый блок пам ти соединен с информационным входом первого информационного регистра, управл кнций выход каждого из п операционных полей которого соединен с первым входом соответствующего управл ющего дешифратора, груйпа выходов каждого управл ющего деишфратора соединена- с группой входов соответствующего элемента ИЛИ первой группы, , выход каждого, элемеита ИЛИ йервой группы соединенс управл ющим входом соответствующего дешифратора кода операции, выход каждого дешифратора icofla опёрац-ии  вл етс  выходом устройства , управл ющий вход первого дешифратора адреса соединен с выходом блока вьщелени  тактовых сигналов , содержит адресный элемент ИЛИ, вторую группу из h .элементов ИЛИ, п управл ющих элементов И, триггер управлени , второй дешифратор адреса, второй блок пс1м ти, второй информационный регистр, причем выход каждого из п операционных полей второго информационного регистра соединен с первым входом сротвео ству к цего управл ющего элемента И, второй вход каждого управл ющего та И соединен с нулевым выходом триг , гера управлени , выход каждого упраMfOimiaro элемента И соединен с первым входом соответствукщего элемента ИЛИ второй группы, второй вход кгмдого элемента ИЛИ второй группы соединен с информационным выходом соответствующего операционного пол  первого информационного регистра,выход ка щого элемента ШШ второй группы соединен с информационным входом соответётвующего дешифратора кода операции, выходы адресных полей первого и второго информационных регистров соединены соответственно с первьм и вторьв4 входами адресного элемента ИЛИ, выход которого соединен со вторым входом адресного элементна И,- информационный и управл ющий входа второго дешифратора адреса соединены соответственно с выходами регистра адреса и ,блока вьзделени  тактовых сигналов, единичный и нулевой входы триггера управлени  соединены соответственно с выходсши первого и второго дешифраторов адреса , единичный выход триггера управлени  соединен с третьими входами каждого управл ющего дешифратора, ну левой выход триггера управлени  соединен со входами всех элементов ИЛИ первой группы, выход блока выделени  тактовых сигналов соединен с третьими входами всех управл ющих элементов И, Сувшость изобретений состоит в по вышении экономичности устройства за счет задани  однотактных и многотак тных (пико) микрокоманд в разных бло ках пам ти. При этом удаетс  достичь оптимальной.упаковки информации, На черте ее приведена функциональ на  схема пикопрограммИого устройства управлени . Пикопрограммное устройство управ лени  содержит генератор 1 тактовых импульсов, блок2 выделени  тактовы сигналов, адресный элемент И 3, регистр 4 г1дреса,. первый дешифратор 5 адреса, первый блок 6 пам ти, первы информационный регистр 7, содержащи п полбй 8, адресное поле 9; каждое из полей 8 имеет управл ющий выход 10 и информационный выход 11, управ л ющие дешифраторы 12, перва  группа элементов ИЛИ 13, втора  группа элементов ИЛИ 14, дешифраторы 15 кодов операции, выходы устройства 16, адресный элемент ИЛИ 17, второй дешифратор 18 адреса, управл ющий триггер 19, второй блок 20 Пс1м ти, второй информационный регистр 21, содержащий п информационных полей 22 и адресное поле 23 и управл ющие элементы И 24. . В первом блоке б пам ти записаны пикокоманды, которые могут, считыватьс  в течение S микротактов, вырабатываемых блоков 2 в каждом рабочем такте устройства. . Во втором блоке 20 пам ти записаны однотактные микрокоманды, которые считываютс  в одном микротакте. Пикопрограммное устройство управлени  работает следующим образом. Каждый рабочий такт устройства состоит из S микротактов (при реализации S-тактного пикопрограммировани ). ... В исходном состо нии все элементы пам ти наход тс  в нулевом состо нии, в регистр 4 записан адрес очередной микрокоманды микропрограммы. По первому импульсу микротакта, который поступает с выхода блока 2 на управл ющие входы деишфраторов 5 и 18, возбуждаетс  один из выходов дешифратора 5 или 18. Если реализуема  микрокоманда  вл етс  многотактной (пикокомандой), то возбуждаетс  выход дешифратора 5. При этом триггер 19 устанавливаетс  в единичное состо ние, а в регистр 7 блока 6 пам ти считываетс  код микрокоманды . Код такта, в котором должна считыватьс  операционна  информаци  с выхода 11, поступает с выхода 10 на дешифратор 12. Операционные сигналы поступают с выхода 11 через элемент ИЛИ 14 на вход соответствующего дешифратора 15. . . С приходом на второй вход дешиф- ратора 12 сигнала микроконтакта, код которого задан с.выхода 10, срабатывает дешифратор 12, который через элемент ИЛИ 13 открывает дешифратор 15, На выходе дешифратора 15 по вл етс  сигнал соответствукадей микрооперации. Аналогично в соответствунЬщем микрокон;такте считывание информации с каждого из выходов 11 полей 8 регистра 7. Кроме того, адрес очерёдной микрокоманды с выхода пол  9 через элемент ИЛИ 17 и элемент И 3 в .первом микротакте записываетс  в регистр 4. Если очередна  микрокоманда  вл етс  однотактной, то возбуждаетс  , один из выходов дешифратора 18. При этом триггер 19 устанавливаетс  в нулевое состо ние. Микрокоманда считываетс  нз блока 20 пам ти в регистрThe invention relates to computing and can be used in computer control devices. Microprogrammed control devices are known that realize the principle of pico-programming, which is a multi-level microprogramming level that allows the setting of a time sequence of control signals. Such a device contains a memory block, microinstructions register (information register decoders, AND, OR Dl elements. The closest in technical essence to the proposed is a microprogramming control device containing n elements of OR of the first group, a clock generator and pulses, a clock extraction unit ,. the address element AND, the address register, the decoder of the adres; res, the information register 121. The disadvantage of the known devices is the low efficiency, which is due to the large amount of the memory block. The device implements push-pull microprogramming, which is a special case of the picrogramming program, whereby any micro I command is a series of micro-operations control signals that are executed in two cycles. The purpose of the invention is to increase the efficiency of the equipment. is achieved by the fact that a picoprogramming control device comprising a clock pulse generator, the output of which is connected via a clock extraction unit to the first input of the address element I, the output which, through the address register, is connected to the information input of the first address decoder, the output of which through the first memory block is connected to the information input of the first information register, the control output of each of the n operating fields of which is connected to the first input of the corresponding control decoder, a set of outputs of each control the deisfrator is connected to a group of inputs of the corresponding element OR of the first group, the output of each, an element of the OR group of the first group is connected with a control input of the corresponding operation code decoder, the output of each icofla opcode decoder is the output of the device, the control input of the first address decoder is connected to the output of the clock signal block, contains the address element OR, the second group of h OR elements, p control elements AND, a control trigger, a second address decoder, a second PSI block, a second information register, the output of each of the n operating fields of the second information register connected to the first input to the control element , the second input of each control TA is connected to the zero output of the trigger, the control envelope, the output of each MFOimiaro control element AND is connected to the first input of the corresponding OR element of the second group, the second input of the second OR element of the second group is connected to the information output of the corresponding operational field of the first information register, the output of each secondary group SHS element of the second group is connected to the information input of the corresponding decoder of the operation code, the outputs of the address fields of the first and second information registers connect No, respectively, with the first and second 4 inputs of the address element OR, the output of which is connected to the second input of the address element AND, - the information and control inputs of the second address decoder are connected respectively to the outputs of the address register and the clock selection unit, the single and zero inputs of the control trigger are connected respectively, with the output of the first and second address decoders, the unit output of the control trigger is connected to the third inputs of each control decoder, the left output of the trigger pack The alene is connected to the inputs of all the OR elements of the first group, the output of the clock extraction unit is connected to the third inputs of all control elements, And the inventiveness consists in increasing the efficiency of the device by setting single-step and multi-shot (pico) micro-instructions in different memory blocks . At the same time, it is possible to achieve optimum. Information packing. On the line, it shows the functionality of the picoprogram control device scheme. The picoprogramming control unit contains a clock pulse generator 1, a clock extraction unit 2, an address element I 3, a register 4 g 1 address ,. the first address decoder 5, the first memory block 6, the first information register 7, containing half of 8, the address field 9; Each of the fields 8 has a control output 10 and an information output 11, control decoders 12, the first group of elements OR 13, the second group of elements OR 14, decoders 15 operation codes, device outputs 16, the address element OR 17, the second decoder 18 addresses , the control trigger 19, the second block 20 Psi mti, the second information register 21, containing n information fields 22 and the address field 23 and control elements AND 24.. In the first block of memory, pico commands are recorded that can be read during the S microtacks produced by blocks 2 in each working cycle of the device. . In the second memory block 20, single-ended micro-instructions are recorded that are read in one micro-tact. The program control device operates as follows. Each working cycle of the device consists of S micro clocks (when implementing S-cycle picoprogramming). ... In the initial state, all the memory elements are in the zero state, the register 4 contains the address of the next microprogram microcommand. One of the outputs of the decoder 5 or 18 is excited by the first impulse of the micro tact, which is fed from the output of block 2 to the control inputs of deshifrators 5 and 18. If the microcommand is realizable, it triggers the output of the decoder 5. in one state, and in register 7 of memory 6, the code of microcommand is read. The code of the clock in which the operational information from output 11 is read is output from output 10 to the decoder 12. Operational signals are received from output 11 through the element OR 14 to the input of the corresponding decoder 15.. . When the microcontact signal arrives at the second input of the decoder 12, the code of which is set to output 10, the decoder 12 is triggered, which opens the decoder 15 through the OR 13 element, and the output of the microoperations appears at the output of the decoder 15. Similarly, in the corresponding microcontact; the tact reads information from each of the outputs 11 fields 8 of the register 7. In addition, the address of the next microcommand from the output of field 9 through the element OR 17 and element 3 in the first micro tact is written to register 4. If the next microinstruction is one-stroke, then excited, one of the outputs of the decoder 18. In this case, the trigger 19 is set to the zero state. The microinstruction is read from the memory block 20 to the register.

21.С ПОЛЛ 23 считываетс  через элементы ИЛИ 17 и элемент ИЗ в регистр 4 адрес очередной микрокоманды;21. With FLOOR 23 it is read through the elements OR 17 and the element IZ into register 4 the address of the next microcommand;

С пол  22 сигналы поступают через элементы И 24, открываемые сигналами соответствующего микротакта с вы- 5 ходаблока 2,через элементы ИЛИ 14 на де111ифратор 15,. который срабатываёт по разрешающим сигналам,, которые поступают с нулевого выхода триггера 19 через элементы ИЛИ 13. |Q После этого с приходом очередного сигнала первого микротакта устройство функционирует аналогично опи санному .From the floor 22, the signals are received through the elements AND 24, opened by signals of the corresponding micro-tact from the output unit 5, through the elements OR 14 to the decimator 15 ,. which is triggered by permissive signals that come from the zero output of the trigger 19 through the elements OR 13. | Q After that, with the arrival of the next signal of the first microact, the device functions similarly to that described.

Предлагаемое устройство более . экономично по сравнению с известным эа счет уменьшени  объема блоков пагм ти . Причем повышен-ие экономичности данного устройства существенно повышаетс  при увеличении тактности.The proposed device more. economically in comparison with the known ee by reducing the volume of pagmti blocks. Moreover, the increased efficiency of this device increases significantly with increasing tact.

.20.20

Claims (2)

1.Авторское свидетельство СССР № 331387, КЛ. G 06 F 9/16, 1972.1. USSR author's certificate number 331387, CL. G 06 F 9/16, 1972. 2.Авторское свидетельство СССР № 602947, КЛ. G 06 F 9/16, 1978 (прототип).2. USSR author's certificate number 602947, CL. G 06 F 9/16, 1978 (prototype).
SU792765918A 1979-05-15 1979-05-15 Picoprogramme-control device SU817714A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792765918A SU817714A1 (en) 1979-05-15 1979-05-15 Picoprogramme-control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792765918A SU817714A1 (en) 1979-05-15 1979-05-15 Picoprogramme-control device

Publications (1)

Publication Number Publication Date
SU817714A1 true SU817714A1 (en) 1981-03-30

Family

ID=20827584

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792765918A SU817714A1 (en) 1979-05-15 1979-05-15 Picoprogramme-control device

Country Status (1)

Country Link
SU (1) SU817714A1 (en)

Similar Documents

Publication Publication Date Title
SU817714A1 (en) Picoprogramme-control device
SU924708A1 (en) Microprogramme-control device
JPS5455336A (en) Data processor controlled by microprogram
SU945866A1 (en) Microprogramme control device
SU1094033A1 (en) Multistep firmware control device
SU615480A1 (en) Microprogram control arrangement
SU645453A1 (en) Multiprogramme control device
SU1103229A1 (en) Microprogram control device
SU1531086A1 (en) Arithmetic-logic device
SU896759A1 (en) Pulse shaper
SU415795A1 (en)
SU1176346A1 (en) Device for determining intersection of sets
SU970367A1 (en) Microprogram control device
SU1267412A1 (en) Microprogram control device
SU1580361A1 (en) Device for microprogram control
SU1429114A1 (en) Microprogram control apparatus
SU1142834A1 (en) Microprogram control device
SU987623A1 (en) Microprogramme control device
SU943727A1 (en) Microprogram control device
SU1169025A1 (en) Magnetic storage with self-check
SU734687A1 (en) Microprogramme control device
JPS5674746A (en) Data processing unit
SU943730A1 (en) Microprogram control device
SU1130863A1 (en) Firmware control device
SU802963A1 (en) Microprogramme-control device