SU809137A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU809137A1
SU809137A1 SU792774678A SU2774678A SU809137A1 SU 809137 A1 SU809137 A1 SU 809137A1 SU 792774678 A SU792774678 A SU 792774678A SU 2774678 A SU2774678 A SU 2774678A SU 809137 A1 SU809137 A1 SU 809137A1
Authority
SU
USSR - Soviet Union
Prior art keywords
distributor
input
counter
outputs
gate
Prior art date
Application number
SU792774678A
Other languages
English (en)
Inventor
Владимир Иванович Дронов
Игорь Юрьевич Когге
Михаил Спиридонович Кудашов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU792774678A priority Critical patent/SU809137A1/ru
Application granted granted Critical
Publication of SU809137A1 publication Critical patent/SU809137A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
Изобретение относитс  к вычислительной технике и телемеханике и может быть применено при построении распределител  тактовых импульсов дл  дискретных устройств и вычислительных машин. Известно распределительное устройство, содержащее генератор импульсов, триггеры , импульсные делители частоты, матричный диодный дешифратор 1. Недостатком такого устройства  вл етс  сложна  схема и большое количество элементов . Известен также многоканальный распределитель импульсов, выбранный авторами в качестве прототипа и содержаш.ий счетчик, два дешифратора 2. Недостатком этого распределител   вл етс  наличие двухтактной системы управлени , что усложн ет его, так как требует наличи  двойного количества триггеров и сложного генератора импульсов, обеспечивающего двухтактную последовател эность импульсов . Цель изобретени  - упрощение распределител . Указанна  цель достигаетс  тем, что в распределителе импульсов, содержащем счетчик и два дешифратора, причем вход распределител  подключен ко входу счетчика , введен элемент НЕ, вход распределител  соединен через элемент НЕ со стробирующим входом первого дешифратора и непосредственно со стробирующим входом второго дешифратора, выходы счетчика подключены ко входам первого и второго дешифраторов . Это позвол ет сократить в два раза количество триггеров в счетчике, что существенно упрощает распределитель. На фиг. 1 представлена функциональна  схема распределител  импульсов, содержаща  двухразр дный счетчик; на фиг. 2 - временна  диаграмма, по сн юща  принцип работы распределител . Распределитель импульсов содержит счетчик 1, первый дещифратор 2, второй дешифратор 3, - элемент НЕ 4, информационные входы первого и второго дешифраторов 2 и 3 попарно соединены между собой и подключены к соответствующим выходам счетчика 1, вход которого соединен со стробирующим входом второго дешифратора 3 и через элемент НЕ 4 со стробирующим входом первого дешифратора 2. Вход счетчика 1  вл етс  входом 5 распределител . Выходы
первого и второго дешифраторов 2 и 3  вл ютс  выходами 6-13 распределител .
Распределитель импульсов работает следующим образом.
На вход 5 (фиг. 2а) распределител  импульсов поступают сигналы с высокочастотного генератора, которые имеют скважность два (Q 2) и высокую частоту генерации , чтобы не вли ть на быстродействие дискретного устройства или вычислительной машины, дл  которых формируетс  тактова  сетка импульсов, обеспечивающа  управление данным дискретным устройством или вычислительной машиной.
Эти сигналы в пр мом коде поступают на стробирующий вход (фиг. 26) второго дешифратора 3 и в обратном коде через элемент НЕ 4 на стробирующий вход (фиг. 2в) первого дешифратора 2.
Счетчик 1 начинает заполн тьс  сигналами (фиг. 2г, д), поступающими на вход 5 (фиг. 2а) распределител , и формировать на входах двух идентичных дешифраторов 2 и 3 в каждьш момент времени, определенное состо ние счетчика , которое подготавливает при данной комбинации сигналов, поступаюших со счетчика 1, только один выход (фиг. 2е, ж, з, и) на первом и втором дешифраторах 2 и 3, которые стробируютс  соответствующими сигналами, поступающими на стробирующие входы дешифраторов 2 и 3.
Рассмотрим работу распределител  импульсов с момента, когда счетчик 1 находитс  в нулевом состо нии.
В этот момент времени в первом и втором дешифраторах 2 и 3 подготовлены выходы (фиг. 2е), настроенные на нулевое состо ние счетчика 1. Данное состо ние счетчика 1 рассматриваетс  в момент отсутстви  входного сигнала, поступающего на вход 5 (фиг. 2а) распределител . В результате этого на стробирующем входе первого дещифратора 2 (фиг. 2в) по вл етс  сигнал, который поступает на выход 6 (фиг. 2к) распределител  через подготовленный первый выход (фиг. 2е) первого дещифратора 2, так как счетчик 1 находитс  в нулевом состо нии .
По приходу первого сигнала, поступающего на вход 5 (фиг. 2а) распределител , на стробирующем входе второго дещифратора 3 (фиг. 26) по вл етс  сигнал, который поступает на выход 7 (фиг. 2л) распределител  через подготовленный первый выход (фиг. 2е) второго дещифратора 3, так как счетчик 1 на момент действи  входного сигнала находитс  в нулевом состо нии .
Сигнал со входа 5 (фиг. 2а) устройства поступает также на вход счетчика 1, который по заднему фронту входного сигнала переводит в единичное состо ние первый триггер счетчика 1 (фиг. 2г), подготавлива  вторые выходы первого и второго дещифраторов 2 и 3 (фиг. 2ж).
В момент отсутстви  следующего входного сигнала, поступающего на вход 5 (фиг. 2а) распределител , на стробирующем входе первого дешифратора 2 (фиг. 2в) по вл етс  сигнал, который поступает на выход 8 (фиг. 2м) распределител  через подготовленный второй выход (фиг. 2ж) первого дещифратора 2.
jПо приходу второго сигнала, поступающего на вход 5 (фиг. 2а) распределител , на стробирующем входе второго дещифратора 3 (фиг. 26) по вл етс  сигнал, который поступает на выход 9 (фиг. 2н) распределител  через подготовленный второй выход (фиг. 2ж) второго дещифратора 3.
Второй сигнал со входа 5 (фиг. 2а) распределител  поступает также на вход счетчика 1, который по заднему фронту входного сигнала переводит в единичное состо ние второй триггер и в нулевое состо ние первый триггер (фиг. 2г, д) счетчика 1, подготавлива  третьи выходы первого и второго дещифраторов 2 и 3 (фиг. 2з).
В момент отсутстви  следующего входного сигнала, поступающего на вход 5 (фиг. 5 2а) распределител , на стробирующем входе первого дешифратора 2 (фиг. 2в) по вл етс  сигнал, который поступает на выход 10 (фиг. 2п) распределител  через подготовленный третий выход (фиг. 2з) первого дещифратора 2.
По приходу третьего сигнала, поступающего на вход 5 (фиг. 2а) распределител , на стробирующем входе второго дещифратора 3 (фиг. 26) по вл етс  сигнал, который поступает на выход 11 (фиг. 2р) распределител  через подготовленный третий выход (фиг. 2з) второго дещифратора 3.
Третий сигнал со входа 5 (фиг. 2а) распределител  поступает также на вход счетчика 1, который по заднему фронту входного сигнала переводит в единичное состо ние первый триггер (фиг. 2г) счетчика 1, подготавлива  четвертые выходы первого и второго дещифраторов 2 и 3 (фиг. 2и).
Процесс выдачи сигналов на выходах 12 и 13 (фиг. 2 с, т) аналогичен ранее описанному .
По заднему фронту четвертого выходного сигнала первый и второй триггеры счетчика 1 переход т в нулевое состо ние, подготавлива  к работе первые выходы первого 0 и второго дещифраторов 2 и 3.
Далее процесс выдачи сигналов на выходах 6-13 (фиг. 2к, л. м.-н, п, р, с, т) повтор етс  по ранее описанному методу.

Claims (2)

  1. Аналогично предлагаемое техническое рещение может быть использовано при построении распределител  импульсов с любым количеством выходов дещифраторов, обеспечива  нужное количество сигналов на выходах распределител . Использование предлагаемого устройства обеспечивает по сравнению с известными следующее преимущество: упрощает распределитель , так как позвол ет сократить в два раза количество триггеров в счетчике, что существенно уменьщает затраты оборудовани  и резко снижает себестоимость устройства , не снижа  надежности работы распределител , это достигаетс  использованием новых св зей. Формула изобретени  Распределитель импульсов, содержащий счетчик и два дешифратора, причем вход распределител  подключен ко входу счетчика , отличающийс  тем, что, с целью упрощени  распределител , в него введен элемент НЕ вход распределител  соединен через элемент НЕ со стробирующим входом первого дещифратора и непосредственно - со стробирующим входом второго дещифратора , выходы счетчика подключены ко входам первого и второго дешифраторов. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 434400, кл. G 06 Е 1/00, 1972.
  2. 2.Авторское свидетельство СССР № 387354, кл. G 06 Е 1/04, 1970 (прототип ) .
SU792774678A 1979-06-04 1979-06-04 Распределитель импульсов SU809137A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792774678A SU809137A1 (ru) 1979-06-04 1979-06-04 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792774678A SU809137A1 (ru) 1979-06-04 1979-06-04 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU809137A1 true SU809137A1 (ru) 1981-02-28

Family

ID=20831364

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792774678A SU809137A1 (ru) 1979-06-04 1979-06-04 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU809137A1 (ru)

Similar Documents

Publication Publication Date Title
SU809137A1 (ru) Распределитель импульсов
SU1119172A1 (ru) Распределитель импульсов
SU1115059A1 (ru) Устройство дл моделировани системы сбора и обработки данных
SU976436A1 (ru) Распределитель импульсов
JPS55143826A (en) Pulse modulation system
SU746498A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код с масштабированием
SU726521A1 (ru) Устройство дл формировани последовательности импульсов
SU1741267A1 (ru) Устройство дл формировани биимпульсных сигналов
SU1290536A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU1193672A1 (ru) Числоимпульсный квадратор
SU921089A2 (ru) Распределитель импульсов
SU1273924A2 (ru) Генератор импульсов со случайной длительностью
SU813752A1 (ru) Распределитель импульсов
SU501469A1 (ru) Устройство дл получени серий импульсов
SU1151995A2 (ru) Перемножающее устройство
SU408338A1 (ru) Многоканальный коррелятор
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU1438006A1 (ru) Устройство дл подсчета числа единиц двоичного кода по модулю К
SU1501124A1 (ru) Многоканальна телеметрическа система
SU1538239A1 (ru) Умножитель частоты следовани импульсов
SU1651358A1 (ru) Датчик случайного потока
SU1550606A2 (ru) Формирователь опережающего синхросигнала
ES446706A1 (es) Procedimiento de vigilancia de una red de n grupos de m or- ganos perifericos.
SU1476616A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код угловых величин
SU907871A1 (ru) Система адресного вызова с позиционным кодированием