SU976436A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU976436A1
SU976436A1 SU813288864A SU3288864A SU976436A1 SU 976436 A1 SU976436 A1 SU 976436A1 SU 813288864 A SU813288864 A SU 813288864A SU 3288864 A SU3288864 A SU 3288864A SU 976436 A1 SU976436 A1 SU 976436A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
decoder
output
outputs
flip
Prior art date
Application number
SU813288864A
Other languages
English (en)
Inventor
Владимир Иванович Дронов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU813288864A priority Critical patent/SU976436A1/ru
Application granted granted Critical
Publication of SU976436A1 publication Critical patent/SU976436A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
Изобретение относитс  к вычислительной технике и телемеханике и может быть использовано при построении распределител  тактовых импульсов дл  дискретных устройств и вычислительных машин. Известен многоканальный распределитель импульсов, содержащий триггеры и элемент И 1 }. Недостатком известного устройства  вл етс  наличие двухтактной системы управлени , что усложн ет устройство так как требует наличи  двойного количества триггеров и сложного генератора импульсов, обеспечивающего двухтактную последовательность импульсов. Наиболее близким техническим решением к изобретению  вл етс  распределитель импульсов, содержащий первый счетный блок, вход которого соединен с входом элемента НЕ и подключен к входу устройства, а выходы первого счетного блока подключены к информационным входам первого дешифратора, второй дешифратор j 2Т. Распределитель не обеспечивает нормальную работу распределител  импульсов при выходе из стро  элементов в счетном блоке или дешифраторе, что снижает надежность работы распределител  импульсов. Целью изобретени   вл етс  повышение надежности устройства. Поставленна  цель достигаетс  тем, что в распределитель импульсов, содержащий первый и второй дешифраторы, первый счетчик, подключенный выходами к информационным входам первого дешифратора , а счетным входом - к входу элемента НЕ, введены RS-триггер, IКтриггер , три элемента И, по числу выходов распределител  - первые элементы ИЛИ, второй элемент ИЛИ и второй счетчик, соединенный счетным входом с входом элемента НЕ, с первым входом первого элемента И, со стробирующим входом и К-входом 1К-триггера и спер39 вым входом второго элемента И, а выходами с информационными входами второго дешифратора, подключенного стробирующим входом к выходу первого элемента И, а выходами - к первым входам соответствующих первых элементов ИЛИ, св занных вторыми входами с соот ветствующими выходами первого дешифратора и с входами второго элемента ИЛИ, подключенного выходом к установочному входу 1К-триггера, соединенного I-входом с первым входом третьего элемента И и с инверсным выходом RS-триггера, св занного пр мым выходом с вторым входом первого элемента И, а S-входом - с выходом второго элемента И, подключенного вторым входом к инверсному выходу 1К-триггера, причем второй вход третьего элемента И св зан со счетным входом первого счетмика , а выход - со стробирующим входом первого дешифратора. На фиг. 1 дана функциональна  схема устройства; На фиг, 2 - циклограмма , по сн юща  принцип работы. .. Устройство содержит первый и второй счетчики 1 и 2, первый и второй дешифраторы 3 и i, 1К-триггер 5, RSтриггер 6, первый элемент 7, элемент НЕ 8, первые элементы ИЛИ Э.-Эу,, второй элемент ИЛИ 10, второй элемент И 11, третий элемент И 12, вход 13 распределител , выходы 1.( распределител . - Устройство работает следующим образом . Перед началом работы распределитель приводитс  в исходное состо ние, в результате чего первый и второй счетчики 1 и 2, 1К-триггер 5 наход тс  в единичном состо нии, а RS-триггер 6 находитс  в нулевом исходном состо нии. Следовательно, к выходам 1 - И у распределител  через вторые входы первых элементов ИЛИ подключены ВЫХОДЫ- первого дешифратора 3На вход 13 (фиг, 2) распределител  поступают сигналы с высокочастотного генератора, которые имеют скважность два, т. е. Q 2, и высокую частоту генерации, необходимую дл  обеспечени  требуемого быстродействи  дискретного устройства или вычислительной машины, дл  которых на выходах распределител  формируетс  тактова  сетка импульсов, обеспечивающа  управление данным дискретным уст ройством или вычислительной машиной. 36 . 4 Эти сигналы в пр мом коде поступают на счетный вход первого счетчика 1 и второй вход третьего элемента И 12 (фиг. 26), ив обратном коде через элемент НЕ 8 постуЛают на вход второго счетчика 2 и первый вход первого элемента И 7 (фиг. 2в), Первый и второй счетчики 1 и 2, выполненные на IКтриггерах , начинают заполн тьс  этими сигналами (фиг. 2 г, д) и (фиг, 2е,ж) и подготавливать к работе выходы первого и второго дешифраторов 3 и (фиг, 2 3, и, к, л) и (фиг. 2 м,н,п, р). Однако сигналы по вл ютс  на выходах только первого дешифратора 3, так как RS-триггер 6 находитс  в исходном, нулевом состо нии (фиг. 2 с) , что запрещает работу первого элемента И 7 (фиг. 2 м) и разрешает работу третьего элемента И 12, через который на стробирующийвход первого дешифратора 3 поступают сигналы с входа 13 распределител  (фиг. 2 у). Эти сигналы, проход  через первый дешифратор 3, формируютс  на выходах дешифратора (фиг. 2 ф, X, ш, щ) и затем поступа-. ют на вторые входы первых элементов ИЛИ sтopioй (п-входовой) элемент ИЛИ 10. С выхода второго элемента ИЛИ 10 (фиг. 2 э) эти сигналы поступают на установочный (S) вход IК-триггера 5 который по переднему фронту первого сигнала, поступающего с выхода второго элемента ИЛИ 10, подтверждает единичное состо ние (фиг. 2 ю) и удерживаетс  в этом состо нии до тех пор, пока с выходов первого дешифратора 3 поступают сигналы в строго определенной последовательности, так как 1Ктриггер 5, управл емый задним фронтом входных сигналов, поступающих с входа 13 распределител  через элемент НЕ на информационный вход (К) и стробирующий вход (Ср) IК-триггера 5 (фиг, 2 в), не переключаетс  в нулевое состо ние, потому что в этот момент времени уже присутствует передний фронт очередного сигнала, поступающего с выхода второго элемента ИЛИ ,-. - - 10 на вход S 1К-триггера 5, который удерживает этот триггер в единичном состо нии. А сигналы с выходов первых элементов ИЛИ выходы.Т+ -Н распределител  (фиг. 2   , F, G, L). В случае отсутстви  сигна- ла на одном из п выходов первого дешифратора 3 в требуемый момент времени , происходит переключение на второй 597 канал (второй счетчик 2 и второй дешифратор 4) , Процесс переключени  уст ройства с первого канала (счетчик 1 и первый дешифратор 3) на второй канал (второй счетчик 2 и второй дешифратор Ц) рассмотрим с момента, когда счетчики 1 и 2 наход тс  в нулевом состо нии (фиг. 2 г, д) и (фиг. 2 е, ж В этот момент времени в первом и втором дешифраторах 3 и А подготовлены первые выходы (фиг, 2 з, м). Первый входной сигнал, поступающий на вход 13 устройства (фиг. 2 а); через третий элемент И 12 (фиг. 2 у) поступает на стробирующий вход первого дешифратора 3 и далее на первый выход первого дешифратора 3 (фиг, 2ф) Этот сигнал поступает на первый вход второго (п-входового) элемента ИЛИЮ с выхода которого (фиг. 2 э) по переднему фронту сигнала поступает на установочный (5)вход 1К-триггера 5, который подтверждает единичное состо ние (фиг. 2 ю). Сигнал с первого выхода первого дешифратора 3 (фиг. 2 ф) поступает также на второй вход первого элемента ИШ 9 и далее на вход 1 распределител  (фиг. 2  ). По заднему фронту первого входного (Сигнала, поступающего на вход 13 распределител , первый счетчик 1 переключает с  во второе положение (фиг. 2 г, д), подготавлива  к работе второй выход первого дешифратора 3 (фиг. 2 и). Затем в паузе между основными вход ными сигналами, поступающими на вход 13 устройства (фиг. 2 а), на вход вто рого счетчика 2, информационный вход К и стробирующий вход Ср I К-триггера 5 через элемент НЕ 8 поступает обратный код входного сигнала (фиг. 2 в по заднему фронту которого второй счет чик 2 переключаетс  во второе положение (фиг. 2 е, ж), а |К-триггер 5 остаетс  в единичном состо нии, так как в этот момент времени уже по вл етс  передний фронт второго сигнала, посту пающего с выхода второго элемента ИЛИ 10 (фиг. 2 э) на S вход 1К-триггера 5, который удерживает 1К-триггер 5 в единичномСОСТОЯНИИ (фиг. 2 ю). А по заднему фронту паузы между первым и вторым основными входными сигналами, поступающей через элемент НЕ 8 на вход второго счетчика 2, второй счетчик 2 переключаетс  во второе положение (фиг. 2 е, ж), подготавли6 6 ва  к работе второй выход второго дешифратора 4 (фиг. 2 н) . По второму входному сигналу, поступающему на вход 13 устройства (фиг. 2 а) на выходе первого элемента ИЛИ Э формируетс  сигнал по ранее описанному циклу и поступает на выход Т распределител  (фиг. 2 х). Третий и четвертый входные сигналы, поступающие на вход 13 распределител  (фиг. 2 а), формируют на выходах первых элементов ИЛИ 9j сигналы, которые поступают далее на выходы 14 и , распределител  (фиг. 2 ш, щ) , а счетчики 1 и 2 к моменту прихода п того входного сигнала возвращаютс  в исходное, нулевое состо ние, так как счетчики 1 и 2 двухр дные (фиг. 2 г, д, е, ж). П тый входной сигнал формирует сигнал на первом выходе первого дешифратора 3 (фиг. 2 ф) и далее на выходе 14 распределител  (фиг. 2  ) по ранее описанному циклу. Пусть шестой входной сигнал, посту пающий на вход 13 (фиг. 2 а) по ранее описанному циклу. Пусть шестой входной сигнал, поступающий на вход 13 (фиг. 2 д) распределител , отсутствует на втором выходе первого дешифратора 3 (фиг. 2 х), В результате этого отсутствует и сигнал .с выхода второго элемента ИЛИ 10 (фиг. 2 э), который запрещает переключение |К-триггера 5 из единичного состо ни  в нулевое по заднему фронту паузы между входными сигналами, поступающими на вход 13 распределител  (фиг. 2 а). Следовательно,ПО заднему фронту паузы между п тым и шестым входными сигналами |К-триггер 5 переключаетс  в нулевое состо ние (фиг. 2 ю) и подготавливает к работе второй элемент ИЛИ 11. По переднему фронту паузы между шестым и седьмым входными сигналами, поступающей через второй элемент ИИ, (фиг. 2 N) на S вход RS-триггера 6, RS-триггер 6 переключаетс  в единичное состо ние (фиг. 2с), запреща  работу третьего элемента И 12 (фиг. 2 у) и разреша  работу первого элемента И 7 (фиг. 2 т) , который формирует из паузы между основными входными сигналами стробирующий сигнал на вход второго дешифратора 4. Этот сигнал через второй выход второго дешифратора k (фиг. 2v) и первый элемент ИЛИ 9. о упает на выход распределител  (фиг. 2 г)
С этого момента основными сигналами, поступающими на выходы распределител , нвл ютс  паузы (фиг. 26) между сигналами, поступающими на вход 13 распределител  (фиг. 2 а). По переднему фронту этих сигналов подтверждаетс  единичное состо ние RS-триггера 6 (фиг. 2 с), а ло заднему фронту - нулевое состо ние 1К-триггера 5Последующие выходные сигналы формируютс  на соответствующих выходах l --lt (фиг. 2  ,Р, G, L) устройства по ранее описанному циклу.
Предложенное техническое решение также может быть использовано и при построении распределител  импульсов с любым количеством разр дов в счетчиках 1 и 2,и, следовательно, ,с любым количеством выходов в каждом дешифраторе , обеспечива  требуемое количество выходов устройства.
Использование предлагаемого устройства по сравнению с известными повышает надежность работы устройства, так как обеспечивает нормальную, работу устройства при выходе из стро  первого канала (первый счетчик и первый дешифратор), потому что осуществл етс  переключение на второй канал (второй счетчик и второй дешифратор).

Claims (1)

  1. Формула изобретени 
    Распределитель импульсов, содержащий первый и второй дешифраторы, первый счетчик, подключенный выходами к информационным входам первого дешифратора , а счетным входом - к входу
    элемента НЕ, отличающийс  тем, что, с целью повышени  надежности , в него введены RS-триггер, 1Ктрйггер , три элемента И, по числу выходов распределител  - первые элементы ИЛИ, второй элемент ИЛИ и второй счетчик, соединенный счетным входом с входом элемента НЕ, с первым входом первого элемента И, со стробирующим входом и К-входом I К-триггера и с первым входом второго элемента И, а выходами - с информационными входами второго дешифратора , подключенного стробируюМим входом к выходу пер .вого элемента И, а выходами - к первым входам соответствующих первых элементов ИЛИ, св занных вторыми входами с соответствующими выходами первого дешифратора и с входами второго элемента ИЛИ, подключенного выходом к установочному входу 1К-триггера, соединенного I-входом с первым входом третьего элемента И и с инверсным выходом RS-триггера, св занного пр мым выходом с вторым входом первого элемента И, а S-входом - с выходом второго элемента И, подключенного вторым входом к инверсному выходу К-триггера , причем второй вход третьего элемента И св зан со счетным входом первого счетчика, а выход - со стробирующим входом первого дешифратора.
    Источники информации, прин тые во внимание при экспертизе
    1, Авторское свидетельство СССР № 38735, кл. G 06 F 1/0, 1970.
    2i Авторское свидетельство СССР по за вке (Р 277 678/2, кл. G Об F 1/0, 1979 (прототип).
    вход
    13 О
    /
    ГО
    f W W
    /V/
    -г f i t i
    t 45ST89lOtt1Z
    ...Ж
    -NJ
    ттЫ
    Ш
    .Ж.
    .
    Ж
    ж.
    -Ш-Ш-ШJ
    .
    Ш.
    §si
    .Lto I1 ILI
    A%$y gjite
    Р-Ш-ЖЖ-ЖЖ
    %
    p.
    J
    .«.-Ш- Ж-Ш-Щ
    ж.
    .
    m
SU813288864A 1981-05-11 1981-05-11 Распределитель импульсов SU976436A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813288864A SU976436A1 (ru) 1981-05-11 1981-05-11 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813288864A SU976436A1 (ru) 1981-05-11 1981-05-11 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU976436A1 true SU976436A1 (ru) 1982-11-23

Family

ID=20958266

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813288864A SU976436A1 (ru) 1981-05-11 1981-05-11 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU976436A1 (ru)

Similar Documents

Publication Publication Date Title
SU976436A1 (ru) Распределитель импульсов
SU1156004A1 (ru) Устройство дл программного управлени
SU752317A1 (ru) Устройство дл ввода информации
SU1001470A1 (ru) Коммутатор
SU1444939A1 (ru) Делитель частоты с переменным коэффициентом делени
SU809137A1 (ru) Распределитель импульсов
SU1030826A1 (ru) Преобразователь перемещени в код
SU995320A1 (ru) Преобразователь кода во временной интервал
SU868999A1 (ru) Формирователь одиночного импульса
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU1123032A1 (ru) Числоимпульсный квадратор
SU1166280A1 (ru) Устройство дл формировани серий импульсов
SU1361527A1 (ru) Распределитель импульсов
SU798731A1 (ru) Многоканальное устройство дл управлени шАгОВыМи дВигАТЕл Ми
SU746912A1 (ru) Цифровой дифференциальный врем - импульсный модул тор
SU1385283A1 (ru) Селектор последовательности импульсов
SU930625A1 (ru) Селектор импульсов по периоду следовани
SU987613A1 (ru) Устройство дл ввода информации
SU1550606A2 (ru) Формирователь опережающего синхросигнала
SU726521A1 (ru) Устройство дл формировани последовательности импульсов
SU894710A1 (ru) Устройство приоритета
SU1478376A1 (ru) Синхронизатор
SU1149235A1 (ru) Устройство дл синхронизации вычислительной системы
SU1244769A1 (ru) Трехфазный генератор кодов дл управлени вентильным преобразователем
SU855973A1 (ru) Формирователь одиночного импульса