SU1030826A1 - Преобразователь перемещени в код - Google Patents

Преобразователь перемещени в код Download PDF

Info

Publication number
SU1030826A1
SU1030826A1 SU823404877A SU3404877A SU1030826A1 SU 1030826 A1 SU1030826 A1 SU 1030826A1 SU 823404877 A SU823404877 A SU 823404877A SU 3404877 A SU3404877 A SU 3404877A SU 1030826 A1 SU1030826 A1 SU 1030826A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
elements
input
nand
Prior art date
Application number
SU823404877A
Other languages
English (en)
Inventor
Наталия Евгеньевна Волошко
Александр Васильевич Голубев
Александр Владимирович Смольков
Original Assignee
Предприятие П/Я А-3697
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3697 filed Critical Предприятие П/Я А-3697
Priority to SU823404877A priority Critical patent/SU1030826A1/ru
Application granted granted Critical
Publication of SU1030826A1 publication Critical patent/SU1030826A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ ПЕРЕМЩЕНИЯ В КОД, сс)держащий генератор импульсов , выход которого через последовательно соединенные делитель частоты, формирователь синусоидального напр жени  и фазовращатель соединен с , входом формировател  фазового импульса , первый и второй триггер , ,пр мые и инверсные выходы которых подключены к одним управл ющим входам дешифратора, отличающийс   тем, что, с целью повышени  надежности преобразовател , в него введены элементы И-НЕ и ИЛИ, трёт1&, четвертый и п тый триггеры и распределитель импульсов, выходы распределител  ; импульсов соединены с первымивходами первого, второго и третьего элементов И-НЕ, выходы которых соединены с первыми входами третьего, .четвертого и п того триггеров,инверсные выходы которых соединены с первыми входами четвертого, .п того и шестого элементов И-НЕ и другими управл ющими входами дешифратора, выход формировател  фазового импульса соединен с вторыми входами первого, второго и третьего элементов И-НЕ и третьего, четвертого и п того триггеров , пр мой выход третьего триггера соединен с третьими входами второго и третьего элементов И-НЕ, пр мой выход четвертого триггера соединен с третьим входом первого элемента И-НЕ и четвертым входом третьего элемента И-НЕ, пр мой выход п того триггера соединен с четвертыми вхо- Q дами первого и второго элементов И-НЕ, выход генератора импульсов соединен с входом распределител  П импульсов, выходы которого соединены также с синхронизирукщими входами дешифратора и вторыми входами четвертого, п того и шестого S тов И-НЕ, выход шестого элемента И-НЕ соединен с первыми входами первого и второго элементов ИЛИ, выходы элементов ИЛИ соединены с первыми входами первого и второго триггеров, выход четвертого элемента И-НЕ соединен с вторыми входами первого элемента ИЛИ и второго триггера, а выход п того элемента И-НЕ соединен с вторьили входами второго элемента ИЛИ и первого триггера.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах обработки информации электронными цифровыми вычислительными машинами.
Известен преобразователь перемещени  в код, содержащий делитель опорной частоты, фазовращатель ( СКВТ) формирователь подвижного строба, генератор одиночного импульса, распределитель , блоки элементов И , Ю блок преобразовани  импульсов, селектор , элемент задержки и триггер знака вращени  l.
Недостаток устройства - низка  достоверность выходного кода, пос- 15 КОЛЬКУ в устройстве может возникать  вление гонок. Действительно, на вход преобразовател  кмпульсов через схемы И проходит лишь единичный импульс , совпадающий с одним из им- 20 пульсов на выходах распределител . Этот импульс, пройд  преобразователь и элемент задержки, поступает на счетный выход и через элементы И на триггер знака вращени . В случае 25 реверса триггер знака вращени  изме-. нит свое состо ние с задержкой относительно начала выходного импульса, что может  витьс  причиной ошибки в последующих устройствах.
Наиболее близким к изобретению по технической сущности  вл етс  преобразователь перемещени  в код, содержащий генератор импульсов, выход которого через последовательно соединенные делитель частоты, форми- 35 рователь синусовдального напр жени  и фазовращатель соединен с входом синусоидального, напр жени , фазовращатель соединен с входом формировател  фазового импульса, триггер со 40 счетным входом, триггеры с раздельными входами, выходы которых соединены с управл ющими входами дешифратора L2J.
Недостатком устройства  вл етс  45 невысока  достоверность, выходного кода из-за неустойчивой работы триггера со счетным входом.
Цель изобретени  - повышение надежности преобразовател  перемеще- еп ни  в код.
Поставленна  цель достигаетс  тем, что в преобразователь, содержащий генератор импульсов, выход которого через последовательно соеди- ненные делитель частоты, формирова- тель синусоидального напр жени  и фазовращатель соединен с входом формировател  фазового импульса, первый и второй триггеры, пр мые и ин-г. версные выходы которых подключены к 60 одним управл ющим входа л дешифрато- . ра, введены элемейты И-НЕ и ИЛИ, ; третий, четвертый и п тый триггеры и распределитель импульсов, выхода распределител  импульсов соединены 65
с первыми входами первого, второго и третьего элементов И-НЕ, выходы .KOTOjwx соединены с первыми входами третьего, четвертого и п того триггеров , инверсные выходы которых соединены с первыгии входами четвертого, п того и шестого элементов И-НЕ и другими управл ющими входами дешифратора , вьаход формировател  фазового импульса соединен с вторыми входами первого, второго и третьего элементов И-НЕ и третьего, четвертого и п того триггеров, пр мой выход третьего триггера соединен с третьими входами второго и третьего элементов И-НЕ, пр мой выход четвертого триггера соединен с третьим входом первого элемента И-НЕ и четвертым входом третьего элемента И-НЕ, пр мой выход п того триггера соединен с четвертыми входами первого и второго элементов И-НЕ, выход генератора импульсов соединен с входом распределител  импульсов, выходы которого соединены также с синхронизирующими входами дешифратора и вторыми входами четвертого, п того и шестого элементов И-НЕ, выход шестого элемента И-НЕ соединен с первыми входами первого и второго элементов ИЛИ, выходы элементов ИЛИ соединены с первыми входами первого и второго триггеров, выход четвертого элемента И-НЕ соединен с вторыми входами первого элемента ИЛИ и второго триггера, а выход п того элемента И-НЕ соединен с вторыми входами второго элемента ИЛИ н первого триггера.
На фиг. 1 изображена функциональна  схема преобразовател перемещени  в код; на фиг 2 - временные диаграммы, по сн ющие егс работу.
Преобразователь содер :ит генератор 1 импульсов, делитель 2 частоты, формирователь 3 синусоидельного напр жени . Фазовращатель 4, формирователь 5 фазового импульса, распределитель б импульсов, элементы И-НЕ 79 , триггеры 10-12, элементы И-НЕ ISIS , элементы ИЛИ 16 и 17, триггеры 18 и 19 и дешифратор 20, выполненный на элементах И-НЕ 21-28.
Преобразователь работает след5тощим образом.
Генератор 1 импульсов вырабатывает опорную высокую частоту, из которой распределитель 6 импульсов формирует трехканальную-сетку импульсов и , -U/i, и (фиг. З), а делитель 2 частоты и формирователь 3 синусоидального напр жени  вырабатывают напр жение питани  фазовращател  8..
Таким образом, сетка импульсов синхронизируетс  по частоте и фазе с относительно низкочастотным напр жением питани  фазовргиц.ател . Импульсы каждого из трех каналов сетки .вдут в паузах между импульсами других каналов и , Ua (/, (Фиг. 2) С- выхода формировател  5 фазовог галпульса информационный импульс, фаза KOTopof-o пропорциональна углу поворота ротора фазовращател . 4, поступает на элементы И-НЕ 7-9 и . триггеры 10-12. По фронту первого |информационного импульса Ug элемен ты И-НЁ 7-9 вьадел ют первый по вреч мени импульс из импульсов частотной сетки и5 г по которому на соответствующем выходе триггеров 10-12 по вл ютс  сигналы 0 f Og иид(фиг, регистрирукадие с импульсом какого из канёшов сетки совпадает фронт ин формационного импульса. Каждый из этих сигналов закрывает два элемент И-НЕ и подготавливает дешифратор 20 к сравнению состо ний триггеров.1012 , 18 и 19. Второй по времени синхроимпульс ( Об. илии5{Фиг. 2) с другого из каналов сетки проходит через дешифратор 20 на один из выходов преобра зовател . Триггеры 10-12 хран т информацию о фазе фронта текущего информационного импульса. Триггэры 18 и 19 хран т инфopvIaцию о фазе фронта предыдущего инфО Ж4ационного импульса, т.е. о номере канала сетки импульсов, с которьзм совпадает этот фронт. Третий по времени синхроимпульс и, Q(j или и5частотной сетки проходит через соответствующий элемент И-НЕ 13-15 на триггеры 18 и 19, устанавливающие их в состо ние,запоминающее синхроимпульс какого из каналов  вл лс  первым относительно . фронта данного информационного импульса Ц. , ( По соответствующему сигналу (фиг. 2} триггеров 18 и 19 дешифратор 20 запрещает прохождение и 1пульсов на выход устройства. При дальнейшем перемещении объект преобразовани  работает аналогично. Таким образом, сетка импульсов, по которой определ етс  сдвиг фазы информационного импульса, используетс  одновременно как система синхроимпульсов , тактирующих в строго распределенные моменты времени срабатывание различных функциональных элементов преобразовани . Благодар  такому временному распределению в преобразователе исключены гонки и повышена достоверность выходного кода.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ ПЕРЕМЕЩЕНИЯ В КОД, содержащий генератор импульсов, выход которого через последовательно соединенные делитель частоты, формирователь синусоидального напряжения и фазовращатель соединен с входом формирователя фазового импульса, первый и второй триггеры,· прямые и инверсные выхода которых подключены к одним управляющим входам дешифратора, отличающий· с я тем, что, с целью повышения наг дежности преобразователя, в него введены элементы И-НЕ и ИЛИ, третий, четвертый и пятый триггеры и распределитель импульсов, выхода распределителя :импульсов соединены с первымивходами первого, второго и третьего элементов И-НЕ, выхода которых соединены с первыми входами третьего, .четвертого и пятого триггеров,инверсные выхода которых соединены с первыми входами четвертого, пятого и шестого элементов И-НЕ и другими управляющими входами дешифратора, выход формирователя фазового импульса соединен с вторыми входами первого, второго и третьего элементов И-НЕ и третьего, четвертого и пятого триггеров, прямой выход третьего триггера' соединен с третьими входами второго и третьего элементов И-НЕ, прямой выход четвертого триггера соединен с третьим входом первого элемента И-НЕ и четвертым входом третьего элемента И-НЕ, прямой выход пятого триггера соединен с четвертыми вхо- е дами первого и второго элементов § И-НЕ, выход генератора импульсов соединен с входом распределителя импульсов, выхода которого соединены также с синхронизирующими входами дешифратора и вторыми входами четвертого, пятого и шестого элементов И-НЕ, выход шестого элемента И-НЕ соединен с первыми входами' первого и второго элементов ИЛИ, выхода элементов ИЛИ соединены с первыми входами первого и второго триггеров, выход четвертого элемента И-НЕ соединен с вторыми входами первого элемента ИЛИ и второго триггера, а выход пятого элемента И-НЕ соединен с вторыми входами второго элемента ИЛИ и первого триггера.
    SU„, 1030826
SU823404877A 1982-03-09 1982-03-09 Преобразователь перемещени в код SU1030826A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823404877A SU1030826A1 (ru) 1982-03-09 1982-03-09 Преобразователь перемещени в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823404877A SU1030826A1 (ru) 1982-03-09 1982-03-09 Преобразователь перемещени в код

Publications (1)

Publication Number Publication Date
SU1030826A1 true SU1030826A1 (ru) 1983-07-23

Family

ID=21000270

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823404877A SU1030826A1 (ru) 1982-03-09 1982-03-09 Преобразователь перемещени в код

Country Status (1)

Country Link
SU (1) SU1030826A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Авторское свидетельство СССР 656091, кл. G 08 С 9/04, 1977. 2. Авторское свидетельство СССР по за вке 3292785/18-24, кл, G 08 С 9/04, 1981. *

Similar Documents

Publication Publication Date Title
US4499589A (en) Counter circuit for counting high frequency pulses using the combination of a synchronous and an asynchronous counter
SU1030826A1 (ru) Преобразователь перемещени в код
SU921095A1 (ru) Делитель частоты
SU1557676A1 (ru) Многофазный генератор
SU1197068A1 (ru) Управл ема лини задержки
SU917172A1 (ru) Цифровой измеритель временных интервалов
RU1785088C (ru) Трехканальное устройство дл синхронизации асинхронных импульсных сигналов
SU1541586A1 (ru) Датчик времени
SU1124437A1 (ru) Устройство дл фазировани электронного телеграфного приемника
SU1283980A1 (ru) Преобразователь последовательного кода в параллельный
SU1223218A1 (ru) Устройство дл формировани импульсов
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU1406748A1 (ru) Дискретное фазосдвигающее устройство
SU1285619A1 (ru) Устройство стабилизации периода следовани импульсов строчной синхронизации
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU1255957A1 (ru) Фазовращатель
SU1215167A1 (ru) Устройство дл синхронизации импульсов
SU1328931A1 (ru) Устройство фазировани временного интервала с тактовыми импульсами
SU1439737A1 (ru) Преобразователь перемещени в код
SU976436A1 (ru) Распределитель импульсов
KR920003854B1 (ko) 고속클럭 발생기
SU1707761A1 (ru) 2К-разр дный счетчик в коде Гре
SU1405105A1 (ru) Распределитель импульсов