SU746498A1 - Преобразователь двоичного кода в двоично-дес тичный код с масштабированием - Google Patents

Преобразователь двоичного кода в двоично-дес тичный код с масштабированием Download PDF

Info

Publication number
SU746498A1
SU746498A1 SU782626928A SU2626928A SU746498A1 SU 746498 A1 SU746498 A1 SU 746498A1 SU 782626928 A SU782626928 A SU 782626928A SU 2626928 A SU2626928 A SU 2626928A SU 746498 A1 SU746498 A1 SU 746498A1
Authority
SU
USSR - Soviet Union
Prior art keywords
binary
code
input
output
pulse
Prior art date
Application number
SU782626928A
Other languages
English (en)
Inventor
Александр Дмитриевич Давидюк
Евгения Ивановна Жарова
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU782626928A priority Critical patent/SU746498A1/ru
Application granted granted Critical
Publication of SU746498A1 publication Critical patent/SU746498A1/ru

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

1
X . .,.
Изобретение относитс  к области автоматики и вычислительной .техники и может быть использовано пi5И построении устройств обработки информации, с осуществл ющих преобразование кодов с масштабированием .
Известен преобразователь кодов с масштабированием 1, содержащий входной двоичный счетчик, дешифратор, ходной счетчик и блок управлени .
Недостатком данного преобразовател   вл етс  узкость диапазона изменений м асштабного коэффициента и сложность его изменени .
Наиболее близким по технической . сущности к изобретению  вл етс  прёобразователь двоичного кода в двоичнодес тичный код 2, содержащий преобразователь двоичного кода в чисйоим- 20 пульсный код, лвоично-дес тичный счетчик , делитель частоты, выход которого соединен с импульсным входом преобразо вател  двоичного кода в числоимпульсный код,а вход - с шиной синх-25 роимпульсов. Кроме того, известный преобразователь содержит дополнительный делитель частоты, выход которого подключён ко входу двоично-дес тичного счетчика.30
Недостаток известного преобразовател  состоит в ограниченности диапазона изменени  масштабного коэффициента .
Цель изобретени  - расширение диапа она изменени  масштабных коэффици-i ентов.

Claims (2)

  1. Это достигаетс  за счет того, что преобразователь содержит управл емый формирователь серий импульсов и управл емый делитель Частоты, импульсный вход которого соединен с выходом управл емого формировател  серий импульсов , а выход управл емого делител  частоты соединен с входом двоичнодес тичного счетчика, информационные входы управл емого делител  частоты и управл емого формировател  серий импульсов соединены соответственно с шинами делител  и шинами множител , синхронизирующий вход управл емоШ формировател  серий импульсов соединен с шиной синхроимпульсов, импульсный вход управл емого формировател  серий импульсов соединен с выходом преобразовател  двоичного кода в зиСг лоимпульсный код, информационные вхо-ды которого соединены с шинами двоичного кода преобразовател . Другое отличи предлагаемого пре б6 раз6ватёл  cocferft: в Tbw; что в нем управл емый формирователь серий импульсов содержит двоичный счетчик, схему сравнени , регистр кода множител , триггер и элемент И, первый ВХС5Д которого  вл етс  синхронизирующим входом управл емого формировател  серий импульсов, второй вход соединен t ййхой бй Г йггёрау а iSaxoa ёлёмёнта И  вл етс  выходом управл емого форми ровател  серий импульсов и соединен входбм дйоичного счетчика 1выходы которого соединены. с первой группой входов схекйл сравнени , втора  группа входов которой соединена с йыходами регистра кода множител , с1 выход схе№а сравнени  соединен с уп райл гощИм входом двоичного счетчика и pxoflow установки в, ноль триггера, вход установки в единицу которого  вл етс  импульсным входом управл емого формировател  сЪрий импульсов, йнфо 5мЖДйоййые входы peTHCTjpa кода множи ел   вл ютс  информационными входаьш управл емого формировател  серий имйуйьсов. БЛОК - схема предлагаемого преобразовател  Двоичного кода в дйоич но-15е  тичйай код представлена на . . .. . / . П реобразователь содержит шины двоичного кода 1, преобразователь 2 двоичного кода в числоимпульсный код, шину 3 йинхроимпульсъв, делитель, частоты 4, управл емый формирователь 5 серий импульсов, шины 6 множител , управл емый делитель частоты 7, шины 8 делител  и двоично-дес тичный счетчик 9, входные шины 10 двоично-дес тичного кода, двоичный счетчик 11, , триггер 12, элемент И 13, триггер 14 элемент И 15, двоичный счетчик 16, схему сравнени  17,.регистр 18 кода множител , двоичный счетчик 19, схему сравнени  20, регистр 21 делител  Преобразователь работает-елёдую щим об Уазбм, Двоичный преобразуемый код поступает по шинам 1 в преобразователь 2 ЗУвойчного кбда в числоимпульсный код и запоминаетс  в обтратИЬм кЬдё в сче чике 11, при этом cинxpocигнaл поступающийоднов ёмейно с двоичным кодом по шинам 1, обнул ет счётчики 9, 16, 19й устайаёлййаёт в единичное состо ние триггер 12, с вОхдда которого разрушающий потенциал поступает на первый вход элемента И 13, разреша  пр 5зсожДение по туггак цих на его второй вход с вйхЬйа дЦгнт лй --частоты синхронизирующих сигналов. С выхо да элемента И 13 ейнхронизирующие си налы поступают на единичный вход три гера 14 управл емого формировател  5 серий импульсов и на счетный вход двоичного счетчика 11. При заполнени двоичного счетчика 11 на его выходе формируетс  сигнал переноса, обнул ю щий триггер 12 и запрещающий прохождение синхронизирующих сигналов через элемент И 13. Количество импульсов .k синхронизирующего сигнала, проход щих на выход элемента И 13, соответствует входному двоичному коду, т.е. на его выходе формируетс  числоимпульсный код, эквивалентный двоичному входному коду. Сигналы числоимпульсного кода, поступающие в управл е ий формирователь серий 5 импульсов уста.навливают в единичное состо ние триггер 14, с выхода которого разрешак дий потенциал поступает на первый вз4од элемента , на второй вход которого по шине 3 поступают синхронизирующие сигналы . С выхода элемента И 15 сигналы поступают в управл емый делитель частоты 7 и на счетный вход двоичного счетчика 16. Двоичный код, образуеfttril на выходе счетчика 16, поступает на первую группу входов схемы Сравнени  17, на вторую группу входёв которой поступает код множител  из регистра 18 кода множител , подклю 1енного к входным шинам 6 множител . ,- , , При совпадении кодов, поступающих из счетчика 16 и регистра 18, схема сравнени  17 вырабатывает сигнал совпадени , обнул ющий счетчик 16 и триггер , обйуливакие кЬторого запрещает прохождение синхросигналов .через элемент И 15. При этом число импульсов при поступлении одного импульса на вход триггера 14 соответствует коду, поступающему по шинам 6. Общее количество импульсов синхросигнала на выходе формироватеу1Я 5 серий импульсов равно k.-n, где п - значение числител  масштабного коэффициента . - Синхронизаци  работы преобразовател  двоичного кода в числоимпульсный код 2 и управл емого формировател  5 серий импульсов производитс  за счет делени  частоты синхронизирующих ймпульйбв, поступающих в преобразователь 2, делителем частоты 4, при этом коэффициент делени  частоты должен быть на единицу больше максимального значени  масштабного числител  коэффициента. СигнеМы с выхода управл емого формировател  5 серий импульсов поступают на счетный вход двоичного Счетчика . 19. Двоичный код, образуемый на выходе счетчйк а. 19, поступает на первую группу входов схекы сравнени  20, йа вторую группу входов которой поступает код делител  с регистра делител  21, подключенного к шинам 8 де1лйтёл . При сслвпаденни кодов схема сравнени  вырабатывает сигнал совпадени , обнул юций двоичный счетчик 19 и поступающий на вход двоично-дес тичного счетчика 9. Общее количество сйгналО на выходе схешы сравненк  равно , где m знаменатель масштабного коэффициента. На выходе (Двоично-дес тичного счет чика 9, подключенного к выходу управл емого делител  частоты 7, образуетс - двоично-дес тичный код, эквивалент ный входному двоичному коду, умноженному; на масштабный коэффициент . Ошибка преобразовани  не Ьревьзшает одной единицы младшего разр да двоично-дес тичного кода. Предлагаемый преобразователь обладает , по сравнению с 2, положительным эффектом, отличающимс  в возможности умножени  преобразуемого кода на .масштабный коэффициент вида -, где n,m - простые числа. Кроме того, это устройство требует дл  своего построени  меньшего по сравнению с известными устройствами объема оборудовани . Так, например, дл  реализации преобразовател  тринадцатиразр дiioro двоичного кода в четырехтетрадный двоично-дес тичный код с применением ИМС 133 серии объем оборудовани  предлагаемого преобразовател  составл ет 16 элементов, тогда как дл  peaлизации равноценного устройства 2 объем оборудовани  составл ет 42 элемента . Низкое по сравнению с рассмотренными аналогами быстродействие пред лагаемого устройства, присущее всем преобразовател м пересчетного типа, несущественно дл  очень широкого клас са технических систем, в которых преобразовательные величины вывод тс  об служивающему персоналу дл  визуального воспри ти  или регистрируютс  элек тромеханическими печатающими ус ройст вами,Например,описанный выше вариант устройства обеспечивает при вёлич чине числител  масштабного коэффициен та п 50 и частоте следовани  синхро |Низирующих импульсов, равной 10 МГц, максимальное врем , преобразовани  ТпреоБ макс 50 мс, котррое обеспечивает визуальное воспри тие обслуживающим персоналом преобразовайной информации и ее регистрацию в дин амическом режиме. Формула изобретени  1. Преобразователь двоичного кода в двоично-дес тичный код с масштабиро ванием, содержсвдий преобразователь двоичного кода в числоимпульсн ый,- код, двоично-дес тичный счетчик, делитель частоты, выход «которого соединен с импульсным входом /преобразовател  двоичного кода в числоимпульсный код, а с шиной синхроимпульсов, отличающййс   тем, что, с целью расширени  диапазона изменени  масштабных коэффициентов, он содержит управл емый формирователь серий импульсов и управл емый делитель частоты , /импульсньой: вход которого соединен с выходом управл емого формировател  серий импульсов, а выход управл емого делител  частоты сбединен с входом двоично-дес тичного счетчика , информационные входы управл емого делител  частоты ,и управл емого формировател  серий импульсов соединены соответственно с шинами делител  и шинами множител , синхронизирующий вход управл емого формироватёл  серий импульсов соединен с шиной синхроимпульсов , импульсный вход управл емого формировател  серий импульсов соединен с выходом преобразовател  двоичного кода-в числоимпульсный код, информационные входы которого соединены с шинс1ми двоичногб кода преобразовател . 2. Преобразователь по п. 1, о т л ич а ю-щ и и с   тем, что 6 нем управл елвдй формирователь серий импульсов содержит двоичный счетчик, Ьхему сравнени , регистр кода множител , триггер и элемент И, первый ;Вход которого  вл етс  синхронизирующим входом управл емого формировате:л  серий импульсов, второй вход соединен с выходом триггера, а выход элемента И  вл етс  выходом/управл емого формировател  серий импульсов и соединен со счетным входом двоично го счетчика, выхода которого соединены с первой группой входов схемы сравнени , втора  группа входов которой соединена с выходами регистра .кода множител , а выход схемы сравнени  соединен с управл ющим входом двоичного счетчика и входом установки в ноль триггера, вход установки в единицу которого  вл етс  импульсным ; Входом управл емого формировател  импульсов, информационные входы регистра кбда множител   вл ютс  ин- формационными входами управл емого формировател  серий импульсов. источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР . 521563, КЛ. G 06 F 5/рО 1976..
  2. 2.Ав.торское свидетельство СССР 451990, КЛ. G 06 F 5/02, 1974.
    ,746498
    I
SU782626928A 1978-04-05 1978-04-05 Преобразователь двоичного кода в двоично-дес тичный код с масштабированием SU746498A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782626928A SU746498A1 (ru) 1978-04-05 1978-04-05 Преобразователь двоичного кода в двоично-дес тичный код с масштабированием

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782626928A SU746498A1 (ru) 1978-04-05 1978-04-05 Преобразователь двоичного кода в двоично-дес тичный код с масштабированием

Publications (1)

Publication Number Publication Date
SU746498A1 true SU746498A1 (ru) 1980-07-07

Family

ID=20769441

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782626928A SU746498A1 (ru) 1978-04-05 1978-04-05 Преобразователь двоичного кода в двоично-дес тичный код с масштабированием

Country Status (1)

Country Link
SU (1) SU746498A1 (ru)

Similar Documents

Publication Publication Date Title
SU746498A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код с масштабированием
SU809137A1 (ru) Распределитель импульсов
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU920815A1 (ru) Устройство дл контрол преобразователей угла поворота вала в код
SU1119175A1 (ru) Делитель частоты
SU785865A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU789865A1 (ru) Пороговый регистратор
SU373895A1 (ru) ЙСЕСОЮЗН'АЯ мтт-immEm
SU486337A1 (ru) Печатающее устройство
SU1438006A1 (ru) Устройство дл подсчета числа единиц двоичного кода по модулю К
SU957450A1 (ru) Резервированный формирователь тактовых импульсов
SU1506553A1 (ru) Преобразователь частота-код
SU766034A1 (ru) Устройство дл формировани частотно- манипулированных сигналов
SU1385283A1 (ru) Селектор последовательности импульсов
SU1001470A1 (ru) Коммутатор
SU424199A1 (ru) Устройство для контроля и регистрации работы аппаратуры
SU492879A1 (ru) Многоканальный регистратор
SU1042053A1 (ru) Резервированный накапливающий преобразователь угла поворота вала в код
SU1442437A1 (ru) Устройство дл синхронизации работы тиристорных преобразователей электропоезда
SU1105865A1 (ru) Устройство дл обнаружени аварийных ситуаций
SU995363A1 (ru) Частотный модул тор
SU982002A1 (ru) Множительно-делительное устройство
SU1518867A1 (ru) Устройство формировани частотно-модулированных сигналов
SU1219982A1 (ru) Цифровой усредн ющий фазометр
SU847504A1 (ru) Устройство дл получени разностнойчАСТОТы иМпульСОВ