SU907871A1 - Система адресного вызова с позиционным кодированием - Google Patents

Система адресного вызова с позиционным кодированием Download PDF

Info

Publication number
SU907871A1
SU907871A1 SU802910128A SU2910128A SU907871A1 SU 907871 A1 SU907871 A1 SU 907871A1 SU 802910128 A SU802910128 A SU 802910128A SU 2910128 A SU2910128 A SU 2910128A SU 907871 A1 SU907871 A1 SU 907871A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
integrator
encoder
Prior art date
Application number
SU802910128A
Other languages
English (en)
Inventor
Геннадий Иванович Азаров
Юрий Николаевич Манякин
Александр Сергеевич Иванов
Борис Самуилович Антыпко
Original Assignee
Предприятие П/Я Р-6693
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6693, Войсковая Часть 25871 filed Critical Предприятие П/Я Р-6693
Priority to SU802910128A priority Critical patent/SU907871A1/ru
Application granted granted Critical
Publication of SU907871A1 publication Critical patent/SU907871A1/ru

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Description

I
Изобретение относитс  к системам адресного (селективного, избирательного ) вызова и может использоватьс  в технике св зи.
Известна система адресного вызова с позиционным кодированием, содержаща  на передающей стороне блок набора и блок управлени , а также последовательно соединенные опорный генератор, делитель частоты, шифратор и манипул тор, причем выход шифратора через блок управлени  подктиочен к второму входу делител  частоты , при этом второй вход шифратора соединен с выходом блока набора, а на приемной стороне - первый интегратор , блок синхронизации и опорный генератор, а также последовательно соединенные преобразователь, блок управлени , делитель частоты, дешифратор, блок набора и блок индикации , причем выход преобразовател  через блок синхронизации подключен к второму входу.дешифратора
и второму входу делител  частоты, третий вход которого соединен с выходом опорного генератора LlJОднако известна  система обладает низкой помехоустойчивостью.
Цель изобретени  - повышение помехоустойчивости .

Claims (1)

  1. Поставленна  цель достигаетс  тем, что в систему адресного вызова с позиционным кодированием, содержа10 щую на передающей стороне блок набора и блок управлени , а также последовательно соединенные опорный генератор, делитель частоты, шифратор и манипул тор, причем выход шифts ратора через блок управлени  подключен к второму входу делител  частоты, при этом второй вход шифратора соединен с выходом блока набора , а на приемной стороне - пер20 вый интегратор, блок синхронизации и опорный генератор, а также последовательно соединенные преобразователь , блок управлени , делитель час39 тоты, дешифратор, блок набора и блок индикации, причем выход преобразовател  подключен к второму вход дешифратора и, через блок синхронизации подключен к второму входу делител  частоты, третий вход которого соединен с выходом опорного генератора, на передающей стороне введены последовательно соединенные счетчик позиций и блок синхронизации , причем дополнительный выход шифратора подключен к второму входу блока синхронизации, выход которого подключен к входу блока набора и первому входу счетчика позиций, вто рой вход которого соединен с вторым выходом,блока набора, при этом второй выход счетчика позиций подключен к второму входу блока управлени , а на приемной стороне введены последовательно соединенные второй интегратор и счетчик позиций, приче выход делител  частоты подключен к Первому входу второго интегратора, выход которого подключен к входу первого интегратора, выход которого подключен к второму входу счетчика позиций, выход которого подключен к управл ющим входам блока набора и блока управлени , при этом дополнительный выход блока набора подключе к второму входу второго интегратора второй выход которого подключен к второму входу блока И1щикации. На чертеже представ;;ена структур на  схема предлагаемой системы. Система адресного вызова с позиционным кодированием содержит на пе редающей стороне опорный генератор делитель 2 частоты, шифратор 3, блок 4 управлени , блок 5 набора, манипул тор 6, блок 7 синхронизации счетчик 8 позиций, на приемной стороне опорный генератор 9, преобразо ватель 10, блок 11 синхронизации, делитель 12 частоты, блок 13 управ лени , дешифратор 14, блок 15 набор блок 16 индикации, счетчик 17 позиций , первый Интегратор 18, второй интегратор 19.. Система адресного вызова с позиционным кодированием работает следу щим образом. Шифратор 3 обеспечивает формирование кодовых комбинаций, число кот рых определ етс  количеством разр дов его регистра. Формирование тактовых импульсов дл  регистра шифратора 3 обеспечива 4 етс  с помощью опорного генератора 1, делител  2 частоты, блока 4 управлени  и счетчика 8 позиций. При этом частота тактовых импульсов, поступающих с выхода делител  2 частаты в регистр шифратора 3 посто нно измен етс  в соответствии с изменением коэффициента делени  делители 2 частоты. Управление коэффициентом делени  делител  2 частоты осуществ (п етс  блоком 4 управлени , входы Которого соединены с выходами шифратора 3 и счетчика 8 позиций. Кроме того, вход шифрато а 3 соединен с выходом блока 5 набора, что позвол ет при формировании вызывного номера измен ть не только длительность элементарных посылок кодовой комбинации шифратора 3, но и включать в вызывной номер фрагменты (последовательности ) различных кодовых . комбинаций (позиций). При этом необходимые временные соотношени  и последовательности переключений при формировании вызьшного номера обеспечиваютс  с помощью блока 7 синхронизации . Таким образом, формирование вызывного номера в системе характеризуетс  всеми возможными перестановками элементарных кодограмм в пределах всех вырабатываемых шифратором 3 кодовых комбинаций и изменени ми длительностей элементарных посылок. Это позвол ет, не увеличива  количества кодовых комбинаций , вырабатываемых регистром шифратора 3, значительно увеличить число вызывных команд в системе. Сформированные вызывные команды поступают в манипул тор 6, где преобразуютс  в последовательности тональных частот, а затем передаютс  по каналу . Прием вызывных команд осуществл етс  следующим образом. С выхода канала св зи вызьшные команды в виде последовательностей тональных частот поступают в преобразователь 10, где преобразуютс  в исходные комбинации. С выхода преобразовател  10 зти комбинации поступают на входы дешифратора 14, блока 13 управлени  и блока 11 синхронизации . В системе примен етс  синхронный способ поддержани  временных соотношений между передающим и приемным устройствами. При этом используетс  метод фазировани  по рабочим импульсам , заключающийс  в том, что блок 1Iсинхронизации выдел ет из всего потока информации моменты смены пол рности рабочих импульсов и формирует в указанные моменты време ни импульсы синхронизации. Эти импульсы поступают в делител 12частоты и устанавливают его в исходное (нулевое) состо ние, обеспечива  подстройку фазы тактовых импульсов регистра дешифратора .1 4. Тактовые импульсы регистра дешиф ратора 14 формируютс  с помощью опорного генератора 9, делител  12 частоты, блока 13 управлени  и счет чика 17 позиций. Работа указанных функциональных узлов в основном аналогична работе соответствующих функциональных узлов на передающей стороне, за исклю чением того, .что вход блока 13 управлени  соединен с выходом преоб разовател  10. В св зи с этим блок 13управлени  формирует управл ющие сигналы дл  делител  12 частоты в соответствии с принимаемыми длитель ност ми посылок и сигналами счетчика I7 позиций. Выходы разр дов регистра дешифра тора 14 соединены с соответствующим входами блока 15 набора. Блок I5 на бора представл ет из себ  набор сумматоров по модулю два, количеств которых соответствует числу исходны кодовых комбинаций (при 5-разр дном регистре, например, это число равно 12). Сумматоры соедин ютс  между собо в соответствии с образующим полиномом кода типа максимальна  последо вательность. Анализ исходных кодовых комбинаций (в нашем примере их 12) произво дитс  параллельно и одновременно. Каждое совпадение импульсов принимаемого вызывного сигнала с собственным адресом устройства (который образуетс  с учетом задействованных в адресе исходных кодовых комбинаций-позиций , кажда  из которых харак теризуетс  своей определенной длительностью единиц и нулей) .фиксируетс  вторым интегратором 19. Дл  синхронного интегрировани  другой вход второго интегратора 19 соединен с выходом делител  12 частоты . Это обеспечивает запись очередного импульса в интегратор посередине элементарной посылки, что способствует повышению надежности {)аботы устройства. Счетчик 17 позиций, когда на входе устройства вызывной сигнал отсутствует , находитс  в состо нии, определ емом первой позицией собственного адреса устройства. Последовательность его дальнейших состо НИИ определ етс  пор дком позиций в адресе. При этом в последующее состо ние счетчик 17 позиций переходит по окончании приема кодовой комбинации предыдущей позиции. Если в течение некоторого времени следующа  ожидаема  позици  не поступает , то первый интегратор 18 переводит счетчик 17 позиций в первоначальное состо ние. BpebiH интегрировани  первого интегратора 18 выбираетс  около двух длительностей позиций. Если все позиции прин ты, то блок 16 индикации выдает сигнал о приеме вызова. Предлагаема  система позвол ет существенно увеличить число вызьшных номеров. Например, при 5-разр дном регистре сдвига было получено 10 номеров. Предлагаема  система допускает сколько угодно сбоев элементарных посылок, если хот  бы небольшой интервал , лежащий в пределах длительности позиции, не поражен. Формула изобретени  Система адресного вызова с позиционным кодированием, содержаща  на передающей стороне блок набора и блок управлени , а также последовательно соединенные опорный генератор , делитель частоты, шифратор и манипул тор , причем выход шифратора через блок управлени  подключен к второму входу делител  частоты, при этом второй вход шифратора соединен с выходом блока набора, а на приемНОЙ стороне - первый интегратор, блок синхронизации и опорный генератор , а также последовательно соединенные преобразователь, блок управлени , делитель частоты, дешифратор, блок набора и блок индикации, причем выход преобразовател  подключен к второму входу дешифратора и через блок синхронизации - к второму вхо7907
    ду делител  «Частоты, третий вход которого соединен с выходом опорного генератора, отличающа с  тем, что, с целью повышени  помехоустойчивости , на передающей стороне введены последовательно соединенные счетчик позиций и блок синхронизации , причем дополнительный выход шифратора подключен к второму входу блока синхро1шзации, выход которого подключен к входу блока набора и первому входу счетчика позиций, второй вход которого соединен с вторьм выходом блока набора, при этом второй выход счетчика позиций подключен к второму входу блока управлени , а на приемной стороне введены последовательно соединенные второй интег8
    ратор и счетчик позиций, причем выход делител  частоты подключен к первому входу второго интегратора, выход которого подключен к входу первого интегратора, выход которого подключен к второму входу счетчика позиций, выход которого подключен к управл ющим входам блока набора и блока управлени , при этом дополнительный выход блока набора подключе к второму ВХОДУ второго интегратора второй выход Которого подключен к второму входу блока индикации.
    Источники информации, прин тые во внимание при экспертизе
    I. Авторское свидетельство СССР №698168, кл. Н 04 О 1/30, 1979 (прототип ).
SU802910128A 1980-04-11 1980-04-11 Система адресного вызова с позиционным кодированием SU907871A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802910128A SU907871A1 (ru) 1980-04-11 1980-04-11 Система адресного вызова с позиционным кодированием

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802910128A SU907871A1 (ru) 1980-04-11 1980-04-11 Система адресного вызова с позиционным кодированием

Publications (1)

Publication Number Publication Date
SU907871A1 true SU907871A1 (ru) 1982-02-23

Family

ID=20889724

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802910128A SU907871A1 (ru) 1980-04-11 1980-04-11 Система адресного вызова с позиционным кодированием

Country Status (1)

Country Link
SU (1) SU907871A1 (ru)

Similar Documents

Publication Publication Date Title
US4049908A (en) Method and apparatus for digital data transmission
GB1481849A (en) Digital code transmission systems
SU907871A1 (ru) Система адресного вызова с позиционным кодированием
US2546974A (en) Pulse multiplex signaling system
SU1088052A1 (ru) Устройство дл передачи и приема сигналов телеуправлени
SU646453A1 (ru) Устройство групповой тактовой синхронизации
SU1790035A1 (ru) Mhoгokahaльhaя цифpobaя cиctema cbязи
SU698168A1 (ru) Система селективного вызова
RU1833907C (ru) Способ передачи и приема цифровой информации и система дл его осуществлени
SU860326A1 (ru) Устройство асинхронного сопр жени цифровых сигналов
SU813809A1 (ru) Устройство фазировани по циклам вСиСТЕМЕ пЕРЕдАчи дАННыХ
SU640438A1 (ru) Устройство синхронизации цифровых сигналов
SU944135A1 (ru) Устройство синхронизации по циклам
SU1277162A1 (ru) Устройство дл передачи цифровых сигналов с режимом сжати
SU1451719A1 (ru) Кодек дл передачи информации с помощью имитостойких последовательностей сигналов сложной формы
SU714383A1 (ru) Устройство дл формировани импульсов заданной длительности
US4800558A (en) Telephone switching system frame sync generator
SU1124442A2 (ru) Устройство тактовой синхронизации с дискретным управлением
SU1515379A1 (ru) Устройство дл формировани биимпульсного сигнала
SU547811A1 (ru) Устройство дл передачи информации
SU652718A1 (ru) Многоканальна система передачи двоичной информации с временным уплотнением
SU1336261A1 (ru) Многоканальна система св зи
RU2012045C1 (ru) Устройство для мультиплексного обмена информацией
SU564720A1 (ru) Многоканальна система передачи дискретной информации
SU1372601A2 (ru) Устройство дл формировани многопозиционных биортогональных шумоподобных сигналов