SU802970A1 - Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM - Google Patents
Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM Download PDFInfo
- Publication number
- SU802970A1 SU802970A1 SU772472761A SU2472761A SU802970A1 SU 802970 A1 SU802970 A1 SU 802970A1 SU 772472761 A SU772472761 A SU 772472761A SU 2472761 A SU2472761 A SU 2472761A SU 802970 A1 SU802970 A1 SU 802970A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- output
- information
- control
- unit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2834—Automated test systems [ATE]; using microprocessors or computers
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
Изобретение относится к вычислительной и контрольно-измерительной технике и может быть использовано для функционального контроля цифровых больших интегральных схем.
Известно устройство для функционального контроля цифровых интегральных схем, содержащее генератор контрольных сигналов, регистры сдвига, блоки коммутации, блок сравнения, блоки с эталлонной логической схемой, блок индикации [1].
Недостатком известного устройства является необходимость применения эталонной схемы.
Известно устройство для функционального контроля больших интегральных схем, содержащее блок программного управления, соединенный с блоком синхронизации, и по числу выводов контролируемой большой интегральной схемы блоки сравнения, подключенные к соответствующим выходам блока синхронизации и к большой инте- __ тральной схеме, группу регистров сдвига, управляющие входы которых подключены к соответствующим выходам блока синхронизации [2].
Недостатком этого устройства является его невысокая надежность и огра-30 ниченное быстродействие из-за наличия многоразрядного регистра сдвига на каждом выводе контролируемой ин5 тегральной схемы.
Наиболее близким к изобретению техническим решением является устройство для функционального контроля . больших интегральных схем содержащее блок программного управления, блок синхронизации и по числу выводов контролируемой большой интегральной схемы блоки формирования, первый и второй элементы И, первый и второй регистр сдвига и блок памяти, причем выход блока программного управления соединен с первым входом блока синхронизации, первый выход и второй вход которого соединен соответственно с первым входом и первым выходом всех блоков формирования, выход каждого блока памяти соединен с информационными входами первого и второго регистра, выходы которых соединены с первыми входами соответственно первого и второго элемента И, выходы каждого блока формирования соединены с соответствующим контактом контролируемой большой интегральной схемы, второй выход и третий вход блока синхронизации соединен с первым входом всех блоков памяти Гз].
Недостатком известного устройства для функционального контроля больших интегральных схем является отсутствие возможности многократного повторения-части или всей контрольной последовательности сигналов без затрат большого объема памяти.
Целью изобретения является расширение функциональных возможностей устройства за счет обеспечения многократного повторения части или всей контрольной последовательности сигналов .
Достигается это тем, что в устрой- , ство введены регистр начального адреса, регистр конечного адреса, регистр тактов, регистр циклов, блок управления режимами, блок сравнения блок управления трехразрядного сдвигового регистра, кроме того на каж- 2 дый вывод большой интегральной схемы введены трехраэрядные сдвиговые регистры, информационные входы которых соединены с выходами первого и второго элементов И, выход каждого трех- ) разрядного сдвигового регистра соединены с вторые входом блока формирования, третий выход блока синхронизации соединен с первыми входами регистра начального адреса, регистра конеч- ; ного адреса, регистра тактов, регистра циклов, регистра синхронизации, четвертый выход и четвертый вход блока синхронизации соединен соответственно с первым входом и первым вы- : ходом блока управления режимами, второй выход которого соединен с вторыми входами регистра начального адреса, регистра конечного адреса, регистра тактов, регистра циклов и регистра синхронизации, третий выход блока уп- равления режимами соединен с первым входом блока памяти режимов, второй вход которого соединен с пятым выхо- . дом блока синхронизации, выход блока памяти режимов соединен с третьим входом регистра начального адреса, регистра конечного адреса, регистра тактов, регистра синхронизации, вторые выходы регистра начального адреса, регистра конечного адреса, регистра тактов, регистра циклов и регистра синхронизации соединены с вторым входом блока управления режимами, третий выход регистра начального адреса соединен с вторыми входами всех блоков памяти, третий выход регистра конечного адреса соединен с первым входом блока сравнения, выход которого соединен с третьим входом блока управления режимами, четвертый выход которого соединен с вторым входом блока управления трехразрядного сдвигового регистра, третий выход регистра тактов соединен с вторым входом блока управления трехразрядного сдвигового регистра, выход которого сое динен с третьими входами всех блоков памяти, с управляющими входами всех трехразрядных сдвиговых регистров,, с вторыми входами всех элементов И и с управляющими входами всех первых 5 и вторых регистров сдвига, третьи выходы регистра циклов и регистра синхронизации соединены с четвертым входом блока управления режимами, второй выход одного из блоков памяти 1Q соединен с вторым входом блока сравнения.
На чертеже изображена блок-схема устройства для функционального контроля больших интегральных схем.
Устройство содержит блок программ13 ного управления 1, блок синхронизации 2 и по числу выводов контролируемой большой интегральной схемы 3 блок формирования, первый регистр сдвига 5, второй регистр сдвига 6, первый 20 элемент И 7, второй элемент И 8, блок памяти 9, трехразрядный сдвиговый регистр 10. Кроме того в состав устройства входят регистр начального адреса И, регистр конечного адреса 12, 25 регистр тактов 13, регистр циклов 14, регистр синхронизации 15, блок управления режимами 16, блока памяти режимов 17, блок управления записью 18 и блок сравнения 19.
jQ Работа устройства для функционального контроля больших интегральных схем в этом случае происходит следующим образом. Перед началом работы в контактный узел устанавливается под35 лежащая контролю большая интегральная схема 3 из блока 1 программного .управления через блок 2 синхронизации в блоки 9 памяти заносится информация о последовательности контрольных сигналов, которую необходимо подать на выводы контролируемой большой интегральной схемы, чтобы оценить ее работоспособность, в блок памяти режимов 17 заносится код режимов работы устройства. После ввода инфор45 мации в блок памяти9 и блок памяти режимов 17 управление работой блоков устройства для функционального контроля больших интегральных схем передается блоку 2 синхронизации, кото50 рый заносит информацию из блока памяти режимов 17 в регистры начального адреса 11, конечного адреса 12, тактов 13, циклов 14 и синхронизации 15. В регистр 11 заносится начальный ад55 рес выдачи информации контрольной последовательности сигналов, в регистр 12 — конечный адрес массива информации контрольной последовательности сигналов, т.е. в целом информация в регистрах 11 и 12 определяет массив информации, выдавая который на блоке 4 формирования, формируется необходимая контрольная последовательность сигналов или ее часть. В регистр 14 циклов заносится информа65 ция о числе повторений, если это не5 ό
обходимо, определенной части контроль ной последовательности сигналов, а в регистр 13 тактов заносится информация о числе тактов выдачи информации из сдвиговых регистров 5 и 6. В регистр 15 синхронизации заносится информация на сколько тактов необходимо остановить работу сдвиговых регистров 5, б, чтобы в соответствии с рисунком слова контрольной последовательности сигналов на контролируе- ._ мую схему 3 на один из ее выводов вы-*0 дать ряд тактовых импульсов.
.После занесения информации в регистры 11-15 блок синхронизации 2 выдает сигнал занесения начального адреса из регистра 11 в адресные ре- 15 гистры блоков 9 памяти информации и выдает импульсы, управляющие работой регистра 13 тактов, который в свою очередь управляет работой блока 18 управления записью из блоков 9 памя- 20 ти в сдвиговые регистры 5 . и 6 и сдвигом информации в сдвиговых регистрах 5, б и 10.
В сдвиговые регистры 5 заносится первое слово из блоков 9 памяти. Сигналом из блока управления 18 записи открываются элементы И 7 и сдвигается информация из сдвиговых регистров 5 через элементы И 7 передаются в трехразрядные сдвиговые регистры 10, с __ выходов которых информация в виде трехразрядного кода передается на блоки 4 формирования и далее на вывод контролируемой большой интегральной схемы 3.
В то время пока выполняется пере- 35 дача информации на сдвиговых регистрах 5 блок управления записью 18 производит добавления единицы к содержимому адресных регистров блока памяти 9 и в сдвиговые регистры б запи- 40 сывается второе слово из блоков памяти 9.
Блок управления записью 18 непрерывно сравнивает количество выполненных сдвигов сдвиговым регистром 5с 45 содержимым регистра тактов 13, в котором записано число сдвигов, необходимое для программируемой передачи информации из сдвиговых регистров 5 или 6, через регистры 10, блоки 4 50 формирования на контролируемую схему 3. После сдвигов последнего разряда из сдвиговых регистров 5 блок управления записью 18 закрывает элемент И 7 и открывает элемент И 8, а $$ также переключает тактовые сигналы со сдвиговых регистров 5 на сдвиговые регистры 6. Информация с выходов сдвиговых регистров через элементы И 8 заносится в трехразрядные сдвиговые регистры 10 и далее с них по- 40 ступают на блоки 4 формирования. Цикл контроля продолжается. Одновременно с этим блок управления записью добавляет единицу к содержимому адресных регистров 18. Начинается запись 65 третьего слова из блоков 9 памяти в сдвиговые регистры.5 и т.д. Так продолжается до тех пор пока величина числа адресного регистра 9 не станет равна числу, хранящемуся в регистре 12 конечного адреса. В_случае равенства возможны два режима работы. Если в регистре 14 циклов ноль и в служебном разряде слова, читаемого из блока 17 памяти, режимов тоже ноль, т.е. в .регистре 11 и 12 начального и конечного адресов заносится новая информация и ввдача ее из блоков 9 памяти и сдвиговых регистров 5 и 6 повторяется аналогично описанному выше. Если же в регистре 14 циклов записано число, отличное от нуля, то из содержимого регистра 14 вычитается единица и ранее сформированная последовательность контрольных сигналов выдается еще раз. Повторение выдачи указанной последовательности сигналов будет продолжаться до тех пор пока в регистре 14 циклов не установится ноль. После этого, если в специальном разряде управляющего слова блока памяти режимов 17 содержится ноль, то пишется содержимое регистров 11, 12 начального и конечного адресов и цикл работы устройства повторяется. Если же в управляющем слове содержится единица, то блок 2 синхронизации формирует сигнал об окончании контроля большой интегральной схемы 3 и передает его в блок 1 программного управления. Следовательно, устройство для функционального контроля больших интегральных схем за счет введения новых блоков . и соответствующее новое их соединение позволило многократно повторить одни и те же последовательности сигналов без увеличения объема памяти информации (блоков 9 памяти информации). Это повторение последовательностей сигналов крайне необходимо при функциональном контроле большого числа сложных электронных схем, например, полупроводниковых запоминающих устройств, больших интегральных схем микропроцессоров, калькуляторов и т.п. Таким образом, благодаря применению указанных узлов, расширены функциональные возможности устройства и повышена его эффективность.
Claims (3)
1.Патент Японии 48-41739,
кл. 97(7) G 01 М. кл. G Об F 11/00, опублик. 08.12.73.
2.Журнал Comouter Design 1970 12 p.p. 65-70. К D Smith a minicomputer aideduios array Tester.
3.Авторское свидетельство по за вке W 2035014/24, кл. G 06 F 15/46, 19.06.74 (прототип).
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772472761A SU802970A1 (ru) | 1977-04-08 | 1977-04-08 | Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM |
BG7838552A BG41621A1 (en) | 1977-04-08 | 1978-02-01 | Device for functional control of electronic circuits |
GR55815A GR64070B (en) | 1977-04-08 | 1978-03-28 | System for functional testing of electronic devices |
FR7809154A FR2400209A1 (fr) | 1977-04-08 | 1978-03-29 | Appareil destine a realiser des essais fonctionnels de circuits electroniques |
PL1978205799A PL121435B1 (en) | 1977-04-08 | 1978-04-04 | Apparatus for functional inspection of electronic circuits sistem |
DD78204633A DD136771A1 (de) | 1977-04-08 | 1978-04-06 | Einrichtung zur funktionskontrolle elektronischer schaltungen |
HU78GA1250A HU177211B (en) | 1977-04-08 | 1978-04-06 | Apparatus for controlling the operation of electronic circuits |
IT7841558A IT7841558A0 (it) | 1977-04-08 | 1978-04-06 | Dispositivo per il controllo di funzionamento dei circuiti elettronici. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772472761A SU802970A1 (ru) | 1977-04-08 | 1977-04-08 | Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM |
Publications (1)
Publication Number | Publication Date |
---|---|
SU802970A1 true SU802970A1 (ru) | 1981-02-07 |
Family
ID=20703602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772472761A SU802970A1 (ru) | 1977-04-08 | 1977-04-08 | Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM |
Country Status (8)
Country | Link |
---|---|
BG (1) | BG41621A1 (ru) |
DD (1) | DD136771A1 (ru) |
FR (1) | FR2400209A1 (ru) |
GR (1) | GR64070B (ru) |
HU (1) | HU177211B (ru) |
IT (1) | IT7841558A0 (ru) |
PL (1) | PL121435B1 (ru) |
SU (1) | SU802970A1 (ru) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2036316A7 (ru) * | 1969-03-10 | 1970-12-24 | Gaillard Edmond | |
US3790885A (en) * | 1972-03-27 | 1974-02-05 | Ibm | Serial test patterns for mosfet testing |
FR2330014A1 (fr) * | 1973-05-11 | 1977-05-27 | Ibm France | Procede de test de bloc de circuits logiques integres et blocs en faisant application |
US4000460A (en) * | 1974-07-01 | 1976-12-28 | Xerox Corporation | Digital circuit module test system |
US3976940A (en) * | 1975-02-25 | 1976-08-24 | Fairchild Camera And Instrument Corporation | Testing circuit |
-
1977
- 1977-04-08 SU SU772472761A patent/SU802970A1/ru active
-
1978
- 1978-02-01 BG BG7838552A patent/BG41621A1/xx unknown
- 1978-03-28 GR GR55815A patent/GR64070B/el unknown
- 1978-03-29 FR FR7809154A patent/FR2400209A1/fr active Granted
- 1978-04-04 PL PL1978205799A patent/PL121435B1/pl unknown
- 1978-04-06 IT IT7841558A patent/IT7841558A0/it unknown
- 1978-04-06 DD DD78204633A patent/DD136771A1/xx not_active IP Right Cessation
- 1978-04-06 HU HU78GA1250A patent/HU177211B/hu not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
FR2400209B1 (ru) | 1982-10-15 |
FR2400209A1 (fr) | 1979-03-09 |
BG41621A1 (en) | 1987-07-15 |
GR64070B (en) | 1980-01-21 |
DD136771A1 (de) | 1979-07-25 |
PL205799A1 (pl) | 1979-01-15 |
HU177211B (en) | 1981-08-28 |
PL121435B1 (en) | 1982-05-31 |
IT7841558A0 (it) | 1978-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4901264A (en) | Pseudo random pattern generating device | |
SU802970A1 (ru) | Устройство дл функционального конт-РОл бОльшиХ иНТЕгРАльНыХ CXEM | |
SU922773A1 (ru) | Устройство дл функционального контрол больших интегральных схем | |
SU1138799A1 (ru) | Устройство дл генерации тестовых последовательностей | |
SU1543408A1 (ru) | Устройство дл формировани тестов | |
SU1667069A1 (ru) | Микропрограммное устройство управлени | |
RU2112313C1 (ru) | Устройство для преобразования м-последовательностей | |
SU1553927A1 (ru) | Устройство дл контрол правильности соединений электромонтажа | |
SU1023314A1 (ru) | Устройство дл формировани кодовых последовательностей | |
RU2022353C1 (ru) | Устройство для определения дополнения множества | |
SU365703A1 (ru) | УСТРОЙСТВО дл ВЫПОЛНЕНИЯ ОПЕРАЦИИ ПОТЕНЦИРОВАНИЯ | |
SU1543396A1 (ru) | Генератор испытательных последовательностей | |
SU788103A1 (ru) | Генератор псевдослучайной последовательности | |
SU1233156A2 (ru) | Устройство дл контрол цифровых блоков | |
SU1529293A1 (ru) | Устройство дл формировани тестовой последовательности | |
SU1283858A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков | |
SU1354401A2 (ru) | Генератор псевдослучайных испытательных последовательностей | |
SU1424020A1 (ru) | Генератор тестов | |
SU412629A1 (ru) | ||
SU1529221A1 (ru) | Многоканальный сигнатурный анализатор | |
SU696510A1 (ru) | Генератор псевдослучайных кодов | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU1267425A1 (ru) | Микропрограммное устройство формировани тестовой последовательности | |
SU1304032A1 (ru) | Устройство дл определени детерминированных характеристик графа |