SU792254A1 - Устройство дл прерывани программ - Google Patents

Устройство дл прерывани программ Download PDF

Info

Publication number
SU792254A1
SU792254A1 SU782700952A SU2700952A SU792254A1 SU 792254 A1 SU792254 A1 SU 792254A1 SU 782700952 A SU782700952 A SU 782700952A SU 2700952 A SU2700952 A SU 2700952A SU 792254 A1 SU792254 A1 SU 792254A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
signal
request
Prior art date
Application number
SU782700952A
Other languages
English (en)
Inventor
Антонина Иннокентьевна Садовникова
Владимир Алексеевич Кудрявцев
Павел Алексеевич Осетров
Original Assignee
Предприятие П/Я Р-6429
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6429 filed Critical Предприятие П/Я Р-6429
Priority to SU782700952A priority Critical patent/SU792254A1/ru
Application granted granted Critical
Publication of SU792254A1 publication Critical patent/SU792254A1/ru

Links

Description

(54) УСТРОЙСТВО ДЛЯ ПРЕРЫВАНИЯ ПРОГРАММ
Изобретение относитс  к области вычислительной техники и может быть использовано в вычислительных машинах в качестве устройства прерывани  программ. Известны устройства дл  прерывани  1, содержащие два триггера, дв элемента И и элемент задержки. Недостаток этих устройств состоит в низкой достоверности функционировани , в результате чего запросы на прерывание, возникшие в момент сброса регистра прерывани , могут быть .потер ны. Наиболее близким к изобретению по сущности технического решени   вл етс  устройство 2} управлени  прерыванием программ, содержащее в каждом канале три триггера, два элемента И, элемент НЕ и формировггтель выходного сигнала, два входа которог соединены с соответствующими входами устройства, вход запроса которого соединен с первым входом первого три гера , выходом подключенного к перво му входу первого элемента И, первым и вторым выходами подсоединенного со ответственно к первым входам перво го и второго элементов И, а вторым входом - к третьему входу формировател  выходных сигналов, выход которого  вл етс  выходом зан тости канала устройства, ко второму входу второго элемента И, выходу подтверждени  выборки устройства и к первому выходу третьего триггера, первый и второй входы которого соединены соответственно со вторым входом формировател  выходных сигналов и выходом первого элемента И, вторым и третьим входами подключенного соответственно к первому выходу второго триггера и через элемент НЕ ко второму выходу первого триггера, а четвертым входом- к третьему входу второго элемента И, соединенного выходом с первым входом второго триггера, ко второму входу второго элемента И и второму входу формировател  выходных сигналов. Недостаток этого устройства заключаетс  в нцзкой достоверности функционировани , вследствие чего могут быть потер ны запросы, возникающие в периоды между выдачей первого запроса и началом его обслуживани  . Цель изобретени  состоит в повы:шении достоверности функционировани  устройства.
Поставленна  цель достигаетс  тем что в устройство, содержащее в каждом канале три триггера и два элемента И, причем счетный цход первого триггера соедин ен с соответствующим входом запроса устройства, единичный выход - с соответствующим выходом идентификации устройства, а нулевой вход - со входом сброса устройства и первым входом пер ,вого элемента И, выход которого ,, соединен со счетным входом второго триггера, подключенного входом сброса к выходу второго элемента И,первый вход которого соединен с единичным выходом первого триггера, введены третий элемент И и элемент задерж ки. При этом нулевой вход третьего триггера соединен со входом сброса устройства, нулевой выход - с первым входом третьего элемента И, выход которого  вл етс  выходом -наличи  сбо  устройства, счетный вход - со вторым входом первого элемента И, со счетным входом второго триггера и через элемент задержки со вторым входом третьего элемента И, а еди ичный вход - с единичным входом первого триггера, единичным выходом второго триггера и вторым входом второго элемента И.
На-чертеже представлена блоксхема устройства.
Она содержит в каждом канале триггеры 1, 2 и3, элементы И 4, 5 и б и элемент 7 задержки, входы 8 запросов на прерывание от внешних устройств, вход 9 сброса, выходы 10 идентификации и выходы 11 наличи  Сбо .
Устройство работает следующим образом.
Сигналы запроса на прерьгаание от внешних устройств (ВУ) поступают на соответствун цие входы 8,перевод  тргеры 1 и 3 в единичное состо ние, после чего на соответствующих выходах 10, устанавливаютс  сигналы, которые ЭВМ воспринимает как сигНёшы прерывани . В соответствующий момент ЭВМ читает состо ние регистра прерываний (триггеров 1 всех канлов ) , после чего выдает сигнал на вход 9 дл  сброса триггеров 1 и 3 всех каналов. Если в течение действи  сигнала сброса на входе 9 по какому-либо входу 8 поступит запрос от ВУ, то этот запрос поступит на открытый элемент И 4 и переведет в единичное состо ние триггер 2, с выхода которого сигнал осуществит переключение триггеров 1 и 3 в единичное состо ние после сн ти  сиг нала на входе 9. Переход триггера
1в единичное состо ние вызовет по вление сигнала на выходе 10 соответствующего канала и сброс триггера
2через элемент И 6. Если после поступлени  первого запроса до по влени  сигнала сброса на входе 9 на тот же самый вход 8 подаетс  второй запрос, то задержанный сигнал этого запроса и сигнал с нулевого выхода триггера 3 сформируют на выходе 11 элемента И 6 сигнал наличи  сбо .
Таким образом, устройство обеспечивает фиксацию запросов, поступающих в период действи  управл ющих сигналов от ЭВМ, и формирование сигналов сбо  при задержках со стороны ЭВМ, что повышает достоверность работы устройства.

Claims (2)

1.Авторское свидетельство СССР 451993, кл. G 06 F 9/18, 1972.
2.Авторское свидетельство СССР по за вке f 2646879/18-24,
кл.. G 06 F 9/18, 05,07.79 (прототип)
SU782700952A 1978-12-25 1978-12-25 Устройство дл прерывани программ SU792254A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782700952A SU792254A1 (ru) 1978-12-25 1978-12-25 Устройство дл прерывани программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782700952A SU792254A1 (ru) 1978-12-25 1978-12-25 Устройство дл прерывани программ

Publications (1)

Publication Number Publication Date
SU792254A1 true SU792254A1 (ru) 1980-12-30

Family

ID=20800320

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782700952A SU792254A1 (ru) 1978-12-25 1978-12-25 Устройство дл прерывани программ

Country Status (1)

Country Link
SU (1) SU792254A1 (ru)

Similar Documents

Publication Publication Date Title
ES479374A1 (es) Circuito de bloqueo-vigilancia en sistemas de tratamiento de datos.
KR850006745A (ko) 프로세서간 결합방식
SU792254A1 (ru) Устройство дл прерывани программ
SU840908A1 (ru) Многоканальное устройство приоритета
SU1487053A1 (ru) Устройство для сопряжения эвм с.абонентом
SU857965A1 (ru) Абонентский пункт
SU1015496A1 (ru) Коммутирующее устройство
SU1566350A1 (ru) Устройство приоритета
SU1061142A1 (ru) Устройство запуска программ
SU1698889A1 (ru) Двухвходовое устройство приоритета
SU1341636A1 (ru) Устройство дл прерывани программ
SU1124301A1 (ru) Многоканальное устройство дл прерывани программ
SU781814A1 (ru) Устройство управлени
SU551640A1 (ru) Устройство дл сравнени частоты сигналов
SU1539776A1 (ru) Устройство микропрограммного управлени
SU842790A1 (ru) Устройство дл сравнени чисел
SU1280631A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU943730A1 (ru) Микропрограммное устройство управлени
SU780202A1 (ru) Пересчетное устройство
SU805310A1 (ru) Многоканальное устройство приоритета
SU1374225A1 (ru) Многоканальное устройство приоритета
SU717768A1 (ru) Устройство прерываний цифровой вычислительной машины
SU758155A1 (en) Program interrupting device
SU930751A1 (ru) Устройство дл выделени серий импульсов
SU481894A1 (ru) Устройство дл ввода информации