SU786033A1 - Устройство дл формировани опорной частоты - Google Patents

Устройство дл формировани опорной частоты Download PDF

Info

Publication number
SU786033A1
SU786033A1 SU782692477A SU2692477A SU786033A1 SU 786033 A1 SU786033 A1 SU 786033A1 SU 782692477 A SU782692477 A SU 782692477A SU 2692477 A SU2692477 A SU 2692477A SU 786033 A1 SU786033 A1 SU 786033A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
comparison unit
inputs
Prior art date
Application number
SU782692477A
Other languages
English (en)
Inventor
Наталья Александровна Карабчевская
Александр Сергеевич Чистяков
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU782692477A priority Critical patent/SU786033A1/ru
Application granted granted Critical
Publication of SU786033A1 publication Critical patent/SU786033A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

1
Изобретение относитс  к технике св зи и может использоватьс  дл  синхронизации передатчика с приемником .
Известно устройство формировани  опорной частоты, содержащее формирователь импульсов, коммутируемый делитель , пороговый блок, блрк задержки и счетчик ij .
Однако такое устройство имеет невысокую точность и небольшой диапазон рабочих частот.
Цель изобретени  - расширение- рабочего диапазона частот. Дл  этого в устройство формировани  опорной частоты, содержащее формирователь импу.г1ьсов, коммутируемый делитель, пороговый блок, 5лок задержки и счетчик, введены блок сравнени  и элемент ИЛИ, причем выход формировател  импульсов через последовательно соединенные пороговый блок,блок задержки , блок сравнени , элемент ИЛИ и счетчик подключен к другому входу элемента ИЛИ и входу коммутируемого делител , другой вход которого соединен с выходом формировател  импуль-сов , вторым входом блока сравнени  и другим входом блока задержки, а выход порогового блока подключен к
входу блока сравнени , другой вход которого подключен к другому входу счетчика, выход коммутируемого делител  подключен к четвертому входу блока сравнени , причем на вход формировател  импульсов и другой вход порогового блока подан входной сигнал; блок сравнени  состоит из объединенных по первому и второму входам первого элемента И и элемента ИЛИ-HEj
10 выходы KOTOpaJX через последовательно соединенные элемент ИЛИ, второй элемент И подключены к первому входу третьего и-четвертогоэлементов И, вторые входы которых объединены, при
IS этом входы элемента ИЛИ-НЕ, другой вход второго элемента И, вторые входы и выходы третьего и четвертого элементов И  вл ютс  соответственно входами и выходами блока
20 сравнени .
На фиг. 1 дана структурна  электрическа  схема предлагаемого устройства на фиг. 2 - временные диаграммы , по сн ющие работу устройства.
25
Устройство содержит формирователь 1 импульсов, коммутируемый делитель 2, пороговый блок 3, блок 4 задержки, счетчик 5, блок 6 сравнени , элемент 30 ИЛИ 7, блок 6 сравнени , состо щий
из элементов И 8-11, элемента ИЛИ-НЕ 12 и элемента ИЛИ 13.
Устройство формировани  опорной частоты работает следующим образом.
Случайный биимпульсный сигнал поступает на вход формировател  1,стробируемого импульсами двойной тактовой частоты, при этом осуществл етс  формирование импульсов сигнала пр моугольной формы (фиг. 2а). Импульсный сигнал двойной тактовой частоты (.фиг. 2г) поступает на коммутируемый делитель 2, на выходе которого формируетс  опорный сигнал тактовой частоты (фиг. 2ж), поступающий на один из входов блока 6 сравнени .На второй вход блока б сравнени  поступает сформированный сигнал с порогового блока 3 (фиг.2а),а на третийтот же сигнал, но задержанный блоком 4 на половину периода тактовойЧастоты (фиг. 26). На четвертый вход блока 6 поступает импульсный сигналдвойной тактовой частоты (фиг. 2г).
Работа блока 6 основана на особенности биимпульсного сигнала,заключающейс  в следующем: значени  биимпульсного сигнала в обеих половинах тактового периода всегда различны .Таким образом,совпадение значений биимпульсного сигнала в обеих половинах тактового периода свидетельствует либо о нарушении закона кодировани , либо о режиме обратной работы устройства формировани  опорной частоты. Блок 6 сравнивает значение бинмпульсного сигнала в первой половине тактового периода с его значением во второй половине этого же периода. При совпадении значений биимпульсного сигнала в обеих половинах тактового периода на первом выходе блока 6 сравнени  по вл етс  импульс ошибки (фиг. 2з), прохЬд щий на вход счетчика 5. При совпадении значений биимпульсного сигнала в соседних половинах смежных периодов на втором выходе блока 6 сравнени  по вл етс  импульс сброса (фиг. 2и). В параллельно соединенных элементах ИЛИ-НЕ 12 и И 8 происходит сравнение значени  биимпульсного сигнала с выхода порогового блока 3 со значением этого сигнала после задержки на половину периода тактовой частоты (фиг, 26). При совпадении .значений этих сигналов на выходе элемента ИЛИ 13 .по вл етс  импульсHfctia ..сигнал (фиг. 2в) . Этот сигнал стробируетс  в элементе И 9 импульса .ми- х войной тактовой частоты (фиг. 2г) , в результате чего гтолучаетс  сигнал (фиг. 2е). Стробирование необходимо дл  обеспечени  работоспособности устройства независимо от разброса параметров элементов,их старени  и температурных условий.
Простробировапный сигнал объедин етс  на элементах И 10, 11 с выход
ным сигналом тактовой частоты Кфиг. 2)i() , причем при совпадении импульсов этих сигналов на выходе элемента И 10 по вл етс  импульс сброса. Если импульс сигнала (фиг. 2е) не совпадает с импульсами тактовой частоты (фиг. 2ж), то на выходе элемента И 11 по вл етс  импульс ошибки (фиг. 2з).
Дл  повышени  помехозащищенности устройства от ошибок в законе кодировани  применен счетчик 5, на выходе которого после приема К импульсов ошибки по вл етс  сигнал (фиг. 2к), мен ющий фазу тактовой частоты на 180° и сбрасывающий счетчик 5 в нулевое состо ние, тем самым подготавлива  его к дальнейшей работе. Число К определ етс  необходимой помехозащищенностью устройства и временем вхождени  его в синхронизм . Изменение фазы тактовой частоты происходит за счет того, что импульс с выхода счетчика 5 добавл етс  в последовательность двойной тактовой частоты, поступающую на вход коммутируемого делитеЛ  2. Импульсы сброса (фиг. 2и), по вл ющиес  на выходе блока 6, свидетельствуют о правильном выборе фазы тактовой частоты и сбрасывают счетчик 5 в нулевое состо ние. Импульс с выхода счетчика 5 оказываетс  задержанным по времени относительно импульса двойной тактовой частоты за счет собственных задержек счетчика 5. Эта задержка обеспечивает формирование сигнала (фиг. 2д), который поступает на вход коммутируемого делител  2 .
Устройство формировани  опорной частоты может использоватьс  дл  обнаружени  ошибок в принимаемом биимпульсном сигнале. При этом сигнал, свидетельствующий о по влении ошибки , снимаетс  с выхода элемента И .11.
Устройство формировани  опорного сигнала по сравнению с прототипом более просто, может быть технически легче реализовано в широком диапазоне частот, в частности на низких и средних частотах, где наиболее целесообразно использование биимпульсного сигнала. Устройство обладает меньшим временем восстановлени  синхронизма при том же объеме пам ти счетчика 5 за счет подготовки счетчика 5 к дальнейшей работе после сбо  синхронизма устройства.

Claims (2)

1. Устройство формировани  опорной частоты, содержащее, формирователь импульсов, коммутируемый делитель , пороговый блок, блок задержки и счетчик, отличающеес 
тем, что, с целью расширени  рабочего диапазона частот, в устройство введены блок сравнени  и элемент ИЛИ причем выход формировател  импульсов через последовательно соединенные пороговый блок, блок задержки , блок сравнени , элемент ИЛИ и счетчик подключен к другому входу элемента ИЛИ и входу коммутируемого делител , другой вход которого соединен с выходом формировател  импульсов, вторым входом блока сравнени  и с другим входом блока задержки, а выход порогового блока подключен к входу блока сравнени , другой выход которого подключен к другому входу счетчикаrf а выход коммутируемого делител  подключен к четвертому входу блока сравнени , причем на вход формировател  импульсов и другой вход порогового блока подан входной сигнал
2. Устройство по п. 1,о т ли чающеес  тем, что блок сравнени  состоит из объединенных по первому и второму входам первого элемента И и элемента ИЛИ-НЕ, выходы которых через последовательно-соединенные элемент ИЛИ и второй элемент И подключены к первому входу третьего и четвертого элементов И, вторые входы которых объединены, при этом входы элемента ИЛИ-НЕ, другой вход второго элемента И, вторые входы и выходы третьего и четвертого элемен0 тов И  вл ютс  соответственно входами и выходами блока сравнени .
Источники информации, прин тые во внимание при экспертизе
5
1. Порохов О. Н. Некоторые вопросы построени  устройств синхронизации в каналах передачи биимпульсных сигналов. Доклад на конференции, пос-.
0 в щенной 50-летию ЦНИИС. М., 1968 (прототип).
L1
1П|1 ФФП|1Л|Ш|1Л|
тл|1п|ш ш||111|ш
М
м
а
SU782692477A 1978-12-04 1978-12-04 Устройство дл формировани опорной частоты SU786033A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782692477A SU786033A1 (ru) 1978-12-04 1978-12-04 Устройство дл формировани опорной частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782692477A SU786033A1 (ru) 1978-12-04 1978-12-04 Устройство дл формировани опорной частоты

Publications (1)

Publication Number Publication Date
SU786033A1 true SU786033A1 (ru) 1980-12-07

Family

ID=20796835

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782692477A SU786033A1 (ru) 1978-12-04 1978-12-04 Устройство дл формировани опорной частоты

Country Status (1)

Country Link
SU (1) SU786033A1 (ru)

Similar Documents

Publication Publication Date Title
SU1003773A3 (ru) Устройство приема и кодировани сигналов дл идентификации объектов
US4100531A (en) Bit error rate measurement above and below bit rate tracking threshold
JPS6326930B2 (ru)
KR880702022A (ko) 데이터통신 시스템용 모뎀
SU786033A1 (ru) Устройство дл формировани опорной частоты
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
FI65679C (fi) Fjaerregleringsmottagare av raeknartyp med brusimmunitetssystem
JP3227700B2 (ja) 情報伝達方式
US3588883A (en) Encoder/decoder system for a rapidly synchronizable binary code
SU1385315A1 (ru) Устройство дл передачи и приема цифровой информации
SU980301A1 (ru) Резервированный генератор
SU788411A1 (ru) Устройство коррекции фазы
SU1755377A1 (ru) Устройство дл обнаружени ошибок при передаче данных по телефонному каналу
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
SU801289A1 (ru) Устройство фазировани по цик-лАМ
RU1810991C (ru) Приемник бипол рных импульсов
RU2143788C1 (ru) Устройство автоматической коммутации каналов связи
SU516197A1 (ru) Устройство передачи команд управлени синхронными системами радиосв зи
SU1124442A2 (ru) Устройство тактовой синхронизации с дискретным управлением
SU598226A1 (ru) Устройство дл синхронизации контрольного и эталонного цифровых сигналов
SU1653167A1 (ru) Устройство дл приема двоичной информации
KR0137059B1 (ko) 고속 전송 시스템의 경보발생장치
SU1376260A1 (ru) Устройство дл приема относительного биимпульсного сигнала
JPS6326429B2 (ru)
RU2000668C1 (ru) Устройство дл межканального фазировани систем передачи данных