RU2000668C1 - Устройство дл межканального фазировани систем передачи данных - Google Patents

Устройство дл межканального фазировани систем передачи данных

Info

Publication number
RU2000668C1
RU2000668C1 SU5006673A RU2000668C1 RU 2000668 C1 RU2000668 C1 RU 2000668C1 SU 5006673 A SU5006673 A SU 5006673A RU 2000668 C1 RU2000668 C1 RU 2000668C1
Authority
RU
Russia
Prior art keywords
input
output
channel
elements
error protection
Prior art date
Application number
Other languages
English (en)
Inventor
Александр Викторович Макарычев
Original Assignee
Александр Викторович Макарычев
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Александр Викторович Макарычев filed Critical Александр Викторович Макарычев
Priority to SU5006673 priority Critical patent/RU2000668C1/ru
Application granted granted Critical
Publication of RU2000668C1 publication Critical patent/RU2000668C1/ru

Links

Abstract

Использование: о технике передачи данных. Сущность изобретени : устройство содержит блоки 1 и 2 защиты от ошибок, дешифраторы 3 и 4 комбинаций смежно- группового кода, элементы И 5 и 6. элементы ИЛИ 7 и 8, 13-15, блок 9 определени  разности времени распространени , регистр 10 сдвига, элементы запрета 11 и 12, делитель частоты 16, блок 17 элементов И. Устройство обеспечивает ввод задержки в короткий канал только при совпадении измеренной величины разности времени распространени  в К тактах подр д. Это позвол ет повысить точность фазировани  и достоверность принимаемой информации путем выбора соответствующего коэффициента делени  делител  частоты. 2 ил.

Description

IKOHQ/I
73
С
го
О
о о о о
00
о
Изобретение относитс  к технике передачи данных и направлено на повышение точности межканального фазировани  в системах передачи данных и достоверности принимаемой информации.
Цель изобретени  - повышение точности межканального фазировани  и достоверности принимаемой информации.
На фиг.1 представлена структурна  электрическа  схема устройства дл  межканального фазировани  систем передачи данных; на фиг.2 - временные диаграммы, по сн ющие его работу.
Устройство дл  межканального фазировани  систем передачи данных содержит первый и второй блоки 1 и 2 защиты от ошибок, первый и второй дешифраторы 3 и 4 комбинаций смежно-группового кода, первый и второй элементы И 5 и 6. первый и второй элементы ИЛИ 7 и 8, блок 9 определени  разности времени распространени , регистр 10 сдвига, первый и второй элементы запрета 11 и 12. третий - п тый элементы ИЛИ 13-15. делитель 16 частоты, блок 17 элементов И. Полученные из первого и второго каналов кодовые комбинации поступают на блоки 1 и 2 защиты от ошибок. Поскольку каналы устройства идентичны, рассмотрим работу одного из них (первого). После проверки комбинации на принадлежность коду блок 1 защиты от ошибок выдает сигнал Неверно - О или Верно - 1 (в зависимости от того, обнаружены или нет ошибки в принимаемой комбинации), который поступает на втгрой вход элемента ИЛИ 7. Если полученна  комбинаци  не принадлежит смежно-групповому коду, то с выхода дешифратора комбинаций смежно- группового кода поступает сигнал О на второй вход элемента И 5, а с выхода элемента И 5 на первый вход элемента ИЛИ 7 поступает также сигнал О. При этом выходной сигнал элемента ИЛИ 7 будет повтор ть сигнал, поступающий по второму входу (Верно - 1 - Неверно - О). С выхода элемента ИЛИ 7 сигнал поступает на первый вход блока 1 защиты от ошибок в качестве сигнала выдачи информации потребителю (Верно) или перехода системы передачи данных (СПД) в режим переспроса и повторени  (Неверно). Обнаружив комбинацию смежно-группового кода (на фиг.2а, б эти комбинации помечены точками), дешифратор 3 выдает сигнал 1 на второй вход элемента И 5 (см. фиг.2в). При этом на второй вход элемента ИЛИ 7 с второго выхода блока 1 защиты от ошибок поступает сигнал Неверно (О), гак как комбинаци  смежно-группового кода не  вл етс  разрешенной дл  используемого в
СПД кода. Дл  того, чтобы исключить формирование сигнала переспроса по комбинации смежно-группового кода, на первый вход элемента И 5 с первого выхода блока 1
защиты от ошибок поступают тактовые импульсы (см. фиг.2 г), период следовани  которых равен периоду следовани  комбинаций смежно-группового кода, а местоположение на оси времени жестко прив зано к первому
выходному сигналу дешифратора. Таким образом , на выходе элемента И 5 формируетс  1 только в случае совпадени  импульсов с выхода дешифратора 3 и первого выхода блока 1 защиты от ошибок (см. фиг.2д). По
этому сигналу на выходе элемента ИЛИ 7 формируетс  сигнал Верно 1, вызывающий выдачу комбинации смежно-группового кода потребителю с одновременным восстановлени  инвертированного при передаче разр да (сигнал 1 с выхода элемента И 5 поступает на второй вход блока 1 защиты от ошибок, где производ т инвертирование соответствующего разр да).
Единичный сигнал с выхода дешифратора 3, периым обнаружившего комбинацию смежно-группового кода (см. фиг.2а, в), поступает на первый вход блока 9 определени  разности времени распространени . При обнаружении аналогичной комбинации
(см. фиг 26) дешифратором 4 второго канала сигнал с его выхода (см. фиг.2е) поступает на второй вход блока 9 определени  разности времени распространени . В результате на выходе блока 9 определени  разности времени распространени  формируетс  сигнал , код которого соответствует измеренной оеличине временного рассогласовани  каналов (см. фиг.2м). Предположим, что перва  обнаруженна  во втором канале
комбинаци  смежно-группового кода  вл етс  ложной (сформировалась из информационной за счет воздействи  помех в канале св зи). На фиг.26 эта комбинаци  помечена точкой со звездочкой. В этом случае измеренна  разность времени распространени  (РВР) (см, фиг.2м  вл етс  ложной и соответствующа  ей задержка не должна вводитьс  п канал. В предлагаемом устройстве выходной сигнал блока 9 определени  размости времени распространени  подаетс  на регистр 10 сдвига через блок 17 элементов И, который не пропускает данный сигнал до тех пор, пока на выходе делител  16 частоты не по витс  единичный сигнал (импульс ). Этот сигнал будет сформирован только после совпадени  значений измеренной РВР в К тактах подр д. Рассмотрим, как это происходит дл  случа  К 2 (у 2 К-1-3)
Тактовый импульс с первого выхода блока 1 защиты от ошибок (см. фиг.2г) поступает на первый вход четвертого элемента ИЛИ t4, выходной сигнал которого запускает делитель 16 частоты. На второй вход чет- вертого элемента ИЛИ 14 поступает тактовый импульс с первого выхода блока 2 защиты от ошибок (см. фиг.2ж). Следовательно , на вход делител  16 частоты поочередно поступают тактовые импульсы первого и второго каналов (см. фиг.2и). Делитель 16 частоты уменьшает частоту поступающих импульсов в три раза ( у 3), т.е. выдает выходной импульс, совпадающий по времени с четвертым входным импульсом. Однако поскольку РВР в первом такте измерена неверно (см. фиг.2а,б). то в момент по влени  второго тактового импульса второго канла (см. фиг.2ж) на выходе дешифратора 3 комбинации смежно-группового кода импульса не будет (см. фиг.2е). Это приведет к тому, что в этот момент времени нулевой сигнал с выхода элемента И 6 (см.фиг.2з) поступит на управл ющий вход элемента запрета 12 и второй тактовый импульс вто- рого канала (см. фиг.2ж) пройдет через элемент запрета 12 (см, фиг.2к) на третий элемент ИЛИ 13. Выходной сигнал элемента ИЛИ 13 (см. фиг.2л) производит сброс устройств формировани  тактовых импуль- сов в блоках 1 и 2 защиты от ошибок, сброс кода измерен ной разности времени распространени  в блоке 9 и сброс делител  16 частоты через элемент ИЛИ 15 (см. фиг.2н), Таким образом, процесс измерени  РВР на- чинаетс  заново, однако первой теперь будет обнаружена треть  комбинаци  смежно-группового кода во втором канале (см. фиг.26). Поскольку очередна  комбинаци  смежно-группового кода в первом капа- ле будет теперь отсто ть от предыдущей комбинации смежно-группового кода со втором канале на величину, превышающую максимально возможную РВР (первый канал ПД короче второго - см. фиг,2а,б), то произойдет переполнение и сброс показаний блока 9 определени  разности времени распространени , а сигнал сброса с его второго выхода через элемент ИЛИ 15 (см. фиг.2н) производит сброс делител  16 час- тоты. Процесс измерени  РВР начинаетс  заново с третьей комбинации смежно-группового кода о первом канале (см. фиг.2а, б).
Поскольку в дальнейшем измеренна  величина РВР (на фиг.2а, б эта величина составл ет три кодовые комбинации) подтверждаетс  в очередном такте, то с выхода делител  16 частоты на второй вход блока
17 элементов И поступает импульс (см. фиг.2п). разрешающий выдачу кода разности времени распространени  на регистр 10 сдвига и ввод соответствующей задержки в короткий (первый) канал передачи данных.

Claims (1)

  1. Формула изобретени  Устройство дл  межканэльного фазировани  систем передачи данных, содержащее блок определени  разности времени распространени , регистр сдвига и два канала , каждый из которых содержит блок защиты от ошибок, дешифратор комбинаций смежно-группооого кода, элемент И и элемент ИЛИ. выход которого подключен к первому входу блока защиты от ошибок, первый выход которого подключен к первому входу элемента И, выход которого подключен к первому входу элемента ИЛИ и второму входу блока защиты от ошибок, второй и третий выходы которого подключены соответственно к второму входу элемента ИЛИ и входу дешифратора комбинаций смежно-группового кода, выход которого подключен к второму входу элемента И, при этом выходы дешифраторов комбинаций смежно-группового кода каждого канала подключены соответственно к первому и второму входам блока определени  разности времени распространени , отличающеес  тем, что введены третий, четвертый и п тый элементы ИЛИ, делитель частоты и блок элементов И, а в каждый канал - элемент запрета, к первому и второму входам которого подключены соответственно первый выход блока защиты от ошибок и выход элемента И, при этом выходы элементов запрета первою и второго каналов подключены соответственно к первому и второму входам третьего элемента ИЛИ, выход которого подключен к третьим входам блоков защиты от ошибок первого и второго каналов, первому входу п того элемента ИЛИ и третьему входу блока определени  разности времени распространени , первый и второй выходы которого подключены соответственно к второму входу п того элемента ИЛИ и первому входу блока элементов И, выход которого подключен к входу регистра сдвига, при этом первые выходы блоков защиты от ошибок первого и второго каналов подключены соответственно к первому и второму входам четвертого элемента ИЛИ, выход которого, а также выход п того элемента ИЛИ подключены соответственно к первому и второму входам делител  частоты, выход которого подключен к второму входу блока элементов И.
    Фиг. 2
SU5006673 1991-08-14 1991-08-14 Устройство дл межканального фазировани систем передачи данных RU2000668C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5006673 RU2000668C1 (ru) 1991-08-14 1991-08-14 Устройство дл межканального фазировани систем передачи данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5006673 RU2000668C1 (ru) 1991-08-14 1991-08-14 Устройство дл межканального фазировани систем передачи данных

Publications (1)

Publication Number Publication Date
RU2000668C1 true RU2000668C1 (ru) 1993-09-07

Family

ID=21587516

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5006673 RU2000668C1 (ru) 1991-08-14 1991-08-14 Устройство дл межканального фазировани систем передачи данных

Country Status (1)

Country Link
RU (1) RU2000668C1 (ru)

Similar Documents

Publication Publication Date Title
JPS6340080B2 (ru)
US3721906A (en) Coded pulse pair detector with improved detection probability
RU2000668C1 (ru) Устройство дл межканального фазировани систем передачи данных
RU2722462C1 (ru) Многоканальная система для сейсмических исследований
RU2099887C1 (ru) Способ передачи команд управления между объектами, разнесенными в пространстве, и устройство для его осуществления
JP3408486B2 (ja) 装置間の同期回路
RU2030831C1 (ru) Устройство для формирования импульсных последовательностей
SU1633494A1 (ru) Устройство дл декодировани фазоманипулированного кода
JPS6025934B2 (ja) 同期制御方式
SU1688438A1 (ru) Устройство дл приема и передачи данных
SU1022205A1 (ru) Устройство дл приема команд телеуправлени
SU1142897A1 (ru) Устройство измерени количества проскальзываний
SU1249558A1 (ru) Система дл передачи и приема информации
SU551797A1 (ru) Устройство дл выделени экстремумов временных интервалов
SU465748A1 (ru) Способ фазировани при передаче информации циклическим кодом
SU1535218A1 (ru) Устройство дл телеуправлени
SU642854A1 (ru) Устройство приема дискретной информации
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU482788A1 (ru) Устройство дл приема телемеханической информации
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU843301A1 (ru) Устройство формировани сигнала кадровойСиНХРОНизАции
SU959131A1 (ru) Устройство дл приема и передачи цифровой информации
SU436452A1 (ru) Селектор асинхронных сигналов
SU640284A1 (ru) Устройство дл приема командной информации
SU1085005A2 (ru) Устройство дл цикловой синхронизации