SU1385315A1 - Устройство дл передачи и приема цифровой информации - Google Patents

Устройство дл передачи и приема цифровой информации Download PDF

Info

Publication number
SU1385315A1
SU1385315A1 SU864150740A SU4150740A SU1385315A1 SU 1385315 A1 SU1385315 A1 SU 1385315A1 SU 864150740 A SU864150740 A SU 864150740A SU 4150740 A SU4150740 A SU 4150740A SU 1385315 A1 SU1385315 A1 SU 1385315A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
pulse
trigger
Prior art date
Application number
SU864150740A
Other languages
English (en)
Inventor
Сурен Смбатович Манучарян
Юрий Иванович Авакян
Original Assignee
Научно-Производственное Объединение Министерства Хлебопродуктов Армсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Производственное Объединение Министерства Хлебопродуктов Армсср filed Critical Научно-Производственное Объединение Министерства Хлебопродуктов Армсср
Priority to SU864150740A priority Critical patent/SU1385315A1/ru
Application granted granted Critical
Publication of SU1385315A1 publication Critical patent/SU1385315A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к электросв зи. Цель изобретени  - увеличение дальности передачи цифровой ин({юрмаиии при сохранении макс, скорости обмена. Устр-во содержит передатчик 4, трансформатор 5, блок 6 согласовани , диф. усилитель 7, компараторы 8 и 9. Введены формирователь импульсов (ФИ) 1. триггеры 2 и 3. улрав- л емый г-р IO импульсов, эл-т II задержки, одновибратор 12, коммутаторы (К) 13 и 14. ФИ 1 представл ет собой сдвоенный од- fioBHfipaTop с двум  запускающими входами . При запуске по одному из входов блокируетс  др. 1о информац. входам поступает двоична  информаци  с периодом Т и длительностью импульсов Т/4. При помощи К 13 и 14 происходит селекци  импульсов. Если импульс сформирован управлением компаратора 8, то направл етс  иа выход К 13, импульс одновибратора - на выход К 14. Если импульс сформирован управлением компаратора 9 - на выход К 14, импульс одновибратора 12 - иа выход К 13. В результате на выходах К 13 и 14 двоична  информаци  соответствует сочетанию на информац. входах, только импульсы сдви- лу/ы на Т/14. Эта мера прин та дл  выве- де1П1  информац. импульса из зоны изменени  фазы компараторов 8 и 9 дл  исключени  формировани  ложного сигнала. 2 ил. ю (Л

Description

00 00 СП
оо
ел
Й/г. i
Изобретение относитс  к электросв зи и может быть использовано в вычислительной технике дл  обмена информацией групповым и перефирийными узлами.
Цель изобретени  - увеличение даль- с ности передачи цифровой информации при сохранении максимальной скорости обмена.
На фиг. 1 изображена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 - временна  диаграмма. .
Устройство дл  передачи.и приема циф- ровой информации содержит формирователь 1 импульсов, первый и второй триггеры 2 и 3, передатчик 4, трансформатор 5, блок 6 согласовани , дифференциальный усилитель 7, первый и второй компараторы 8 и 9, 15 управл емый генератор 10 импульсов, элемент 11 задержки, одггавибратор 12 и первый и второй коммутаторы 13 и 14. .
Устройство работает следующим образом .
Формирователь 1 импульсов представ- л ет из себ  сдвоенный одновйбратор с двум  запускающими входами и при запуске по одному из Входов блокируетс  другой вход, так как имеет установочный R-вхОд. По информационным входам поступает дно- 25 ична  информаци  (фиг. 2а,б) с. периодом Т и длительностью импульсов, равной Т/4. Если первый разр д слова единица, тогда сигнал па одном входе опережает сигнал на другом входе на четверть такта и запускаетс  перва  часть формировател  I импульсов и на его первом выходе формируетс  импульс с длительностью, равной трем четверт м периода (фиг. 2в), который ус- танавливает триггер 2 в единичное состо ние . В исходном состо нии триггеры 2 и 3 установлены в нулевое положение и в ре жиме передачи на управл ющем входе устройства низкий уровень, т.е. открыты первый и второй входы (информационные) передатчика 4 и закрыты управл ющие входы (стробирующие) компараторов 8 и 9. Низкий 40 уровень на выходе триггера 2 (фиг. 2д) запускает передатчик 4, и на первой обмотке трансформатора 5 формируетс  положительный уровень относительного конца обмотки (фиг. 2ж), если второй разр д ноль, запус- каетс  формирователь 1 имцульсов, импульс на его втором выходе (фиг. 2г) устанавливает триггер 3 в единичное состо ние. Низкий уровень на выходе триггера 3 (фиг. 2е) запускает передатчик 4, а положительный фронт на единичном втором выходе тригге- 50 ра 3 возвращает триггер 2 в исходное состо ние , при этом формируетс  отрицательный фронт первого разр да в первой обмотке трансформатора 5 и происходит измене- иие фазы с переходом через нейтраль. Длительность отрицательного импульса, соот- 55 ветстнующего «О, также равна периоду Т. Если в слове имеетс  подр д несколько единиц или нулей, длительность разр дов суммируютс  при помощи триггеров 2 и 3 (фи.г. 2д, е, права  часть), т.е. формирователь 1 импульсов запускаетс  только по одному из входов, и импульс на его выходе подтверждает прежнее состо ние состо ние соответствующего триггера 2 или 3.
В результате каждый двоичный разр д информационного слова представл етс  дл  передачи в линию пр моугольным импульсом с длительностью, равной одному периоду Т, причем единицы представл ютс  положительными импульсами, а нули - отрицательными , с изменением фазы, т.е. применен метод кодировани  без возврата на нуль, без паузы между разр дами.
После передачи каждого слова, спуст  четверть периода по установочному входу триггера 2 и 3 устанавливаетс  в исходное положение.
В режиме приема на управл ющем входе устройства «1, при этом блокируютс  первый и второй входы передатчика 4 и открываютс  входы компараторов 8 и 9. Информаци  с коаксиальной линии св зи поступает на третью обмотку трансформатора 5, его втора  (приемна ) обмотка подключена к входам блока 6 согласовани , который согласует волновое сопротивление коаксиального кабел  с входным импедансом дифф е- ренциального усилител  7. Парофазна  информаци  с выхода дифференциального усилител  7 поступает на входы компараторов 8 и 9, где из бипол рных импульсов формируютс  логические уровни цифровых комплексов. Выходы компараторов 8 и 9 (фиг. 2з,и) наход тс  в противофазе, они представл ют суммарные информационные импульсы. Далее следует восстановление закодированной двоичной информации. Если на одном из выходов компараторов 8 и 9 высокий уровень, управл емый генератор 10 импульсов формирует импульсы с заданным периодом Т и длитeльнQcтью Т/4 (фиг. 2к), причем число импульсов на его выходе равно числу разр дов в слове. Им- нульсы управл емого генератора 10 импульсов задерживаютс  на четверть периода Т/4 при помощи элемента 11 задержки (фиг. 2л) и поступают на третьи (информационные ) входы коммутаторов 13 и 14, а также запускают одновйбратор 12, выходы последнего (фиг. 2м) поступают на четвертые (информационные) входы коммутаторов 13 и 14. При помощи коммутаторов 13 и 14 происходит селлекци  импульсов. Если импульс сформирован управлением компаратора 8, то направл етс  на выход коммутатора 13, при этом импульс одновибратора 2 направл етс  на выход коммутатора 14, а если сформирован управлением компараторов 9 - на выход коммутатора 14, импульс одновибратора 12 - на выход коммутатора 13. В результате на выходах коммутаторов 13 и 14 (фиг. 2н, о) двоична  информаци  соответствует сочетанию на информационных входах (фиг. 2а,б) лишь с той разницей, что импульсы на выходах сдвинуты по оси времени на Т/4. Эта мера прин та с целью вывести информационный импульс из зоны изменени  фа.ад компараторов 8 и 9 дл  исключени  формировани  ложного сигнала.

Claims (1)

  1. Формула изобретени 
    Устройство дл  передачи и приема цифровой информации, содержащее передатчик, первый и второй выходы которого соединены соответственно с первым и вторым выводами первой обмотки трансформатора, первый и второй выводы второй обмотки которого подключены соответственно к первому и второму входам блока согласовани , первый и второй выходы которого соединены соответственно с первым и вторым входами дифференциального усилител , первый и второй выходы которого подключены к сигнальным входам соответственно первого и второго компараторов, управл ющие входы которых подключены к управл ющему входу передатчика и  вл ютс  управл ющим входом устройства, при этом средн   точка первой обмотки трансформатора подключена к источнику питани , а выводы третьей обмотки .трансформатора подключены к линии св зи, отличаюи(еес  тем, что, с целью увеличени  дальности передачи цифровой информации при сохранении максимальной скорости обмена, введены два комL -LL J O--LL I ° L
    f hmMTjtijTLrtijt
    t
    0
    мутатора, одновибратор, элемент задержки, управл емый генератор импульсов, два триггера и формирователь импульсов, первый выход которого соедннен с первым входом первого триггера, первый выход которого соединен с первым сигнальным входом передатчика, второй сигнальный вход которого подключен к первому выходу второго триггера, второй выход которого подключен к второму входу первого триггера, установочный вход которого подключен к установочному входу второго триггера, первый вход которого подключен к второму выходу формировател  импульсов, второй выход первого триггера соединен с вторым входом второго триггера, выход первого компаратора соединен с первым входом управл емого генератора импульсов и с первыми входами первого и второго коммутэ торов, вторые входы которых подключены к выходу второго компаратора и второму входу управл емого генератора импульсрв, выход которого соединен с входом элемента задержки, выход которого подключен к третьим входам первого и второго коммутаторов и к входу одновибратора, выход кото- 5 рого соединен с четвертыми входами первого и второго коммутаторов, выходы которых  вл ютс  информационными выходами устройства , информационными входами кбто- рого  вл ютс  входы формировател  импульсов , при этом установочным входом устройства  вл етс  установочный вход первого триггера.
    0
    0
SU864150740A 1986-11-24 1986-11-24 Устройство дл передачи и приема цифровой информации SU1385315A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864150740A SU1385315A1 (ru) 1986-11-24 1986-11-24 Устройство дл передачи и приема цифровой информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864150740A SU1385315A1 (ru) 1986-11-24 1986-11-24 Устройство дл передачи и приема цифровой информации

Publications (1)

Publication Number Publication Date
SU1385315A1 true SU1385315A1 (ru) 1988-03-30

Family

ID=21268864

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864150740A SU1385315A1 (ru) 1986-11-24 1986-11-24 Устройство дл передачи и приема цифровой информации

Country Status (1)

Country Link
SU (1) SU1385315A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Адаптер Е 13.088.288ТО. усилитель при- е.ма передачи Е 13,088.278.ТО, ЕС-7922- 00/0006, ЕС-7927-00/0038. *

Similar Documents

Publication Publication Date Title
US3680050A (en) Serial digital pulse phase interface driver and receiver
NO133170B (ru)
US4503472A (en) Bipolar time modulated encoder/decoder system
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
SU1385315A1 (ru) Устройство дл передачи и приема цифровой информации
SU1499517A1 (ru) Устройство фазового пуска
US4201884A (en) Digital data transmission system
RU2677358C1 (ru) Модулятор дискретного сигнала по временному положению
SU965004A1 (ru) Устройство приема сигналов фазового пуска
SU951690A1 (ru) Демодул тор импульсного сигнала,модулированного методом расщепленной фазы
SU1288928A1 (ru) Устройство дл передачи фазоманипулированного сигнала
SU786033A1 (ru) Устройство дл формировани опорной частоты
SU1575321A1 (ru) Устройство преобразовани линейного сигнала
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU1555893A1 (ru) Устройство синхронизации кодовой последовательности
SU711695A1 (ru) Система св зи с адаптивной дельта- модул цией
SU684764A1 (ru) Стартстопный приемопередатчик
SU1415457A1 (ru) Демодул тор сигналов с относительной фазовой модул цией
SU1123113A1 (ru) Устройство дл передачи сигналов начальной синхронизации
SU1649676A1 (ru) Преобразователь кодов
SU1124442A2 (ru) Устройство тактовой синхронизации с дискретным управлением
SU1737744A1 (ru) Устройство дл межприборной св зи
SU1487193A2 (ru) Устройство связи с дельта-модуляцией 2
SU570212A1 (ru) Устройство фазового пуска приемника дискретной информации
SU828431A2 (ru) Устройство дл фазировани старт- СТОпНОгО элЕКТРОННОгО РЕгЕНЕРАТОРА