SU777856A1 - Discrete signal selection device - Google Patents
Discrete signal selection device Download PDFInfo
- Publication number
- SU777856A1 SU777856A1 SU782674679A SU2674679A SU777856A1 SU 777856 A1 SU777856 A1 SU 777856A1 SU 782674679 A SU782674679 A SU 782674679A SU 2674679 A SU2674679 A SU 2674679A SU 777856 A1 SU777856 A1 SU 777856A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- counters
- inputs
- selection device
- signal selection
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
1one
Изобретение относитс к электросв зи и может использоватьс в аппаратуре передачи данных.The invention relates to telecommunications and can be used in data transmission equipment.
Известно устройство дл селекции дискретных сигналов, содержащее два счетчика , выходы которых подключены к входам триггера, и инвертор 1.A device for selecting discrete signals is known, comprising two counters, the outputs of which are connected to the trigger inputs, and inverter 1.
Однако в известном устройстве при длительности помехи, превышающей врем заполнени счетчиков, помеха принимаетс как полезный сигнал, а при дроблении помехами сигнала на участки, длительность которых меньше времени заполнени счетчиков , полезный сигнал на выходе не воспроизводитс .However, in a known device, when the duration of the interference exceeds the filling time of the counters, the interference is taken as a useful signal, and when the signal is broken up into areas whose duration is less than the filling time of the counters, the useful signal is not reproduced at the output.
Цель изобретени - повышение помехозащищенности .The purpose of the invention is to improve the noise immunity.
Дл этого в устройство дл селекции дискретных сигналов, содержащее два счетчика , выходы которых подключены к входам триггера, и инвертор, введены Два элемента И и элемент ИЛИ, выход которого соединен с установочными входами счетников , к информационным входам которых подключены выходы соответствующих элементов И, первые входы которых объединены , а вторые входы соединены соответственно с входом и выходом инвертора, при этом выходы счетчиков подключены к входам элемента ИЛИ.For this, a device for selecting discrete signals, containing two counters, the outputs of which are connected to the trigger inputs, and an inverter, are entered two AND elements and the OR element, whose output is connected to the counting inputs of the counters, the information inputs of which are connected the inputs of which are combined, and the second inputs are connected respectively to the input and output of the inverter, while the outputs of the meters are connected to the inputs of the OR element.
На чертеже приведена структурна электрическа схема предложенного устройства .The drawing shows a structural electrical circuit of the proposed device.
Устройство дл селекции дискретных 5 сигналов содержит элементы И 1, 2, инвертор 3, счетчики 4 и 5, элемент ИЛИ 6 и триггер 7.The device for selecting discrete 5 signals comprises AND elements 1, 2, inverter 3, counters 4 and 5, element OR 6, and trigger 7.
Устройство работает следующим образом .The device works as follows.
10 Иа первый вход устройства подаетс дискретный сигнал, высокий уровень которого соответствует единице, а низкий - нулю. Иа второй вход устройства подаетс временна последовательность импульсов, используемых дл заполнени счетчиков 4, 5. Временна последовательность импульсов поступает на один из входов элементов И 1 и 2, на вторые входы которых поступает входной сигнал в противофазе - на элемент И 1 в пр мом виде, а на элемент И 2 в инвергированном виде. Таким образом, в любой момент времени открыт первый или второй элемент И 1, 2. При высоком уровне входного сигнала открыт элемент И 1 и 25 временна последовательность импульсов заполн ет счетчик 4.10 And the first input of the device is a discrete signal, the high level of which corresponds to one and the low level to zero. The second input of the device is supplied with a time sequence of pulses used to fill the counters 4, 5. The time sequence of pulses goes to one of the inputs of the And 1 and 2 elements, the second inputs of which receive the input signal in antiphase - to the And 1 element in a direct form, and on the element And 2 in the inverted form. Thus, at any time, the first or second element 1, 2 is opened. When the input signal is high, the element 1 1 and 25 are opened, the time sequence of pulses fills the counter 4.
При низком уровне входного сигнала открыт элемент И 2 и временна последовательность импульсов заполн ет счетчик 5. 33 Сигнал переполнени счетчика 4 подаетс на единичный вход триггера 7, и на его выходе выдаетс сигнал высокого уровн .- единица. Кроме того, этот сигнал через элемент ИЛИ 6 устанавливает счетчики 4 и 5 в нулевое состо ние. Сигнал переполнени счетчика 5 подаетс на нулевой вход триггера 7, на выходе которого но вл етс низкий уровень сигнала - нуль, и через элемент ИЛИ 6 также устанавливает счетчики 4 и 5 в нулевое состо ние.When the input signal level is low, an AND 2 element is opened and the time pulse sequence fills counter 5. 33 The overflow signal of counter 4 is applied to a single input of trigger 7, and a high level signal is output at its output. In addition, this signal through the element OR 6 sets the counters 4 and 5 to the zero state. The overflow signal of the counter 5 is applied to the zero input of the trigger 7, the output of which is but the low signal level is zero, and through the OR 6 element also sets the counters 4 and 5 to the zero state.
Таким образом, при изменении уровн входного сигнала происходит попеременное подключение счетчиков 4 и 5 и выходной сигнал одного из счетчиков, который раньше заполнитс , переводит триггер 7 в соответствующее состо ние и при этом сбрасываютс оба счетчика в исходное состо ние .Thus, when the input signal level changes, counters 4 and 5 are alternately connected and the output signal of one of the counters, which was previously filled, sets trigger 7 to the corresponding state, and at the same time, both counters are reset.
Работа устройства основана на интетральном принципе, т. е. результирующий выходной сигнал зависнт от преобладани суммарной длительности одного уровн входного сигнала над противоположным уровнем этого же сигнала. Подавление помех Б устройстве не зависит от длительности отдельных помех и закона их распределени в посылках входного сигнала, а зависит только от соотношени суммарной длительности помех в посылке сигнала к длительности посылки.The operation of the device is based on the integral principle, i.e. the resulting output signal depends on the prevalence of the total duration of one level of the input signal over the opposite level of the same signal. Interference suppression The device does not depend on the duration of individual interferences and the law of their distribution in the incoming signal premises, but depends only on the ratio of the total interference duration in the transmission signal to the transmission duration.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782674679A SU777856A1 (en) | 1978-10-16 | 1978-10-16 | Discrete signal selection device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782674679A SU777856A1 (en) | 1978-10-16 | 1978-10-16 | Discrete signal selection device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU777856A1 true SU777856A1 (en) | 1980-11-07 |
Family
ID=20789543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782674679A SU777856A1 (en) | 1978-10-16 | 1978-10-16 | Discrete signal selection device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU777856A1 (en) |
-
1978
- 1978-10-16 SU SU782674679A patent/SU777856A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU777856A1 (en) | Discrete signal selection device | |
CA957754A (en) | Electrical circuit arrangements for converting a variable rate of pulse transmission into a related electrical output quantity | |
SU1442938A1 (en) | Device for measuring pulse duration | |
SU1037287A1 (en) | Device for simulating pulse interfepention flow | |
SU1092749A1 (en) | Conditioner of control signal for compensating distortions of "predominance" type | |
SU811497A1 (en) | Selector of pulses by duration | |
SU926784A1 (en) | Frequency-modulated signal detector | |
SU565408A1 (en) | Relative phase manipulations signals receiver | |
SU632065A1 (en) | Pulse-frequency functional generator | |
SU915239A1 (en) | Doubler of pulse repetition frequency | |
SU596933A1 (en) | Wolsh function generator | |
SU538334A1 (en) | Series meter time intervals | |
SU521647A1 (en) | Clock synchronization device | |
SU765852A1 (en) | Device for receiving telemechanics information thriugh pipeline communication channel | |
SU469953A1 (en) | Discrete integrator | |
SU736384A1 (en) | Pulse counter | |
SU612414A1 (en) | Frequency divider | |
SU437968A1 (en) | Device for determining the average signal value | |
SU571894A1 (en) | Pulse discriminator | |
SU924894A1 (en) | Isochronic distortion measuring device | |
SU866776A1 (en) | Demodulator of discrete phase -modulated signals | |
SU805206A2 (en) | Automatic meter of four-terminal network band-width | |
SU921074A1 (en) | Code-to-frequency converter | |
SU928353A1 (en) | Digital frequency multiplier | |
SU640435A1 (en) | Arrangement for converting binary code into quasitriple code |