SU521647A1 - Clock synchronization device - Google Patents
Clock synchronization deviceInfo
- Publication number
- SU521647A1 SU521647A1 SU2055492A SU2055492A SU521647A1 SU 521647 A1 SU521647 A1 SU 521647A1 SU 2055492 A SU2055492 A SU 2055492A SU 2055492 A SU2055492 A SU 2055492A SU 521647 A1 SU521647 A1 SU 521647A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- clock synchronization
- input
- synchronization device
- output
- node
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к радиоэлектронике и может быть использовано в системах передачи дискретной информации.The invention relates to electronics and can be used in discrete information transfer systems.
Известны устройства тактовой синхронизации в системах передачи дискретной информации дл выделени сигналов фазировани из посылок дискретной информации.Clock synchronization devices are known in discrete information transmission systems for extracting phasing signals from discrete information bursts.
Известны устройства синхронизации по информационным посылкам, содержащие уст ройство отсчета, фильтр, генератор управл ющих синхроимпульсов и генератор полезного сигнала, причем качество устройства синхронизации существенно зависит от формы сигнала 1.Synchronization devices according to information parcels are known, which contain a reference device, a filter, a generator of control sync pulses and a generator of the useful signal, and the quality of the synchronization device essentially depends on the waveform 1.
Более совершенным устройством вл ет с устройство тактовой синхронизации, содержащее последовательно соединенные интегратор со сбросом, решающий узел, линию задержки на длительность посьшки сигнала, узел вычитани , к второму входу которого подключен выход решающего узла, перемножитель , ключ, фильтр нижних частот, подстраиваемый генератор и формирователь тактовых импульсов, выход которого подключен к входу интегратора со сбросом, сигнальный A more sophisticated device is a clock synchronization device containing a serially connected integrator with a reset, a decision node, a delay line for the duration of the signal, a subtraction node, to the second input of which the output of the decision node, a multiplier, a key, a low-pass filter, a tunable oscillator, and the driver of clock pulses, the output of which is connected to the input of the integrator with a reset, is signal
вход последнего вл етс входом устрой- ства.the input of the latter is the input of the device.
Однако известное устройство обладает недостаточной помехоустойчивостью по от ношению к собственным шумам случайной последовательности дискретного сообщени ,However, the known device has a low noise immunity with respect to the noise of a random sequence of a discrete message,
С целью повышени помехоустойчивости устройства тактовой синхронизации в него введены двухполупериодный вьшр митель и лини задержки на длительность полутора посьшок сигнала, при атом выход узла вычитани через двухполупериодный выпр митель подключен к управл ющему входу ключа , а второй вход перемножител через линию задержки на длительность полутора посылок сигнала подключен к входу устройствIn order to improve the noise immunity of the clock synchronization device, a full-wavelength supervisor and delay lines for one and a half times the signal are entered into it, with an atom the output of the subtraction unit through a full-wave rectifier connected to the key control input, and the second multiplier factor input is through the delay line for one and a half time signals connected to device input
На чертеже приведена структурна электрическа схема устройства тактовой синхронизации .The drawing shows a structural electrical circuit of a clock synchronization device.
Устройство содержит последовательно соединенные интегратор 1 со сбросом, решающий узел 2, выход которого соединено линией 3 задержки на длительность посылки сигнала и входом 4 узла вычитани 5. Выход линии 3 соединен с входом 6 узла вычитани 5, выThe device contains a serially connected integrator 1 with a reset, a decisive node 2, the output of which is connected by a delay line 3 for sending the signal and input 4 for the subtracting node 5. The output for line 3 is connected to input 6 of the subtracting node 5, you
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2055492A SU521647A1 (en) | 1974-08-26 | 1974-08-26 | Clock synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2055492A SU521647A1 (en) | 1974-08-26 | 1974-08-26 | Clock synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU521647A1 true SU521647A1 (en) | 1976-07-15 |
Family
ID=20594684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2055492A SU521647A1 (en) | 1974-08-26 | 1974-08-26 | Clock synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU521647A1 (en) |
-
1974
- 1974-08-26 SU SU2055492A patent/SU521647A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU521647A1 (en) | Clock synchronization device | |
GB1348922A (en) | Multiplex transmission method | |
GB1074027A (en) | Signal detection system | |
SU497718A1 (en) | Device for generating pseudo-random signals of complex structure | |
SU466500A1 (en) | Random number generator | |
SU987787A1 (en) | Frequency-modulated signal demodulator | |
SU1363501A1 (en) | Digital frequency demodulator | |
SU684767A1 (en) | Arrangement for converting binary code of number into pulse train | |
SU1265802A1 (en) | Device for multiplying together | |
SU464070A1 (en) | Sync device | |
SU1327315A1 (en) | Frequency-keyed signals detector | |
SU711695A1 (en) | Communication system with adaprive delta-modulation | |
SU362447A1 (en) | ALL-UNION | |
SU605331A1 (en) | Double-position pulse-width signal demodulating arrangement | |
SU500570A1 (en) | Device for converting input signal in synchronization systems | |
SU702535A1 (en) | Device for clocking start-stop systems for transmission of descrete data | |
SU677079A1 (en) | Time interval shaping arrangement | |
SU1734199A1 (en) | Pulse timing device | |
SU425366A1 (en) | DEVICE FOR PROTECTION AGAINST PULSE INTERFERENCE | |
SU646466A1 (en) | Vodeo pulse shaper | |
SU507935A1 (en) | Switch Management Device | |
SU765852A1 (en) | Device for receiving telemechanics information thriugh pipeline communication channel | |
SU1438016A1 (en) | Digital frequency manipulator | |
SU540403A1 (en) | Method of receiving bi-pulse signal | |
SU781801A1 (en) | Time-spaced pulse shaper |