SU437968A1 - Device for determining the average signal value - Google Patents

Device for determining the average signal value

Info

Publication number
SU437968A1
SU437968A1 SU1710600A SU1710600A SU437968A1 SU 437968 A1 SU437968 A1 SU 437968A1 SU 1710600 A SU1710600 A SU 1710600A SU 1710600 A SU1710600 A SU 1710600A SU 437968 A1 SU437968 A1 SU 437968A1
Authority
SU
USSR - Soviet Union
Prior art keywords
keys
determining
signal value
average signal
integrator
Prior art date
Application number
SU1710600A
Other languages
Russian (ru)
Inventor
Арон Маркович Агизим
Николай-Ярослав Николаевич Гнатив
Миша Шлемович Розенблат
Александр Ефраимович Фриш
Original Assignee
Львовский Ордена Ленина Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт filed Critical Львовский Ордена Ленина Политехнический Институт
Priority to SU1710600A priority Critical patent/SU437968A1/en
Application granted granted Critical
Publication of SU437968A1 publication Critical patent/SU437968A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1one

Изобретение относитс  к области электроизмерительной техники и может быть применено в цифровых интегрирующих приборах.The invention relates to the field of electrical measuring equipment and can be applied in digital integrating devices.

Известны устройства дл  определени  среднего значени  сигнала, содержащие интеграторы и ключи. В них «аждый интегратор включаетс  последовательно на то врем , при котором величина весовой, функции превышает определенное значение, а ;напр жение с интеграторов суммируетс  сумматором.Devices for determining the average value of a signal are known, comprising integrators and keys. In them, each integrator is switched on sequentially for the time at which the value of the weight function exceeds a certain value as well; the voltage from the integrators is summed by the adder.

Цель изобретени -повышение помехоустойчивости при сохранении быстродействи  устройства.The purpose of the invention is to improve noise immunity while maintaining the speed of the device.

Это достигаетс  тем, что в устройство введен счетчик на триггерах, причем к пр мому и инверсному выходам первого интегратора через первую лару ключей подсоединен вход второго интегратора, пр мой и инверсный выход которого через вторую пару ключей подключен к вхаду третьего интегратора; управл ющие входы первой пары ключей соединены с пр мым и инверсным выходами старшего триггера счетчика, а управл ющие входы второй нары ключей - с пр мым и инверсным выходами младшего триггера счетчика.This is achieved by introducing a trigger into the device, and the input of the second integrator is connected to the direct and inverse outputs of the first integrator through the first key of keys, the direct and inverse output of which is connected to the third integrator via the second key pair; the control inputs of the first pair of keys are connected to the direct and inverse outputs of the higher trigger trigger of the counter, and the control inputs of the second bunker of the keys - with the direct and inverse outputs of the junior trigger trigger of the counter.

Схема устройства представлена на чертеже.Diagram of the device shown in the drawing.

Устройство дл  определени  среднего значени  сигнала включает в себ  интеграторы 1, 2 к 3 с инверторами 4 и 5, ключи 6, 7 и 8, 9, управл емые соответственно от триггеров 10 и II.The device for determining the average value of the signal includes integrators 1, 2 to 3 with inverters 4 and 5, keys 6, 7 and 8, 9, controlled respectively from triggers 10 and II.

Работает устройство следующим образом.The device works as follows.

Триггеры 10 и 11 управл ют ключами 6-9 таким образом, что весь интервал измерени  разбиваетс  на четыре такта. В первом такте ключи 6 и 8 замкнуты, ключи 7 и 9 разомкнуты , во втором - ключи 7 и 8 замкнуты, ключи 6 и 9 разомкнуты, в третьем--ключи 6 и9 замкнуты, ключи 7 и 8 разомкнуты, в четвертом - ключи 7 и 9 замкнуты, ключи 6 и 8 разомкнуты .The triggers 10 and 11 control the keys 6-9 in such a way that the entire measurement interval is divided into four clocks. In the first cycle, keys 6 and 8 are closed, keys 7 and 9 are open, in the second - keys 7 and 8 are closed, keys 6 and 9 are open, in the third - keys 6 and 9 are closed, keys 7 and 8 are open, in the fourth - keys 7 and 9 are closed, keys 6 and 8 are open.

В первом такте входной сигнал (/вх трехкратно интегрируетс , во втором - он интегрируетс  двукратно, инвертируетс  и интегрируетс , в третьем - входной сигнал интегрируетс , затем инвертируетс  и далее двукратно интегрируетс , в четвертом - тот же сигнал интегрируетс , инвертируетс , еще раз интегрируетс , инвертируетс  и интегрируетс .In the first cycle, the input signal (I in integrates three times, in the second, it integrates twice, inverts and integrates, in the third, the input signal integrates, then inverts and then doubles, in the fourth, the same signal integrates, inverts, once again, inverted and integrated.

В результате указанной последовательности работы узлов устройства его частотна  характеристика определ етс  как отношение напр жсний на выходе интегратора 3 . в момент окончани  интервала измерени  при подаче на вход синусоидального сигнала единичной амплитуды с частотой со и посто нного сигнала единичной амплитуды. Дл  предлагаемогоAs a result of the specified sequence of operation of the device nodes, its frequency response is determined as the ratio of the voltages at the output of the integrator 3. at the moment of the end of the measurement interval when a sinusoidal signal of a single amplitude is applied to the input with a frequency ω and a constant signal of a single amplitude. For the proposed

устройства указанный относительный коэффиЦиент не превосходит по devices specified relative coefficient does not exceed

лЛ ll

sin sin

4four

(Л)((L) (

 Л 4L 4

где - число периодов синусоидальной помехи с частотой / за врем  Т.where - the number of periods of sinusoidal interference with frequency / time T.

Приведенное уравнение показывает высокую помехоустойчивость устройства.The above equation shows high noise immunity of the device.

Предмет изобретени Subject invention

Устройство дл  определени  среднего значени  сигнала, содержащее интеграторы и ключи , отличающеес  тем, что, с целью повышени  помехоустойчивости при сохранении быстродействи , оно содержит счетчик на триггерах, при этом к пр мому и инверсному выходам первого интегратора через первую пару ключей подсоединен вход второго интегратора , пр мой и инвер1сеый выход которого через вторую пару ключей иодсоеди ен к входу третьего интегратора; управл ющие входы первой пары ключей соединены с пр мым и инверсным выходами старшего триггера счетчика , управл ющие входы второй пары ключей соединены с пр мым и инверсным выходами младщего триггера счетчика.A device for determining the average value of the signal containing integrators and keys, characterized in that, in order to improve noise immunity while maintaining speed, it contains a trigger counter, while the input of the second integrator is connected to the forward and inverse outputs of the first integrator, direct and inverted output of which through the second pair of keys and connectors to the input of the third integrator; the control inputs of the first pair of keys are connected to the forward and inverse outputs of the higher trigger trigger of the counter, the control inputs of the second pair of keys are connected to the forward and inverse outputs of the younger trigger of the counter.

Ut,.Ut ,.

SU1710600A 1971-11-02 1971-11-02 Device for determining the average signal value SU437968A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1710600A SU437968A1 (en) 1971-11-02 1971-11-02 Device for determining the average signal value

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1710600A SU437968A1 (en) 1971-11-02 1971-11-02 Device for determining the average signal value

Publications (1)

Publication Number Publication Date
SU437968A1 true SU437968A1 (en) 1974-07-30

Family

ID=20491820

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1710600A SU437968A1 (en) 1971-11-02 1971-11-02 Device for determining the average signal value

Country Status (1)

Country Link
SU (1) SU437968A1 (en)

Similar Documents

Publication Publication Date Title
SU437968A1 (en) Device for determining the average signal value
US3590231A (en) Digital signal generator using digital differential analyzer techniques
SU414734A1 (en) FOLLOWING ANALOG-DIGITAL CONVERTER
SU382104A1 (en) • COMMUNITY
SU362194A1 (en) DEVICE FOR MEASURING THE MIDDLE DIFFERENCE OF THE PERIOD OF TWO SIGNALS
SU1339892A1 (en) Device for a-d conversion of narrow-band signals
SU924598A1 (en) Voltmeter
SU412678A1 (en)
SU902249A1 (en) Time interval-to-digital code converter
SU445983A1 (en) Voltage-Voltage Converter Duration
SU571894A1 (en) Pulse discriminator
SU635436A1 (en) Spectrum analyzer
SU1684700A1 (en) Analyzer of intensity of pulse interference
SU493912A1 (en) Device for measuring the time interval between two signals
SU392496A1 (en) QUASI-REVERSIBLE SUMMATING DEVICE
SU545994A1 (en) Integrator
SU434593A1 (en) FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER
SU372681A1 (en) G "" CHSSESIOZNAIAI
SU498735A2 (en) Logarithmic analog-to-digital converter
SU617738A1 (en) Arrangement for determining moments of harmonic extremum values
SU533935A1 (en) Multiplier
SU723771A1 (en) Analogue-digital conversion method
SU135289A1 (en) Electronic dividing device
SU388256A1 (en) SENSOR OF RANDOM TIME TERMINAL SEQUENCE
SU1088113A1 (en) Phase-shift-to-time interval converter