SU771731A1 - Оперативное запоминающее устройство с самоконтролем - Google Patents
Оперативное запоминающее устройство с самоконтролем Download PDFInfo
- Publication number
- SU771731A1 SU771731A1 SU782649838A SU2649838A SU771731A1 SU 771731 A1 SU771731 A1 SU 771731A1 SU 782649838 A SU782649838 A SU 782649838A SU 2649838 A SU2649838 A SU 2649838A SU 771731 A1 SU771731 A1 SU 771731A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- trigger
- inputs
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
ции, первым входам формировател контрольных импульсов, второго блоков контрол и первого блока контрол , второй вход которого соединен с выходом накопител , первый вход первого регистра адреса подключен к выходам первой группы элементов И, первые входы которых соединены с первым входом уатройсува, второй вход которого подключен х первнм входам второй группы элементов И, выход первого генератора одиночных импульсов соединен с первыми входами первого триггера, элемента ИЛИ, BTOpoiO тригг ера, третьего триггера к вторыми входами счетчика и первого регистра адреса, третий вход которого подключен к первому выходу бпоха управлени , вход перв.ого дешифратора соединен с выходом счетчика , а первый выход дешифратора под ключен к первому входу элемента И и ко второму вхолу первого триггера первый выход которого соединен со вторыми входами первой, второй и тре тьей групп элементов И, второй выход первого триггера подключе н ко входу второго блока индикации, первому входу блока упра.влени , вторым входом второго блока контрол и формировател контрольных импульсов, выход первого блока контрол подключен ко- второму входу третьего триггера и первому входу четвертого три гера, выход которого соединен со вторым входом блока управлени и третьим входом формировател контрол ных импульсов, выход второго генера тора одиночных импульсов подключен ко второму входу элемента ИЛИ, выход которого соединен со вторым входом четвертого триггера,, второй вход второго триггера подключен к выходу элемнета И, второй вход которого со единен с выходом третьего триггера, выход второго триггера подключен ко входу третьего блока индикации, вхо ды блока местного управлени подклю чены соответственно ко вторым выходам первого дешифратора, первого триггера и блока управлени , а выхо блока местного управлени соединен со вторым входом второго блока контрол , с третьими входами первого блока контрол и блока, управлени и четвертым входом формировател кс трольных импульсов г2 Недостатком этого устройства вл етс снижение надежности и скоpocTi; контрол с увеличением числа адресоВ( с накопителе вследствие при менени многократного последоёатель ного обхода адресов при поразр дном контроле накопител . Целью насто щего изобретенчк вг л етс поаьвиенне Сыстродёйствк и нгдежности устройства. поставленна цель достигаетс тем, что устройство содержит второй регистр адреса, третий генератор эдиночных импульсов, второй дешифратор , коммутатор, вторую и третью группы элементов ИЛИ и четвертую и п тую группы элементов и, причем входы второго регистра адреса подключены соответственно ,к вьаходам первого генератора одиночных импульсов , третьего генератора одиночных импульсов и первой группы элементов И, а выход второго регистра адреса соединен с четвертым входом первого блока индикации и входом второго дешифратора, выход которого подключен к первым входам четвертой и п той групп элементов И, выходы кото- . рых соединены соответственно с первыми входами второй и третьей групп элементов ИЛИ, вторые входы четвертой группы элементов И и третьей группы элементор ТОЙ подключены к первому входу первого триггера, втлрой вход которого соединен со вторыми входами второй группы элементов ИЛИ и п той группы элементов И, выходы третьей группы элементов. ИЛИ соединены с- первым входом коммутаю ра, второй вход которого подключен к выходу накопител , а выход - к третьим входам первой- группы элементов ИЛИ, выходы второй группь: элементов ИЛИ подключены к четвертому входу накопител . На чертеже изображена блок-схема предложенного устройства. Устройство содержит накопитель 1, регистр числа 2, первый регистр адреса 3 и второй регистр адреса 4, выполненные в виде счетчиков, первый блок контрол 5, формирователь контрольных импульсов б, счетчик 7, дешифратор 8, первый блок индикации 9, первую группу элементов ИЛИ 10, третий генератор одиночных импульсов 11, первую группу элементов И 12, блок управлени 13, вторую группу элементов И 14, первый генератор одиночных импульсов 15, первый- триггер 16, второй блок индикации 17, второй триггер 18, третий блок индик-ации 19, третий триггер 20, элемент ИЛИ 21, второй генератор одиночных импульсов 22, четвертый триггер 23, элемент И 24, блок местного управлени 25, второй блок контрол 26, третью группу элементов К 27, второй дешифратор 28, ЧЕ тнертую группу элементов И 25, вторую группу элементов ИЛИ 30, п тук группу элементов И 31, третью группу элементов ИЛИ 32, коммутатор 33, первый вход устройства 34, второй вход устройства 35 и выход устройстба 36. входы регистра числа., 2 подключе-; ны соответственно к выходу первой группы элементов ИЛИ 10 и первому выходу формировател контрольных импульсов б, второй выход которого
соединен с первьами входами первой группы элементов ИЛИ 10, вторые входы которых подключены к выходам второй группы элементов И 14, выход регистра числа 2 соединен с первыми входами первого блока индикации 9, .накопител 1 и третьей группы элементов И 27, выходы которой подключены к выходу устройства 36. Первый выход первого регистра адреса 3 соединен со вторыми входами накопител 1 и первого блока индикации 9 и первым входом счетчика 7. Второй выход первого регистра адреса 3 подключен к третьим входам накопител 1 и первого блока индикации 9, первым входам формировател контрольных импульсов б, первого 5 и второго 26 блоков .контрол , второй вход блока 5 соединен с выходом накопител . Первый вход первого регистра .адреса 3 подключен к выходам первой группы элементов И 12, первы входы которых соединены-с первым входом устройства 34, второй.вход 35 которого подключен к первым входам второй группы элементов Н 14. Выход первого генератора одиночных импульсов 15 соединен с первыми входами первого триггера 16, элемента ИЛИ 21, второго 18 и третьего 20 триггеров и вторыми входами счетчика 7 и первого регистра гщреса 3, третий вход которого подключен к певому выходу блока управлени 13. Вход первого дешифратора 8 соединен с выходом счетчика 7, первый выход дешифратора 8 подключен к первоглу входу элемента И 24 и ко второму входу первого триггера 16, первый выход которого соединен со вторыми входами первой 12, второй 14 и третьей 27 групп элементов И. Второй выход первого триггера 16 подключен ко входу второго блока индикации 17, первому входу блока управлени 13, вторым входам второго блока контрол 26 и формировател контрол ных импульсов 6, йлход первого блока контрол 5 подключен ко второму входу третьего триггера 20 и первому входу четвертого триггера 23, выход которого соединен со вторым входом блока управлени 13 и треть входом формировател контрольных импульсов 6. выход второго генератора одиночных импульсов 22 подключен ко второму входу элемента ИЛИ 21, выход которого соединен со вторым входом четвертого триггера 23. Второй вход второго .триггера 18 подключен к выходу элемента И 24, второй вход которого соединен с выходом третьего триггера 20, а выход второго триггера 18 подключен ко входу третьего блока индикгщий 19. Входы блока местного управлени 25 подключены соответственно ко вторым выходам первого дешифратора 8, первого триггера 16 и блока управлени 13, а выход блока местного управлен 25 соединен со вторым входом второго блока контрол 26, с третьими входами первого блока контрол 5 и блока управлени 13 и с четвертым входом формировател 6. Входы второго регистра адреса 4 подключены соответственно к выходам первого 15 и третьего 11 генераторов одиночных импульсов и первой группы элементов И 12, а выход - к четвертому входу nepBoio блока индикации 9 и входам второго дешифратора 28. Выход дешифратора 28 соединен с первыми входами четвертой 29 и п той 31 групп элментов И, выходы которых соединены соответственно с первыми входами второй 30 и третьей 32 групп элементов ИЛИ. Вторые входы четвертой групы элементов И 29 и третьей группы элементов ИЛИ 32 подключены к первому входу первого триггера 16, второй вход которого соединен со втрыми входами второй группы элементо ИЛИ 30 и п той группы элементов И 31. Выходы третьей группы элементов ИЛИ 32 соединены с первым входом комутатора 33., второй вход которого подключен к выходу накопител , а выход - к третьим входам первой групы Элементов ИЛИ 10. Выходы второй группы элементв ИЛИ 30 подключены к четвертому входу накопител 1.
Устройство работает следующим образом.
Дл автономного контрол работоспособности оперативного запоминающего устройства отводитс отрезок времени, в течение которого формируетс контрольный тест (т желый код), производитс запись этого кода , считывание, проверка правильности считанной информации и формирование сигнала исправности (или неисправности) оперативного запоминающего устройства.
Накопитель 1 состоит из набора отдельных модулей (например, полупроводниковых интегральных микросхем ) , образующих необходимое число строк и столбцов и соединенных между собой известным способом. Информационные выходы модулей, составл ющих один столбец, не имеют соединени между собой.
Генератор одиночных импульсов 15 служит дл вызова режима автономного контрол . Сигнал вызова режима автономного контрол формируетс либо после подачи на вход устройства питающих напр жений, либо командным путем, либо после нажати специалЪной кнопки.
Генератор одиночных импульсов 22 предназначен дл повторного пуска автономного контрол после его .останова. Генератор одиночных им- пульсов 11.служит дл построчной
локализации ошибки в числовом тракте во врем автономного контрол . Сигнсшы этих генераторов могут формироватьс либо комайдным путем, либо после нажати соответствующей кнопки. .
Сигнал вызова автономного контрол , поступающий от генератора 15 (например, после подачи на вход устройства питающих напр жений), устанавливает в нулевое состо ние регистры адреса 3 и 4, счетчик 7, триггер 18, триггер 23и триггер 20 и в единичное состо ние триггер 16. Низкий уровень сигнала с нулевого выхода триггера 16 поступает на соответствующие входы элементов И 12, 14 и 27 и блокирует устройство по входным и выходным цеп м от внешних устройств-пользователей. Сигналы с парафазных выходовтриггера 16 поступают на первые входы элементов И 29 и 31 и первые входы элементов ИЛИ 30 и 32. При этом происходит блокировка дешифратора 28, формирующего си.гналы выбора строк, по вход накопител 1 и разблокировка этого , дешифратора по входу коммутатора 33 с одновременной параллельной коммутцией входных цепей выбора строк накопител 1 и разкоммутацией входных цепей выбора информации иЗ строк комутатора 33. Нулевому состо нию счетчика 7 соответствует возбуждение первого выхода дешифратора 8, в результате чего блок/ 25 формируе на своем выходе команду Запись. Запись т желого кода начинаетс с первой чейки каждой строки накопител 1 , при этом во все разр ды нечетных чеек строк записываютс О а во все разр ды четных чеек строк 1 . Регистр адреса 3 последовательно перебирает все адреса одной строки , а формирователь6, реагиру на состо ние младшего разр да регистра адреса 3, формирует на своих выхода в требуемой последовательности сигнлы установки в О или 1 регистра числа.2. Т желый код с регистра числа 2 записываетс в накопитель 1. Регистр адреса 3 переключаетс в очередное состо ние в конце кшкдого обращени к выбранному адресу сигналом, поступающим на его счетный вход с блока управлени 13.
После обхода йсех адресов одной строки регистр адреса 3 снова оказываетс в йулеврм состо нии, а счетчик 7 переключаетс в очередное состо ние, которому соответствует возбуждение второх- о выхода дешифратора 8, в результате чего блок 25 формирует на своем выходе команду Чтение с записью обратного кода.
Чтение т желого кола, записанног при первом обходе адресов строк, начинаетс с первой чейки каждой стрки накопител 1. Информаци с накопител 1 поступает в блок контрол
5, который производит позар дное сравнение информации, поступившей с каждой строки, с эталонным сигналом , который формируетс в блоке контрол 5 с учетом состо ни младшего разр да регистра адреса 3 и выполн емой команды.
После чтени происходит запись обратного т желого кода по выбранному адресу каждой строки, при этом во все разр ды нечетных чеек строк записываютс 1, а во все разр ды четных чеек строк - О.
После вторичного обхода всех адресов одной строки регистр адреса 3 снова оказываетс в нулевом состо нии , а счетчик 7 переключаетс в новое состо ние, которому соответствует возбуждение очередного выхода дешифратора 8, в результате чего блок 25 формирует на своем выходе команду Чтение с записью нулей .
Чтение обратного т желого кода, записанного при втором обходе адресов строк, начинаетс с первой чейки каждой строки накопител 1. При этом информаци с накопител 1 поступает в блок контрол 5.
После чтени происходит запись нулей по вьабранному адресу каждой строки, т..е. во все разр ды нечетных и четных чеек строк записываютс О.
После.третьего обхода всех адресов одной строки регистр адреса 3 снова оказываетс в нулевом состо нии , при этом происходит полное заполнение счетчика 7. В результате этого возбуждаетс последний выход дешифратора 8.
Сигнал с последнего выхода дешифратора 8 поступает на нулевой установочный вход триггера 16 и переключает его в нулевое состо ние, чт приводит к разблокировке устройства по входным и выходным цеп м с внешними устройствами-пользовател ми оперативного запоминакидего устройства .
Сигнал с последнего выхода дешифратора 8 поступает также на один из входов элемента И 24. На другой вход этого элемента подаетс высоки уровень сигнала с нулевого выхода триггера 20 (при отсутствии сбо В режиме автоконтрол ), в результате чего на единичный установочный вход триггера 18 поступает сигнал, который переключает триггер 18 в единичное состо ние.
состо ние триггера 16 и триггера 18. отображаетс соответствующими блоками индикации 17 и 19.
Выше была рассмотрена и описана работа устройства при отсутствии сбоев (ошибок) в контрольной информации ,в режиме автономного контрол . В случае выхода из стро какого-либо элемента числового тракта накопител 1, ухода его параметров за допустимые пределы и при других неисправност х происходит искажение записанной в накопитель 1 контрольной информации. Ошибка обнаруживаетс блоком контрол 5. Сигнал ошибки поступает на единичные установочные входы триггеров 20 и 23 и переключает их в единичное состо ние. Высокий уровень сигисша с единичного выхода триггера 23 поступает на соответствующие входы блока управлени 13 и формировател 6. Происходит останов автоконтрол , т.е. прекращаетс формирование временной диаграммы блоком правлени 13 и формирователем 6. При останове автономного контрол режим чтени в устройстве не прекращаетс , поэтому считанна информаци сохран етс на выходе накопител 1.
Дл определени истинного состава информации, записанной в накопитель 1, служит блок 26.. Дл локализации неисправной строки с помощью генератора 11 (например, путем нажати специальной кнопки) формируютс одиночные импульсы, которые поступают на счетный вход регистра адреса 4. Дешифратор 28, реагиру на состо ние регистра адреса 4, формирует на своих выходах сигналы выбора строк, которые через элементы И 31 и элементы ИЛИ 32 поступают на вход ком: 1утатора 33. С выхода коммутатора информаци одной строки через элемеш-ы ИЛИ 10 поступает в регистр числа 2. С помощью блока индикации 9 определ етс неисправный адрес, неисправна строка и состав информации в числовом тракте накопител 1. Сравнива состо ние элементов индикации числового тракта блока 9 и элементов индикации блока 26, определ ют неисправные разр ды числового тракта.
После локализации неисправного адреса, строки и разр да числового тракта производитс переход к контролю следующих адресов. Дл этого с помощью генератора (например, путем нажати специальной кнопки) формируетс сигнал повторного пуска автономного контрол , который устанавливает триггер 23 в нулевое состо ние, в результате чего блок управлени 13 и формирователь б возобновл ют формирование временной диагра лы с момента останова, до конца режима автономного контрол или до следук цего останова автоко -. :грол .
Если в устройстве произошел хот ,бы один сбой, то после окончани режима автономного контрол (т.е. после трехкратного обхода адресов) триггер 20 остаетс в единичном состо нии , в результате чего триггер
18 не переключаетс в единичное сое го ние, и блок индикации указывает наличие сбо в устройстве.
Технико-экономические преимущества описываемого устройства заключаютс в значительном сокращении времени на обнаружение и локализацию неисправностей в оперативном запоминающем устройстве с самоконтролем за счет отказа от метода поразр дiioro контрол при многократном поo следовательном обходе адресов накопител , примен емом в прототипе, и использовани метода контрол всего слова при трехкратном последовательно-параллельном обходе адресов , что. повышает быстродействие и
s надежность устройства.
Claims (2)
1.Авторское свидетельство СССР № 329578, кл, G 11 С 29/00, 1970.
2.Авторское свидетельство СССР по за вке 2530307/18-24,
кл, G 11 с 29/00, 1977 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782649838A SU771731A1 (ru) | 1978-07-27 | 1978-07-27 | Оперативное запоминающее устройство с самоконтролем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782649838A SU771731A1 (ru) | 1978-07-27 | 1978-07-27 | Оперативное запоминающее устройство с самоконтролем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU771731A1 true SU771731A1 (ru) | 1980-10-15 |
Family
ID=20779318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782649838A SU771731A1 (ru) | 1978-07-27 | 1978-07-27 | Оперативное запоминающее устройство с самоконтролем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU771731A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109935270A (zh) * | 2019-03-08 | 2019-06-25 | 中国科学院上海微系统与信息技术研究所 | 一种相变存储器的故障诊断方法 |
-
1978
- 1978-07-27 SU SU782649838A patent/SU771731A1/ru active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109935270A (zh) * | 2019-03-08 | 2019-06-25 | 中国科学院上海微系统与信息技术研究所 | 一种相变存储器的故障诊断方法 |
CN109935270B (zh) * | 2019-03-08 | 2021-01-19 | 中国科学院上海微系统与信息技术研究所 | 一种相变存储器的故障诊断方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4183096A (en) | Self checking dynamic memory system | |
US3336579A (en) | Testing apparatus for information storage devices of data processing systems | |
SU771731A1 (ru) | Оперативное запоминающее устройство с самоконтролем | |
SU708423A1 (ru) | Оперативное запоминающее устройство с самоконтролем | |
SU1042081A1 (ru) | Оперативное запоминающее устройство с самоконтролем | |
SU1022224A1 (ru) | Динамическое запоминающее устройство с самоконтролем | |
SU960960A1 (ru) | Многоканальное устройство дл контрол блоков оперативной пам ти | |
SU410467A1 (ru) | ||
SU834771A1 (ru) | Запоминающее устройство с само-КОНТРОлЕМ | |
SU796916A1 (ru) | Устройство дл контрол блокапАМ Ти | |
SU1554030A1 (ru) | Оперативное запоминающее устройство с самоконтролем | |
SU562783A1 (ru) | Устройство контрол и диагностики цифровых схем | |
SU1223233A1 (ru) | Устройство дл контрол однотипных логических узлов | |
SU962961A1 (ru) | Устройство дл обнаружени неисправностей в блоках коммутации цифровых интегрирующих структур | |
SU1633411A2 (ru) | Устройство дл контрол и диагностики неисправностей логических блоков | |
SU1166120A1 (ru) | Устройство дл контрол цифровых узлов | |
RU1772783C (ru) | Устройство дл диагностировани троированных дискретных схем автоматики | |
SU1499451A1 (ru) | Цифрова лини задержки | |
SU1226533A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1290213A1 (ru) | Устройство дл контрол логических устройств | |
SU866715A2 (ru) | Устройство дл формировани импульсных последовательностей | |
SU756458A1 (ru) | Устройство питания тактовыми импульсами системы телемеханики 1 | |
SU696543A1 (ru) | Запоминающее устройство | |
SU1005192A1 (ru) | Запоминающее устройство с обнаружением отказов | |
JPS5843134A (ja) | マイクロプロセツサによる高電圧サイリスタ変換器の素子故障診断装置 |