Устройство отнооггс к вычислительно технике и может быть ис юпьзовано в уст ройствах обработки информации. Известны вычислительные устройства, предназначенные пп вычислени функции вица .. fil и И . Однако они вл ютс довольно спожнь ми по св.оему выполнению. Наиболее близким к предлагаемому по технической сущности вл етс вычислительное устройство, соцержащее четыре счетчика, регистр, две группы элементов И, блок пам ти, два дешифратора, два эле мента задержки, три элемента И, элемент ИЛИ и генератор тактовых импульсов sj Недостатками этого устройства вл ют с большое количество оборудовани и низкое быстродействие, обусловленное наличием делител частоты, генератора тактовых импульсов в цепи умножени устройства . Цель изобретени - упрощение устройства и повышение его быстропействи . Поставленна цель достигаетс тем, что вычислительное устройство, содержащее счетчики, бпок пам ти, генератор тактовых импульсов, дешифратор, элементы И, ИЛИ и задержки, причем выход блока пам ти подключен ко входам первого счетчика, выходы которого подключены ко входам дешифратора, выход которого соединен с первым входом первого элемента И, выход которого пооключен к первому входу первого элемента ИЛИ, выходы рею р дов второго счетчика подклюены к первым входам соответствующих элементов И первой группы, содержит триггер и два блока вычитани , причем выход генератора тактовой частоты подключен ко второму входу первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выходы первого и второго элементов ИЛИ noriключены ко входам первого и второго счетчиков соответственно, выходы разр дов первого счетчика соединены с первыми входами соответствующих элементов И второй группы, выхопы которых подключены ко вхопом третьего ИЛИ, выходы элр) И первой группы попкпк)чоны ко входам четвертого элемента ИЛИ и второй входы первого блока вь читашш соединены с выходами первого и третьего впемента ИЛИ соответственно, ,а первый и второй второго блока вычитани - с выхопами второго и чет- вертЬго элементов ИЛИ соответственно, вы ход г(еши4)ратора пошглючен к счетному вход триггера и, через элемент задержки - ко входу блока пам ти, нулевой выход триг гера подключен к первым входам второго и третьего элементов И и первому управл ющему входу второго счетчика, второй управл ющий вход которого соединен с единичным выходом триггера, вторые входы второго и третьего элементов И подключены к выходам первого и второго бло ков аычитвш соответс1вен1га, а выходы ко вторым Входам соответственно первого и второтю элементов ИЛИ, второй вход .каждого элемента И первой группы (,..,, t1 , гдец-разр дность счетчиков) поцклю.чен к выводу (п -1 + 1)-го разр да первого счетчика, а второй вход каждого 1-го элемЬта И второй группы подключен к Bbixoioy ()-го ра:зр да второго сче чика. На чертеже представлена функциональна Схема устройства. Оно содержит счетчик 1, реверсивный счетчик 2, блок 3 пам ти, группы элементов 4 и 5 И, элементы 6-9 ИЛИ, бло ки liO и 11 вычитани , элементы 12-14 И, дешифратор 15, элемент 16 задержки, триггер 17, генератор 18 тактовых импульсов . Работа устройства на примере вычислени многочлена дн случа ft 4. Предварительно в счетчик 1 заноситс значение OL, в реверашный счетчик 2 .значение X , а в чейки блока 3 пам ти значени коэффициентов О-о в дополнительном коде и значение К . Триггер 17 устанавливаетс в О, при этом элементы 12 и 13 И поаготавл11ваютс к открыт1по по первым входам, а реверсивный счетчик 2 устанавливаетс в режим вычитани . Импульсы с генератора 18, частота следовани которых fт, поступают на вхо ды элементов 8 и 9 ИЛИ, На второй вхо элемента 8 ИЛИ поступают импульсы с выхода блока Ю вычитани , проход щие черйз элемент 12 И, частота следовани которых f 10 . ПотенциальньЕе входы каждого из элементов 4 И поаключешг) к единиц ным выходам одного из триггеров реверсивного пчетчика 2, а импульа1ые входы соединены с единичными выходами одного из триггеров счетчика 1, причем ее- ли один из его входов подключен к триггеру младшего разр да счетчика 2, то второй вход подключен к триггеру старшего р133р аа счетчика 1 и наоборот. Импульсы по вл ютс на вьшоде того элемента 4 И группы, который подключен к нахогупцеыус в ецинишом состо нии тригге1у счерчика 2 и переход щему из нулевого s единичное состо ние Триггеру счетчика 1. Средн частота б повани импульсов на выходе элемента 6 ИЛИ определ етс частотой fa импульсов, поступающих на вход счетчика 1, и числом W(t), наход щимс в реверсивном счетчике 2 и равна; .,,„ где М, - коэффициент пересчета счетчиков 1 и 2. На выходе схемы 10 вычитани частота импульсов равна разности частот, поступающих на ее входы : МП ifi LI Ио 8 Ь Частота импульсов на выходе элемента 8 ИЛИ равна: g- Ьт ,0 (3) Учитыва эти выражени , получим „ 1т Лт/ьх ) Аналогично, учитыва выражени I - Ь Nl(i) IH Ц f Ь - Ь fn , где N,(t) число, содержащеес в счетчике 1, получим „ --bi-Mjst 5NI (i) Частота fg и ig св зана с числами, содержацимис в счетчиках 1 и 2, соотношени ми: f Ct Ni(t)XQ, 1,.ажш. . (10)1 Попетасл выражйнн (9) и (1О) соответстветго в (4) и (8) получим dNXt). т -Nttt ,с 11 3t N(t) AN2.(t). fr-Nt ,.-. dt Nia) Разделив уравнение (11) на уравнение (12) и произвед разделение переменны ., получим d Мг . dNt(i) Ni(t) N(t) в момент переполнени счетчика 1 дешифратор 15 закроет элемент 14 И. При этом в реверсивном счетчике 2 записываетс число У . Проинтегрировав выражение (13), поцставив пределы изменени переменных, получим dNx(tl- (i) Л N(t)- I Ni(t) Поспе этого, через проме куток времени i-i который определ етс элементом 16 зааержки, число CLj в дополнительном коде переписываетс с блока 3 пам ти в счетчик 1, Дешифратор 15 перебрасывает три гер 17 в единичное положение, при этом элементы 12 и 13 И закрываютс , а реверсивный счетчик 2 устанавливаетс в режим суммировани . Импульсы с генератора 18 через открытый элемент 14 И поступают на счетчики 1 и 2. За врем прошедшее с момента поступлени первого импульса на счетчик 1, до момента переполнени счетчика 1, при котором дешифратор 15 закрывает элемент 14 И, в реверсивный счетчик 2 поступает Qj импульсов. После этого число, записанное в реверс сивном счетчике 2, равно X ач Дальше процесс вычислени повтор етс в аналогичном пор дке, причем значени чисел переписьюаютс с блока 3 пам ти в счетчик 1 в следующем пор дке XiClj. , Х.1 а, , X 1 ао в результате в реверсивном счетчике 2 содержитс число Jt 7 , 15 20 25 О В обшем случае в счетчик 1 прюдварительио заноситс значение d , , в реверсивный счетчик 2 - значение X , а в чейке блока 3 пам ти - значени коэффициетггов Q-n-t- Cto в дополнительном, коде и значение X . Результирутощее выражение в общем случае примет- вид: v x-...x.ao Таким образом, при включении в состав устройства реверсивного счетчика, трах элемеЕггоа ИЛИ, двух блоков вычитани и триггера и введении новых св зей между элементами из состава вычислитель ного устройства исключаетс три счетчика, регист р, дешифратор и элемент задержки, чем достигаетс упрощение устройства по сравнению с известным. В известном устройстве-счетчик 4 уотанавливаетс в О через промежуток Т - певремени Т - Тт-а.- X риод импульсов тактового генератора, а Q-L - число, содержацеес в этом счет чике. В предлагаемом устройстве в режиме суммировани счетчик 1 устанавливаетс в через промежуток времени V TVCtL Clt - число, содержащеес в этом счетчике. В режиме умножени промежуток времени, необходимый дл установлени счетчика 1 в О, меньше Тз. , так как частота импульсов, поступающих на счетчик 1 больше f С учетом вышесказанного, быстродействие предлагаемого устройства выше быстродействи известного. формула изобретени Вычислительное устройство, содержащее счетчик, блок пам ти, генератор тактовых импульсов, дешифратор, элементы И, ИЛИ и задержки, причем выход блока пам ти подключен ко входам первого счетчика , выходы которого подключены ко входам дешифратора, выход которого сое- динен с первым входом первого элемента И, выход которого подключен к первому входу первого элемента ИЛИ, аыхоаы разр дов второго счетчика подключены к первым входам соответствующих элементов И первой группы, отличающее - с тем, что, с целью упрощени устройства и повышени его быстродействи , уст ройство содержит триггер и два блока вычитопк , причем выхоп генератора тактовой частоты подключен ко второму входу первого элемента И, вьосод которого соепикен с первым входом второго элемента ИЛИ, выходы первого и второго елемегггов ИЛИ подключены ко входам первого и второго счетчиков соответегвенно , выходы разр дов первого счетчика со ецинены с первьщи входами соответствующих элементов И второй группы, выходы подключены ко входам третьего вфмента ИЛИ, выходы 9пеме ггов И перBo|i группы подключены ко входам четверrofo элемента ИЛИ, первый и второй вход первого блока вычитани соединены с выхорами первого и третьего элементов ИЛИ соответственно, а пе{йый и второй входы BTJjporo блока вычитани - с выходами второго и четвертого элементов ИЛИ соот BeircTBeifflo, выход дешифрат-ора подключен к счетному входу триггера И через элемент эадернжи - ко входу блока пам ти, нулевой выход триггера подключен к первым входам второго и третьего элементов И и первому управл ющему входу второго 0в счетчика, второй управл ющий вхоп которого соединен с единичным выходом триггера , вторые входы второго и третьего элементов И подключены к выходам первого и второго блоков вычитани соответственно , а выходы - ко- BTopbfM входам соответственно пе{жого и второго элементов ИЛИ, второй вход каждого элемента И первой группы (I 1..,.М, где tt - разр дность счетчиков) подключен к выходу (it-1+1 )-го разр да первого счетчика, а второй вход каждого t -го элемента И второй rf tifibi подключен к выходу (ft- 1.-1)-го разр да второго счетчика. Источники информации, прин тые во внимание при экспертизе 1.Данчеев В. П. Иифрочастотные вычислительные устройства. М., Энерги , 1976, с,42, 2.Мельников А. А. и др. Обработка частотных и временных импульсных сигналов . М., Энерги , 1976, с, 121, рис, 10 9. 3.Авторское свидетельство СССР, № 496554, кл.&О6 F 7/38 (прототип).