SU726665A1 - Устройство декодировани пространственно-временного кода - Google Patents

Устройство декодировани пространственно-временного кода Download PDF

Info

Publication number
SU726665A1
SU726665A1 SU782697724A SU2697724A SU726665A1 SU 726665 A1 SU726665 A1 SU 726665A1 SU 782697724 A SU782697724 A SU 782697724A SU 2697724 A SU2697724 A SU 2697724A SU 726665 A1 SU726665 A1 SU 726665A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
input
registers
synchronizer
Prior art date
Application number
SU782697724A
Other languages
English (en)
Inventor
Игорь Зенонович Климов
Владимир Викторович Хворенков
Анатолий Михайлович Чувашов
Original Assignee
Ижевский механический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ижевский механический институт filed Critical Ижевский механический институт
Priority to SU782697724A priority Critical patent/SU726665A1/ru
Application granted granted Critical
Publication of SU726665A1 publication Critical patent/SU726665A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

Изобретение относится к радиотехнике и может применяться в импульсных приемниках для распознавания передаваемых комбинаций символов.
Известно устройство, содержащее регистр памяти, вход которого соединен с ин- 5 формационным каналом, выход через ключ со входом выходного сумматора по модулю два, а разрядные выходы со входами промежуточных сумматоров по модулю два [1].
Недостаток этого устройства — низкая помехоустойчивость. Ю
Известно устройство, содержащее К входных сдвиговых регистров, входы которых соединены с соответствующими шинами входного сигнала. Элемент ИЛИ, входы которого соединены со всеми входными шина- 15 ми, а выход со входом формирователя тактовых импульсов. К дешифраторов групп, входы которых соединены с соответствующими выходами входных сдвиговых регистров, и М выходных сдвиговых регистров, 20 выходы которых соединены с, соответствующими входами дешифраторов комбинаций, выходы которых 'соединены с шинами выходного сигнала (2].
Недостаток этого устройства — также низкая помехоустойчивость.
Цель изобретения — увеличение помехоустойчивости.
Поставленная цель достигается тем, что в устройство, содержащее К входных сдвиговых регистров, входы которых соединены с соответствующими шинами входного сигнала, элемент ИЛИ, входы которого соединены со всеми входными шинами, а выход со входом формирователя тактовых импульсов, К дешифраторов групп, входы которых соединены с соответствующими выходами входных сдвиговых регистров, и М выходных сдвиговых регистров, выходы которых соединены с соответствующими входами дешифраторов комбинаций, выходы которых соединены с шинами выходного сигнала, введены блок максимума, синхронизатор метки и синхронизатор цикла, причем выходы дешифраторов групп соединены с соответствующими входами блока максимума и синхронизатора метки, выход которого соединен с первым входом синхронизатора цикла, второй вход которого соединен с выходом формирователя тактовых импульсов и с синхронизирующими входами входных сдвиговых регистров, а выход — с синхронизирующими входами выходных сдвиговых регистров, входы которых соединены с соответствующими входами блока максимума.
На чертеже представлена блок-схема устройства декодирования пространственновременного кода.
Блок-схема устройства состоит из входных регистров сдвига 1...3, дешифраторов 4.. 6 групп, блока 7 максимума, дешифратора 8 комбинаций, элемента 9 ИЛИ, формирователя 10 тактовых импульсов, синхронизатора 11 групп, синхронизатора 12 метки, выходных сдвиговых регистров 13...15, причем входы регистров 1...3 соединены с соответствующими шинами 16...18 входного сигнала, входы элемента 9 соединены со всеми шинами 16...18/выход элемента 9 соединен через формирователь ГО с синхронизирующими входами регистров 1...3 и с первым входом синхронизатора 12, второй вход которого соединен с выходом синхронизатора 11, входы которого соединены с соответствующими выходами дешифраторов 4...6 и с соответствующими входами блока 7, выходы которого соединены со входами соответствующих регистров 13... 15, выходы которых соединены с соответствующими входами дешифратора 8, выходы которого соединены с шинами 19 выходного сигнала, выход синхронизатора 12, соединён с синхронизирующими входами регистров 13...15, выходы регистров 1...3 соединены с соответствующими входами дешифраторов 4...6.
Устройство декодирования пространственно-временного кода работает следующим образом.
На шины 16...18 поступает двоичная последовательность, разнёсенная^'врёмёйи и по К разрядам. Эта’ последовательность поступает на информационные входы регистров 1...3 и через элемент 9 ИЛИ на вход формирователя 10. С приходом импульсов на шины 16...18 формирователь 10 начинает вырабатывать тактовые импульсы с фазой, соответствующей фазе информационных символов. Тактовые импульсы поступают на синхронизирующие входы регистров 1...3 и производят запись информации. Состояние пространственно-временной матрицы, записанной в К регистрах сдвига длины К непрерывно декодируется дешифраторами 4...6 групп. Причем декодирование каждой группы производится по всем возможным признакам от 1 до К. Результат декодирования групп поступает на вход схемы синхронизатора 11 группы и на входы блока 7 максимума, выходы которого соответствуют номеру групп. Если в данный ' момент времени i-ая группа продекодировалась по большему количеству признаков, чем остальные, то сигнал появляется на i-том выходе блока 7 максимума. Одновременно, синхронизатор 11 групп вырабатывает сигнал, который определяет начальную фазу следования групп. Синхронизатор 11 группы запускает синхронизатор 12 цикла, который вырабатывает синхроимпульсы групп. 5 Синхроимпульсы групп, поступая на синхронизирующий вход регистров 13... 15, производят в них запись информации, поступающей с выхода блока 7 максимума. В результате в М регистрах 13...15, длина которых равна т; записывается пространство вённо-временная матрица размером Μ X т. Далее комбинации декодируются дешифратором 8. Декодированная информация поступает на шины 19 выходного сигнала.
Предлагаемое устройство устанавливает синхронизм работы даже если один разряд дает неправильную информацию из-за помех, а при установленном синхронизме обеспечивает правильйоё декодирование при отсутствие помех хотя бы в одном канале. 20

Claims (2)

  1. (54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ ПРОСТРАНСТВЕННО-ВРЕМЕННОГО КОДА входных сдвиговых регистров, а выход - с синхронизирующими входами выходных сдвиговых регистров, входы которых соединень с соответствующими входами блока максимума. На чертеже представлена блок-схема устройства декодировани  пространственновременного кода. Блок-схема устройства состоит из входных регистров сдвига 1...3, дешифраторов 4.. 6 групп, блока 7 максимума, дешифратора 8 комбинаций, элемента 9 ИЛИ, формировател  10 тактовых импульсов, синхронизатора 11 групп, синхронизатора 12 метки, выходных сдвиговых регистров 13...15, причем входы регистров 1...3 соединены с соответствующими шинами 16... 18 входного сигнала , входы элемента 9 соединены со всеми шинами 16...18, выход элемента 9 соединен через формирователь 10 с синхронизирующими входами регистров 1...3 и с первьш входом синхронизатора 12, второй вход которого соединен с выходом синхронизатора 11, входы которого соединены с соответствующими выходами дешифраторов 4...6 и с соответствующими входами блока 7, выходы которого соединены со входами соответствующих регистров 13...15, выходы которых соединены с соответствующими входами дешифратора 8, выходы которого соединены с шинами 19 выходного сигнала, выход синхронизатора 12, соединён с синхронизирующими входами регистров 13...15, выходы регистров 1...3 соединены с соответствующими входами дешифраторов 4...6. Устройство декодировани  пространственно-временного кода работает следующим образом. На шины 16...18 поступает двоична  последовательность , разнесенна  времени и по к разр дам. Этапоследовательность поступает на информационные входы регистров 1...3 и через элемент 9 ИЛИ на вход формировател  10. С приходдм ймНульсов на шины 16... 18 формирователь 10 начинает вырабатывать тактовые импульсы с фазой , соответствующей фазе информационных символов. Тактовые импульсы поступают на синхронизирующие входы регистров 1...3 и производ т запись информации. Состо ние пространственно-временной матрицы , записанной в К регистрах сдвига длины К непрерывно декодируетс  дешифраторами 4...6 групп. Причем декодирование каждой группы производитс  по всем возможным признакам от 1 до К. Результат декодировани  групп поступает на вход схемы синхронизатора 11 группы и на входы блока 7 максимума, выходы которого соответствуют номеру групп. Если в данный момент времени i-а  группа продекодировалась по большему количеству признаков, чем остальные, то сигнал по вл етс  на i-том выходе блока 7 максимума. Одновременно, синхронизатор 11 групп вырабатывает сигнал , который определ ет начальную фазу следовани  групп. Синхронизатор 11 группы запускает синхронизатор 12 цикла, коорый вырабатывает синхроимпульсы групп. Синхроимпульсы групп, поступа  на синхронизирующий вход регистров 13...15, производ т в них запись информации, поступающей с выхода блока 7 максимума. В результате в М регистрах 13...15, длина которых равна т; записываетс  пространственно-временна  матрица размером М X т. Далее комбинации декодируютс  дещифраором 8. Декодированна  информаци  поступает на шины 19 выходного сигнала. Предлагаемое устройство устанавливает синхронизм работы даже если один разр д дает неправильную информацию из-за помех , а при установленном синхронизме обеспечивает правильйое декодирование при отсутстви помех хот  бы в одном канале. Формула изобретени  Устройство декодировани  пространственно-временного кода, содержащее К входньГх сдвиговых регистров, входь которых соединены с соответствующими шинами входного сигнала, элемент ИЛИ, входы которого соединены со всеми входными щинами, а выход со входом формировател  тактовых импульсов, К дешифраторов групп, входы которых соединены с соответствуюшими выходами входных сдвиговых регистров и М выходных сдвиговых регистров, выходы которых соединены с соответствующими входами дешифраторов комбинаций, выходы которых соединены с шинами выходного сигнала , отАйчаЮЩебс  тем-, что, с целью увеличени  помехоустойчивости, в него введены блок максимума, синхронизатор метки и синхронизаторцикла, причем выход дешифраторов групп соединены с соответствуюшими входами блока максимума и синхроНизатора Метки, выход которого соединен с первым входом синхронизатора цикла, второй вход которого соединен с выходом формировател  тактовых импульсов и с синхронизирующими входами входных сдвиговых регистров, а выход - с синхронизируюплими входами выходных сдвиговых регистров , входы которых соединены с соответствующими входами блока максимума. Источники информации, прин тые во внимание при экспертизе 1.Бородин Л. Ф. Введение в теорию помехоустойчивого кодировани . М., 1968,
  2. 2.АвТЬрсйбё свидетельство СССР № 450348, кл. Н 03 К 13/258, 11.10.74 (прототип ).
    00
SU782697724A 1978-12-18 1978-12-18 Устройство декодировани пространственно-временного кода SU726665A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782697724A SU726665A1 (ru) 1978-12-18 1978-12-18 Устройство декодировани пространственно-временного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782697724A SU726665A1 (ru) 1978-12-18 1978-12-18 Устройство декодировани пространственно-временного кода

Publications (1)

Publication Number Publication Date
SU726665A1 true SU726665A1 (ru) 1980-04-05

Family

ID=20798987

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782697724A SU726665A1 (ru) 1978-12-18 1978-12-18 Устройство декодировани пространственно-временного кода

Country Status (1)

Country Link
SU (1) SU726665A1 (ru)

Similar Documents

Publication Publication Date Title
CA2097058A1 (en) Apparatus and method for recovering a time-varying signal using multiple sampling points
FR2466913B1 (ru)
GB1264240A (ru)
GB1111181A (en) Multiplexing system
SU726665A1 (ru) Устройство декодировани пространственно-временного кода
US4551720A (en) Packet switching system
GB1247586A (en) Time division communications system
SU966895A1 (ru) Устройство декодировани пространственно-временного кода
GB1378035A (en) Transmission of asynchronous information in a synchronous serial time division multiplex
SU1229973A2 (ru) Преобразователь равномерного кода в код Морзе
SU1562948A1 (ru) Способ последовательной передачи и приема цифровой информации и устройство дл его осуществлени
SU849192A1 (ru) Устройство дл синхронизациипЕРЕдАчи иНфОРМАции
SU866772A1 (ru) Устройство дл цикловой синхронизации
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1487087A1 (ru) Устройство для передачи информации
SU510797A1 (ru) Устройство синхронизации по циклам
RU1795557C (ru) Преобразователь последовательного кода в параллельный
SU1338101A1 (ru) Система передачи и приема информации рекуррентными последовательност ми
RU2023348C1 (ru) Устройство для исправления ошибок при многократном повторении сообщений
SU640438A1 (ru) Устройство синхронизации цифровых сигналов
SU734870A1 (ru) Устройство дл формировани импульсных кодов псевдослучайных последовательностей
SU734687A1 (ru) Микропрограммное устройство управлени
SU1185365A1 (ru) Устройство дл передачи и приема информации
SU873445A1 (ru) Устройство дл синхронизации по циклам
SU801287A1 (ru) Способ цикловой синхронизацииблОчНОгО КОдА