SU801287A1 - Способ цикловой синхронизацииблОчНОгО КОдА - Google Patents

Способ цикловой синхронизацииблОчНОгО КОдА Download PDF

Info

Publication number
SU801287A1
SU801287A1 SU782643806A SU2643806A SU801287A1 SU 801287 A1 SU801287 A1 SU 801287A1 SU 782643806 A SU782643806 A SU 782643806A SU 2643806 A SU2643806 A SU 2643806A SU 801287 A1 SU801287 A1 SU 801287A1
Authority
SU
USSR - Soviet Union
Prior art keywords
characters
sequence
clock signal
symbols
modulo
Prior art date
Application number
SU782643806A
Other languages
English (en)
Inventor
Сергей Борисович САЛОМАТИН
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU782643806A priority Critical patent/SU801287A1/ru
Application granted granted Critical
Publication of SU801287A1 publication Critical patent/SU801287A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Изобретение относитс  к радиотех нике и может использоватьс  в радио технических системах передачи данных блочным кодом Рида-Маллера первого пор дка. Известен способ цикловой синхронизации блочного кода, заключающийс  в формировании на передающей сто роне синхросигнала и суммировании по модулю два символов синхросигнала с четными символами кодовых слов а на приемной стороне в приеме и выделении синхросигнала и определении границы разделени  кодовых слов i . Однако применение известного спо соба дл  синхронизации кода Рида-Ма лера первого пор дка возможно только частично, что приводит к значите ному снижению точности. Цель изобретени  - повышение точ ности. Цель достигаетс  тем, что в спос бе цикловой синхронизации блочного кода, заключающемс  в формировании передающей стороне синхросигнала и суммировании по модулю два символов синхросигнала с четными символами кодовых слов, а на приемной стороне в псиеме и выделении синхросигнала и определении границы разделени  кодовых слов, на передающей стороне в качестве синхросигнала используют Д-последовательность, циклически сдвинутую на один символ относительно последовательнос ти четных символов кодового слова, синхронно с которым формируют и суммируют по модулю два Д-последовательность, число символов которой совпадает с числом символов кодового слова, а на приемной стороне из символов .принимаемого сигнала образуют выборочные последовательности , одна из которых содержит поступающие символы с четными, а друга  с нечетными пор дковыми номерс1ми, выборочные последовательности раздельно преобразуютс  в последовательности сумм по модулю два символов выборочной последовательности с предшествующими им символами той же последовательности , по результатам преобразовани  определ ют местоположение четных символов принимаемых кодовых слов, а при выделении синхросиг ,нала суммируют по модулю два четные с предшествукицими им нечетными символами передаваемого сигнала.

Claims (1)

  1. Формула изобретения
    Способ цикловой синхронизации блочного кода, заключающийся в формировании на передающей стороне синхросигнала и суммировании по модулю два символов синхросигнала с четными символами кодовых слов, а на приемной стороне в приеме и выделении синхросигнала и определении границы разделения кодовых слов, отличающийся тем, что, с целью повышения точности, на передающей стороне в качестве синхросигнала используют Д-последовательность, циклически сдвинутую на один символ относительно последовательности четных символов кодового слова, синхронно с которым формируют и суммируют по модулю два Д-последовательность, число символов которой совпадает с числом символов кодового слова, а на приемной стороне из символов принимаемого сигнала образуют выборочные последовательности, одна из которых содержит поступающие символы с четными, а другая - с нечетными порядковыми номерами, выборочные последовательности раздельно преобразуются в последовательности сумм по модулю два символов выборочной последовательности с предшествующими им символами той же последовательности, по результатам преобразования определяют местоположение четных символов принимаемых кодовых слов,а при выделении синхросигнала суммируют по модулю два четные с предшествующими им нечетными символами передаваемого сигнала.
SU782643806A 1978-07-12 1978-07-12 Способ цикловой синхронизацииблОчНОгО КОдА SU801287A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782643806A SU801287A1 (ru) 1978-07-12 1978-07-12 Способ цикловой синхронизацииблОчНОгО КОдА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782643806A SU801287A1 (ru) 1978-07-12 1978-07-12 Способ цикловой синхронизацииблОчНОгО КОдА

Publications (1)

Publication Number Publication Date
SU801287A1 true SU801287A1 (ru) 1981-01-30

Family

ID=20776698

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782643806A SU801287A1 (ru) 1978-07-12 1978-07-12 Способ цикловой синхронизацииблОчНОгО КОдА

Country Status (1)

Country Link
SU (1) SU801287A1 (ru)

Similar Documents

Publication Publication Date Title
SE9202598D0 (sv) Time synchronization of a receiver in a digital radio telephone system
SU801287A1 (ru) Способ цикловой синхронизацииблОчНОгО КОдА
RU1795557C (ru) Преобразователь последовательного кода в параллельный
SU932643A1 (ru) Устройство блочной синхронизации дл групповых кодов
SU1533013A1 (ru) Система передачи дискретной информации
RU1795556C (ru) Декодер балансного кода
SU1510096A1 (ru) Кодирующее устройство системы передачи цифровой информации
SU640438A1 (ru) Устройство синхронизации цифровых сигналов
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU604181A1 (ru) Устройство дл одновременной передачи аналогового сигнала методом дельтамодул ции и двоичного сигнала низкоскоростной дискретной информации
SU849192A1 (ru) Устройство дл синхронизациипЕРЕдАчи иНфОРМАции
SU510797A1 (ru) Устройство синхронизации по циклам
SU1727205A2 (ru) Адаптивный мажоритарный мультиплексор
SU836811A1 (ru) Устройство синхронизации цифровой радиотелемет-РичЕСКОй СиСТЕМы
SU684763A1 (ru) Декодирующее устройство дл систем св зи с решающей обратной св зью
SU593321A1 (ru) Устройство дл выделени синхросигнала из кодовых последовательностей
RU2010437C1 (ru) Способ цикловой синхронизации в многоканальных системах передачи цифровой информации с временным разделением каналов и устройство для его осуществления
SU572937A1 (ru) Устройство уплотнени группы ортогональных сигналов
SU1515379A1 (ru) Устройство дл формировани биимпульсного сигнала
SU1046958A1 (ru) Пороговый декодер сверточного кода
SU467484A1 (ru) Устройство узловой синхронизации сверточного декодера
SU1083391A1 (ru) Приемник синхронизирующей рекуррентной последовательности
SU1480129A1 (ru) Устройство дл передачи информации с контролем ошибок высокой кратности
SU1403385A2 (ru) Многоканальна некогерентна система св зи
SU809666A1 (ru) Адаптивное вызывное устройство