SU717774A1 - Устройство дл синхронизации вычислительной системы - Google Patents

Устройство дл синхронизации вычислительной системы Download PDF

Info

Publication number
SU717774A1
SU717774A1 SU762409473A SU2409473A SU717774A1 SU 717774 A1 SU717774 A1 SU 717774A1 SU 762409473 A SU762409473 A SU 762409473A SU 2409473 A SU2409473 A SU 2409473A SU 717774 A1 SU717774 A1 SU 717774A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
pulses
inputs
output
elements
Prior art date
Application number
SU762409473A
Other languages
English (en)
Inventor
Валерий Пантелеймонович Хельвас
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU762409473A priority Critical patent/SU717774A1/ru
Application granted granted Critical
Publication of SU717774A1 publication Critical patent/SU717774A1/ru

Links

Landscapes

  • Multi Processors (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАШИ ВЫЧИСЛИТЕЛЬНОЙ
ОЙСГГБМЫ

Claims (2)

  1. Изобретение относитс  к области вычислительной техники и может быть 1 о пользовано при построении вычисли те лшЦ систем на базе нескольких одаотвпньлх цифровых вычислителыодх машин. Известно устройство дл  синхронивегции вычислительной системы, содержащее генератор , делители частоты, трнггерйй влементы ИЛИ-НЕ 1.i ; v Устройство используетс  дл  грушювой синхронизации, обеспечива  сходимост еменных щегреми синхронизирующш схем блоков к общей системе отсчета вре 1мши, не прерыва  их работы. Устройстео способно обеспечивеггь синхроцную работу пространственно рааобщенных сзсем низаши или блоков без р @делени  на ведущие или ведомые.t Недостатком этого устройства Я15л ет- с  низка  надежность и большой объем оборудовани , необходимого дл  его реализации . Наиболее близким по техническому ре шению к предлагаемому  вл етс  устройство дл  синхронизации вычисли епьной .. системы, содержащее генератор тактовых :ИМпульсов, управл ющий и управл емые . распределители импульсов, блоки управлени  по числу управл емых распределителей импульсов, первые группы входов которых подгслючены к выходам ьоответствующих управл емых распределителей импульсов , а вторые - к управл ющим входам устройства, причем выхойы всех распределителей импульсов  вл ютс  выходами устройства J. Кедостатком данного устройства  вл етс  объем оборудовани , а также низка  надежность, обусловленна  наличием гонок в логических цеп х, которыв привод т к уменьшению длительности отдельных тактовых импульсов и по влению ложных импульсов. Целью изобретени   вл етс  упрощение f повышение надежности устройства дл  . синхронизации вычислительной системы. Поставленна  цель достигаетс  тем, что устройство дл  синхронизации вычис .. 3 71 лительной Системь содержит триггер упрйвлени /единичный Ё сбдкЪ1 орЬ1ЧУ Шйключен к первому, а нулевой вход - ко Ёторому выходу управл ющего распределител , две группы элементов И и группу элементов ИЛИ с числом элементов в каж дой группе, равнймчислу управл емых распределителей, первые вхбдь эле1лёнтов И обеих групп подключены к п ервому выходу генератора та ктовых импульсов и пер jBOKiy упраеп ющёгЬ рёспреде(ййтел , вторые входы элементов И первой группы Евэдключены к пр мому, а второй группы к инверсному выходу триггера управлени , третьи входы элементов И второй группы подключены к выходам соответствующих блоков управлени , выход каждого из групч пы элементов ИЛИ подключен к первому входу оэответствующего упрайп емого распределител  импзшьсов, первый и . второй вход каждого элемента ИЛИ под ключены к выходу cooTseTcTByiouiefo элемента И первой и второй группы соответственно, второй выход генератора тактовых импулызов соединен со вторыми входами всех расгфё делите лей импульсов. На фиг. 1 предсггавлена функциональна  схема устройства дл  синхронизации вычислительнрй системы, на фиг. 2 - вйзможна  схема блока управлени ; на фиг. 3 временна  диаграмма устройства. Устройство (см. фиг. 1) содержит генератор тактовых импзшьсов 1, двухтакт.ный управл ющий .рае1фёйёШ ёль ийпульсов 2, двухтактные управл емые распре . делители импульсов 3, триггер управлени  4, блоки угфавлени  5, элементы И 6 первой группы, элементь И 7 второй группы, группу элементов ИЛИ 8. Каждый блок управлени  5 (см. фиг. 2) содержит элементы И 9-16, ИЛИ 17, 18 и триггер 19. Устройство работает следующим образом . Генератором 1 тактовых импульсов фор Мйруютс  две сдвинуть1е пруг относительно друг;а на 1/2 периода серии тактовых импульсов ГИ1 и ГИ2 (см. фиг. 3). Сери  импульсов ГИ2 поступает На входы всех распределителей 2, 3 икшульсов. Сери  импульсов ГИ1 поступает на вход рас пределител  2 иигогльсов непбЬрёдбт вённо а на Bxbjihi распределителей 3 б1МПульсов чёрез лозтвческие цепи на элеме йгах И 6, 7, ИЛИ 8. Поступление серии имгцгльсов nil на входы распределителей импульсов управл етс  блоками 5 управлени  и триг гером 4. Рассмотрим работу устройства на примере синхронизации одного из распределителей 3 импульсов с распределителем 2 (рассматриваетс  случай совпадени  тактовых импульсов обоих распределителей). Все распределители импульсов формируют четные импульсы из серии ГИ2, а нечетные - из ГИ1, причем, если после подачи на распределитель импульсов, импульса ГИ2 .и формировани  соответствующего чёткого Шл&уУ1&с Ъпё1 к ам импульс ГИ1 на него не поступает, то при поступлении очередного импульса ГИ2 на выходе распределител  формируетс  тот же. четный выходной импульс. Распределителем 2 импульсов из входных серий импульсов ГИ1 и ГИ2 формируютс  восемь выходных сигналов ТИ1-.ТИ85. как это показано на временной диаграмме (cM. фиг. 3). Два из них (в рассматрива .емом случае ТИ8 и ТИ2) подаютс  на единичный и нулевой входы триггера, на (Выходах которого формируютс  стробы (8-2). Допустим, что в момент, когда подана |команда на синхронизацию распределите ,лей импульсов, они работали таким обра|зом , что сигнал ТИ8 распределител  2 совпадает с сигналом ТИ4 раснределите л  3, как это показано на временной диаграмме . Формирование строба 8-2 в данном случае обеспечиваетс  блоком управлени  5. После того, как распределителем 3 будет сформирован импульс ТИ4, сигналом с нулевого выхода триггера 4 и сигналом с выхода блока управлени  5 будет заблокирована подача на этот распределитель импульса ГИ1, и при поступлении следующего импульса ГИ2 на его вы;х.оде по витс  повторно импульс ТИ4, после чего сниМаЪтс  блокировка импульсов ГИ1. После формировани  импульса ТИ 2 повтор етс  блокировка импульсаГИ1, повторно выдаетс  импульс ТИ2, который уже совпадает во времени с импульсом ТИ2 распределител  2, т.е. оба распределител  импульсов, начина  сэтого момента (на временной диаграмме указан стрелкой), работают синхронно. При синхроцной работе распределителей импульсов стробы с нулевого выхода триггера управлени  4 и с выхода блока управлени  5 совпадают во времени, но различаютс  по пол рности. Это обеспечивает прохождение импульсов ГИ1 на вход распределител  3 дл  формировани  импульсов ТИ1 через элемент И 7, а дл  формирова5 .71 ри  импульсов ТИЗ, ТИ5, ТИ7 через элемент И 6.-.л Рассогласование тактовых сеток распределителей имйульсов, вызванное сбоем устран етс  автоматически, без участи  оператора и программы. Все управл емые распределите Ш импульсов могут одновременно функдиойирговвггь с различным относительно друг друга сдвигом тактовых сеток, в зависимоетн от режимов работы системы. Предложенное устройство дл  синхронизации вычислител1лой системы вь1годно отличаетс  от ранее известных высокой н:адежностью и меньшим количеством оЬо рудовани . Повышение надежности, а .именно исключение укороченных и ложных тактовых импульсов, достигнуто путем обеспечени  достаточного промежутка времени (равного периоду следовани  тактовых импуль сов) между двум  (последовательными) взмененн ми состо ний входов элементов И. Уменьшение количества оборудовани  достигнуто благодар  исключению блока управлени  управл ющего процессора и упрощению логической части устройства. Формула изобретени  Устройство дл  синхронизации вычислительной системы, содержацее генератор тактовых импульсов, управл ющий и управ л емые распределит;эли импульсов, блоки угфавлени  по числу управл емьцс распределителей импульсов, первые группы входов которых подключены к выходам соответствующих управл емых распределителей гцг I- -Vw 4 импульсов, а вторые - к управл ющим входам устройства, причем выходы всех распределителей импульсов  вл ютс  выходами устройства, отличающеес  тем, что, с целью упрощени  и повышени  надежности устройства дл  синхронизации вычислйтёлШой системы, оно содержит триггер управлени , единичный вход которого подключен к первому, а нулевой входко второму выходу управл ющего распределител , две группы элементов И и группу элементов ИЛИ с числом элементов в каждой группе, равным числу управл емых расщ)еделителей| первые входы элементов И обеих групп подключены к первому выходу генератора тактовых импульсов и первому входу управл ющего распределител , вторые входы элементов И первой группы подключены к пр мому, а второй групцы к инверсному выходу триггера управлани , третьи вЬсоды элементов И второй группы подключены к выходам соот- ветствующих блоков управлени , выход каждого из группы элементов ИЛИ подключен к первому входу соответствующего управл емого распределител  импульсов, Первый и второй вход каждого элемента ИЛИ подключены к выходу соответствующего элемента И первой и второй группы соответственно второй выход генератора тактовых импульсов соединен со вторыми входами всех распределителей импульсов. Источники информации, .прин тые во внимание при экспертизе 1.Патент США М 3787665, кл. G Об F 15/48, 1974.
  2. 2.Авторское свидетельство СССР м458829,кп.а06Р 15/16,09.04.73 (прототип). .2-« t:jfr7«jA«, Л«./,, .-
SU762409473A 1976-10-04 1976-10-04 Устройство дл синхронизации вычислительной системы SU717774A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762409473A SU717774A1 (ru) 1976-10-04 1976-10-04 Устройство дл синхронизации вычислительной системы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762409473A SU717774A1 (ru) 1976-10-04 1976-10-04 Устройство дл синхронизации вычислительной системы

Publications (1)

Publication Number Publication Date
SU717774A1 true SU717774A1 (ru) 1980-02-25

Family

ID=20678870

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762409473A SU717774A1 (ru) 1976-10-04 1976-10-04 Устройство дл синхронизации вычислительной системы

Country Status (1)

Country Link
SU (1) SU717774A1 (ru)

Similar Documents

Publication Publication Date Title
GB2094523A (en) Serial-to-parallel converter
JPH0433056B2 (ru)
SU717774A1 (ru) Устройство дл синхронизации вычислительной системы
US4174465A (en) Signal transmitting interface system combining time compression and multiplexing
US3544911A (en) Phase shift cycle generator for a traffic control unit
RU1784958C (ru) Генератор дискретных ортогональных функций
SU1001474A1 (ru) Распределитель
SU1001104A1 (ru) Устройство дл синхронизации резервированного делител частоты
SU892736A1 (ru) Счетное устройство
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU754399A1 (ru) Устройство для синхронизации группы блоков обработки данных 1
SU785891A1 (ru) Имитатор радиосигналов
JPS5762647A (en) Synchronizing circuit
SU1629969A1 (ru) Устройство дл формировани импульсов
SU940148A1 (ru) Устройство дл синхронизации вычислительной системы
SU1506435A1 (ru) Цифровой измеритель отношени временных интервалов
SU860042A1 (ru) Устройство дл синхронизации сигналов
SU974364A1 (ru) Устройство дл синхронизации вычислительной системы
SU803113A1 (ru) Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени
SU622210A1 (ru) Устройство дл мажоритарного выбора сигналов
SU981980A1 (ru) Устройство дл синхронизации цифровой системы
SU1166294A1 (ru) Распределитель
SU752314A1 (ru) Устройство дл синхронизации вычислительной системы
SU871322A1 (ru) Устройство дл синхронизации импульсов