SU682896A1 - Суммирующее устройство - Google Patents

Суммирующее устройство

Info

Publication number
SU682896A1
SU682896A1 SU772490189A SU2490189A SU682896A1 SU 682896 A1 SU682896 A1 SU 682896A1 SU 772490189 A SU772490189 A SU 772490189A SU 2490189 A SU2490189 A SU 2490189A SU 682896 A1 SU682896 A1 SU 682896A1
Authority
SU
USSR - Soviet Union
Prior art keywords
variables
inputs
polynomial
outputs
control unit
Prior art date
Application number
SU772490189A
Other languages
English (en)
Inventor
Владимир Анатольевич Вишняков
Вячеслав Васильевич Таборовец
Степан Васильевич Таборовец
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU772490189A priority Critical patent/SU682896A1/ru
Application granted granted Critical
Publication of SU682896A1 publication Critical patent/SU682896A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области цифро вых вычислительных машин и может быть использовано при построении специальных вычислительных устройств дл  работы с полиномами нескольких переменных.
Известны суммирующие устройства 1,2.
Одно из известных устройств содержит регистр приема чисел, регистр пор дков, выходы которого подключены к одним входам вспомогательного регистра счетчика, к другим входам которого подсоединены выходы сумматора I.
Недостатком такого устройства  вл етс  невозможность вычисл ть полиномы одной переменной.
Из известных устройств наиболее близким техническим решением к данному изобретению  вл етс  суммирующее устройство , содержащее блоки пам ти, выходы которых подключены ко входам арифметического блока, и блок управлени  2.
В этом устройстве невозможно суммировать две функции нескольких независимых переменных, что существенно снижает область его применени .
Целью насто щего изобретени   вл етс  расширение области применени  устройства за счет обеспечени  возможности суммировани  двух функций нескольких независимых переменных.
Поставленна  цель достигаетс  тем, что устройство содержит блок сравнени  и дополнительные блоки пам ти, входы которых подключены к выходам блока управлени , а выходы - ко входам блока сравнени , выход последнего соединен с одним из входов блока управлени .
На чертеже изображена блок-схема суммирующего устройства.
Устройство содержит блок управлени  1, первый 2 и второй 3 блоки пам ти, арифметический блок 4, блок сравнени  5, первый 6 и второй 7 дополнительные блоки пам ти.
Входы блоков 6 и 7 подключены к выходам блока управлени  1, а выходы - ко входам блока сравнени  5, выход которого соединен с одним из входов блока управлени .
Блок управлени  1 предназначен дл  выработки сигналов управлени  и тактирующих импульсов, в качестве его может использоватьс  микропрограммный автомат с жестким тактом.
Блок 2 предназначен дл  хранени  коэффициентов первой функции. В качестве его можно использовать любой блок пам ти с последовательным доступом. Второй блок 3 предназначен дл  хранени  коэффициентов второй функции, арифметический блок 4 - дл  сложени  коэффициентов, блок сравнени  5 - дл  сравнени  ноказателей стененей . В качестве его может использоватьс  комбинационна  схема сравнени . Блоки 6 и 7 служат дл  хранени  показателей степеней переменных соответственно первой и второй функций, в качестве их можно использовать любые блоки пам ти последовательного доступа. Устройство работает по следующему алгоритму . Пусть нужно сложить многочлены Л (.- м п) 4-«1- n + А /, (Х„. . ., Л-J В,Х1. ..... +В, , где Ai,..., AI - коэффициенты первого многочлена; Si,..., BI - коэффициенты второго многочлена; х,..., Хп - независимые переменные; /J, и; - показатели степеней переменных соответственно первой и второй функций; п - число переменных. Необходимым условием выполнени  алгоритма  вл етс  расположение переменных в каждом слагаемом в одном и том же пор дке, а также размещение слагаемых в пор дке убывани  степеней каждой из переменных . Суть алгоритма сложени  состоит в следующем: 1.Слагаемые каждого из многочленов дополн ютс  недостающими переменными, степени которых равны нулю. 2.Переменные в каждом слагаемом располагаютс  в одном и том же пор дке, как в многочлене fi(;ci,..., лг), так и в многочлене/2 (:1Хп}. 3.Многочлен представл етс  в виде таблиц . Таблица 1 Таблица 2
4.Выбираютс  первые столбцы табл. I и 2.
5.Сравниваетс  степень , /2, ..., /«} выбранного слагаемого многочлена fi(Xi, Xz,..., Хп) со степенью kj ki,..., kn} выбранного слагаемого многочлена fzixi,...,
Хп).

Claims (2)

1.Авторское свидетельство СССР Ло 417787, кл. G 06F 7/38, 1971.
2.Авторское свидетельство СССР №496554, кл. G 06F 15/38, 1973 (прототип).
SU772490189A 1977-05-24 1977-05-24 Суммирующее устройство SU682896A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772490189A SU682896A1 (ru) 1977-05-24 1977-05-24 Суммирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772490189A SU682896A1 (ru) 1977-05-24 1977-05-24 Суммирующее устройство

Publications (1)

Publication Number Publication Date
SU682896A1 true SU682896A1 (ru) 1979-08-30

Family

ID=20710740

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772490189A SU682896A1 (ru) 1977-05-24 1977-05-24 Суммирующее устройство

Country Status (1)

Country Link
SU (1) SU682896A1 (ru)

Similar Documents

Publication Publication Date Title
US3813529A (en) Digital high order interpolator
SU682896A1 (ru) Суммирующее устройство
GB1316322A (en) Scaling and number base converting apparatus
Certaine On sequences of pseudo-random numbers of maximal length
SU682905A1 (ru) Цифровой вычислитель синуса и косинуса
SU622087A1 (ru) Цифровой вычислитель функций синуса и косинуса
SU593211A1 (ru) Цифровое вычислительное устройство
SU1580351A1 (ru) Конвейерное устройство дл делени итерационного типа
JPH0371331A (ja) 乗算器
SU547766A1 (ru) Устройство дл делени
SU611208A1 (ru) Устройство дл вычислени квадратного корн
SU866559A1 (ru) Устройство управлени векторным процессом
SU922733A2 (ru) Цифровой функциональный преобразователь
SU591861A1 (ru) Функциональный преобразователь
SU760110A1 (ru) Устройство для вычисления функций \г = акссо5х, у = ακοβ
SU742934A1 (ru) Устройство дл умножени
SU744583A1 (ru) Устройство дл обнаружени и исправлени ошибок арифметических операций
SU842806A2 (ru) Устройство дл вычислени квадратногоКОРН
US3343137A (en) Pulse distribution system
SU409222A1 (ru) Устройство для умножения
SU926654A1 (ru) Устройство дл логарифмировани массивов двоичных чисел
SU824198A1 (ru) Устройство дл сложени в избыточнойСиСТЕМЕ СчиСлЕНи
SU690479A1 (ru) Одноразр дный дес тичный сумматор
SU794635A1 (ru) Вычислительное устройство
SU650073A1 (ru) Устройство дл вычислени тангенса