SU680060A1 - Memory protecting device - Google Patents
Memory protecting deviceInfo
- Publication number
- SU680060A1 SU680060A1 SU772482604A SU2482604A SU680060A1 SU 680060 A1 SU680060 A1 SU 680060A1 SU 772482604 A SU772482604 A SU 772482604A SU 2482604 A SU2482604 A SU 2482604A SU 680060 A1 SU680060 A1 SU 680060A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- comparison
- time
- cell
- input
- Prior art date
Links
Landscapes
- Storage Device Security (AREA)
Description
Изобретение относитс к запомин щим устройствам. Одно, из известных устройств дл защиты пам ти содержит блок регистрации , датчик временных интервалов элемент И регистр допуска и блок сравнени 1. Недостатком этого устройства вл етс мала надежность. Из известных устройств наиболее близким по техническому решению к предложенному изобретению вл етс устройство дл защиты пам ти, содер жащее счетчик, соединенный с одним из блоков сравнени , первый регистр подключенный к блокам сравнени , / датчик временных интервалов, выход кбторого соединен с первым входом элемента И, и блок регистрации, один из входов которого подключен к выходу элемента И 2. Такое устройство обеспечивает более высокую надежность защиты чеек, так как, кроме проверки на допуск к чейке, оно осуществл ет и своевременность этого обращени . Это устройство осуществл ет защиту пассивно, т.е. разрешение на обраще ние к закрытой чейке пам ти выдает с в случае сравнени как кодов адресов , так и соответствующих им моментов времени. в любом другом случае , а именно: сравнение кодов адреса и несравнение момента времени, сравнение момента времени и несравнение кода адреса, несравнение кода адреса и кода момента времени - разрешение на обращение к запрашиваемой чейке не выдаетс . Причем причина отказа .в обращении к запрашиваемой чейке не определ етс . Указанные обсто тельства существенно снижают область применени устройства. Цбпь изобретени - расшир Ение области применени устройства путем обеспечени возможности определени причины отказа обращени к защищаемым чейкам пам ти. Поставленна цель достигаетс тем, что устройство содержит второй регистр и дешифратор, входы которого подключены к выходам блоков сравнени , один из выходов дешифратора соединен с входом датчика временных интервалов и вторым входомэлемента И, другие выходы дешифратора подключены соответственно к входам второго регистра и блока регистрации, выход которого соединен с одним из входов второго регистра.This invention relates to memory devices. One of the known memory protection devices comprises a registration unit, a time sensor, an AND register of the tolerance register, and a comparison unit 1. The disadvantage of this device is low reliability. Of the known devices, the closest technical solution to the proposed invention is a memory protection device containing a counter connected to one of the comparison blocks, the first register connected to the comparison blocks / time interval sensor, which is connected to the first input of the AND element. , and the registration unit, one of the inputs of which is connected to the output of the element 2. This device provides higher reliability of cell protection, since, in addition to checking for admission to the cell, it performs and timely The core of this appeal. This device protects passively, i.e. The permission to access the closed memory cell is given by with in the case of comparison of both the address codes and the corresponding points in time. in any other case, namely: comparison of address codes and non-comparison of the moment of time, comparison of the moment of time and non-comparison of the address code, non-comparison of the address code and the code of the point of time - permission to access the requested cell is not issued. Moreover, the reason for the refusal is not determined in the appeal to the requested cell. These circumstances significantly reduce the scope of application of the device. The invention is a broadening of the field of application of the device by making it possible to determine the reason for the refusal of access to the protected memory cells. The goal is achieved by the fact that the device contains a second register and a decoder, the inputs of which are connected to the outputs of the comparison blocks, one of the outputs of the decoder is connected to the input of the time interval sensor and the second input of the And element, the other outputs of the decoder are connected respectively to the inputs of the second register and the recording unit, the output which is connected to one of the inputs of the second register.
На чертеже изображена блок-схема предложенного устройства.The drawing shows a block diagram of the proposed device.
Устройство содержит счетчик 1, служащий дл определени момента времени, блок сравнени 2, первый регистр 3, блок сравнени 4, элемент И 5, блок регистрации 6, дешифратор 7, датчик 8 временных интервалов, выход которого подключен к первому входу элемента И 5, второй регистрThe device contains a counter 1, which is used to determine the point in time, the comparison unit 2, the first register 3, the comparison block 4, the element 5, the recording unit 6, the decoder 7, the sensor 8 time intervals, the output of which is connected to the first input of the element 5, the second register
9. Входил дешифратора 7 подключены к выходам блоков сравнени 2 и 4. Один из выходов дешифратора соединен со входом датчика 8 вторым входом элемента И 5, другие выходы дешифратора 7 подключены соответственно к входам регистра 9 и блока 6, выход которого соединен с одним из входов регистра 9. Устройство имеет вход 10 и выходы 11 и 12.9. The input of the decoder 7 is connected to the outputs of the comparison units 2 and 4. One of the outputs of the decoder is connected to the input of the sensor 8 by the second input of the element 5, the other outputs of the decoder 7 are connected respectively to the inputs of the register 9 and block 6, the output of which is connected to one of the inputs register 9. The device has an input 10 and outputs 11 and 12.
Устройство работает следующим образом .The device works as follows.
Перед началом работы устройства в регистр 3 занос тс адреса з крытых чеек и соответствующие им моменты времени. Счетчик 1 переводитс в нулевое состо ние и включаетс в момент начала работы програмт ы. Регистр 9 переводитс в нулевое состо ние . Код адреса чейки, к которой производитс обращение, с входаBefore the operation of the device in register 3, the addresses of the closed cells and their corresponding moments of time are entered. Counter 1 is switched to the zero state and is turned on when the program starts. Register 9 is reset to zero. The address code of the cell being accessed from the input
10устройства поступает на блок 6 регистрации и блок 4 сравнени , при этом значение счетчика 1 считываетс5 на блок 2. Блок 4 сравнивает поступивший код адреса с кодом адресов, записанными в регистре 3, а блок сравнени 2 сравнивает считанный со счетчика 1 код момента времени с кодами моментов времени, записаннымиThe device enters the registration block 6 and the comparison block 4, the value of the counter 1 is read 5 on the block 2. The block 4 compares the received address code with the address code written in register 3, and the comparison block 2 compares the time code read from the counter 1 with the codes moments recorded
в регистре 3.in register 3.
В результате сравнени возможны четыре случа .As a result of the comparison, four cases are possible.
В первом случае произошло сравнен ие поступившего кода адреса чейки с кодом адреса защищаемой чейки и произошло сравнение момента времени считанного со счетчика 1, с моментом , времени, записанным в регистре 3In the first case, a comparison of the received cell address code with the address code of the cell being protected occurred, and the time read from counter 1 was compared to the time recorded in register 3
В этом случае на оба входа дешифратора 7 поступают сигналы с выходов блоков .сравнени 2 и 4. С выхода дешифратора 7 сигнал поступает на второй вход элемента,И 5 и на Erkofl датчика 8. По этому сигналу датчик 8 вырабатывает интервал времени допуска, который поступает через открытый элемент И 5 и через блок 6 регистрации, где происходит регистраци запроса данной чейки, на выход 11.In this case, both inputs of the decoder 7 receive signals from the outputs of blocks 2 and 4. From the output of the decoder 7, the signal goes to the second input of the element, And 5 and to the Erkofl sensor 8. With this signal, the sensor 8 generates a tolerance time interval through the open element And 5 and through the block 6 of registration, where the registration of the request of this cell, to the output 11.
Во втором случае - сравнение кодов адресов и несравнение моментов времени - сигнал по витс только на выходе блока 4. Даиифратор 7 вырабатывает сигнал, который с его выхода поступает на вход регистра 9, наIn the second case, the comparison of address codes and the incomparability of the moments of time — the signal is received only at the output of block 4. The DAIFRATOR 7 generates a signal that from its output goes to the input of register 9, to
вход блока 6 регистрации, считыва код адреса запрашиваемой чейки в регистр 9.Таким образом,в регистре 9 записан код запрашиваемой чейки и .признак того, что запрет обращени к этому адресу выдан в св зи с тем, что произошло несравнение кода момента времени обращени к чейке и кода момента времени, записанного в регистре 3,the input of the registration unit 6, reading the address code of the requested cell into the register 9. Thus, the register of the requested cell is recorded in register 9 and. a sign that the prohibition of access to this address is issued in connection with the fact that a non-comparison of the time code of the address to the address occurred the cell and the code point of time recorded in register 3,
В третьем случае - сравнение моментов времени и несравнение адресов - сигнал по витс только на выходе блока 2. Дешифратор 7 вырабатывает сигнал, который с его выхода поступает на вход регистра 9 и на вход блока 6 регистрации, считыва код алоеса запоашиваемой чейки в регистр 9. Таким образом, в регистре 9 будет записан код запрашиваемой чейки и признак того, что запрет обращени к этому адресу выдан в св зи с тем, что произошло несравнение кода запрашиваемой чейки пам ти .In the third case - comparing the time points and address incomparability - the signal goes only at the output of block 2. The decoder 7 generates a signal that comes from its output to the input of register 9 and to the input of block 6 of registration, reading the code of the posed cell in register 9. Thus, in the register 9, the code of the requested cell will be recorded and the indication that the prohibition of access to this address is issued in connection with the fact that a mismatch of the code of the requested memory cell has occurred.
В четвертом случае - несравнение кодов моментов времени и кода запрашиваемой чейки пам ти - дешифратор 7 вырабатывает сигнал, который поступает с его выхода на вход блока 6 регистрации, считыва код запрашиваемой чейки в регистр 9.In the fourth case, a noncomparison between the codes of time points and the code of the requested memory cell — the decoder 7 generates a signal that comes from its output to the input of the registration unit 6, reading the code of the requested cell into register 9.
Таким образом, предложенное устройство в отличие от прототипа имеет расширенную область применени за счет того, что устройствопозвол ет идентифицировать причину отказа обращени к закрытым чейкам пам ти, что значительно повышает удобство в работе и позвол ет экономить ресурсы ЭВМ дл определени причины отказа обращени .Thus, the proposed device, unlike the prototype, has an extended scope due to the fact that the device allows identifying the reason for the failure to access closed memory cells, which greatly improves usability and saves computer resources to determine the reason for the failure to access.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772482604A SU680060A1 (en) | 1977-05-04 | 1977-05-04 | Memory protecting device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772482604A SU680060A1 (en) | 1977-05-04 | 1977-05-04 | Memory protecting device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU680060A1 true SU680060A1 (en) | 1979-08-15 |
Family
ID=20707588
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772482604A SU680060A1 (en) | 1977-05-04 | 1977-05-04 | Memory protecting device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU680060A1 (en) |
-
1977
- 1977-05-04 SU SU772482604A patent/SU680060A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU680060A1 (en) | Memory protecting device | |
SU587502A1 (en) | Storage protection device | |
RU2020564C1 (en) | Memory protection device | |
SU1508216A1 (en) | Memory protection device | |
SU579659A1 (en) | Self-checking memory | |
SU542246A1 (en) | Memory protection device | |
JP2600376B2 (en) | Memory controller | |
SU1183975A1 (en) | Interface for likning computer devices operating with different speeds | |
SU1203601A1 (en) | Memory protection device | |
SU1113854A1 (en) | Memory protection device | |
SU1211735A1 (en) | Device for checking program run | |
SU1196883A1 (en) | Information input device | |
SU1619282A1 (en) | Memory | |
SU1615803A1 (en) | On-line memory | |
SU970464A2 (en) | Memory with simultaneous access to several words | |
SU881750A1 (en) | Microprogramme-control device | |
SU1488815A1 (en) | Data source/receiver interface | |
SU1302266A1 (en) | Sequential input device | |
SU1176383A1 (en) | Storage | |
SU397964A1 (en) | MEMORY PROTECTION DEVICE | |
SU1249594A1 (en) | Storage | |
SU1564620A2 (en) | Device for control of microprocessor system | |
SU841061A1 (en) | Storage unit testing device | |
SU1633413A1 (en) | Device for controlling exchanges between a computer and its peripherals | |
SU482807A1 (en) | Memory device |