SU662949A1 - Устройство дл индикации зап той - Google Patents

Устройство дл индикации зап той

Info

Publication number
SU662949A1
SU662949A1 SU731898902A SU1898902A SU662949A1 SU 662949 A1 SU662949 A1 SU 662949A1 SU 731898902 A SU731898902 A SU 731898902A SU 1898902 A SU1898902 A SU 1898902A SU 662949 A1 SU662949 A1 SU 662949A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
comma
trigger
Prior art date
Application number
SU731898902A
Other languages
English (en)
Inventor
Борис Иосифович Рувинский
Александр Абрамович Виткин
Original Assignee
Предприятие П/Я Г-4783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4783 filed Critical Предприятие П/Я Г-4783
Priority to SU731898902A priority Critical patent/SU662949A1/ru
Application granted granted Critical
Publication of SU662949A1 publication Critical patent/SU662949A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ ЗАПЯТОЙ
Изобретение относитс  v. области iвычислительной техники и может найти применение при реализации электрон }ых клавишных вьгчислительньк машин (ЭКВМ). Известно устройство, предназна-. ченное дл  индикации зап той, содержащее регистр, дешифратор и элементы И, св занные с выходами дешиф ратора и выходами блока синхронизации l .. . недостаток этого устройства состоит в его сложности. Наиболее близким по технической сущности V. данному, изобретению  вл  етс  устройство дл  индикации зап той , содержащее регистр, элемент И, входы которого соединены с выходами регистра, триггер, информационный вход которого соединен с выходом первого .элемента И, а управл к дий вход - с первым выходом блока син сронизации 2 . недостатком этого устройства  в л етс  его сложность из-за большой разр дности регистра зап той и сложности , блока синхронизации. Цель изобретени  - упрощение устройства. Это достигаетс  тем, что предлагаемое устройство содержит второй элемент И исумматор, один вход которого соединен с выходс м второго элемента И, а второй вход - со вторым выходом блока синхронизации, первый вход второго элемента И соединен с выходом регистра, а второй вход - с нулевым выходом триггера. Блок-схема предлагаемого устройства п|5еДставлена на чертеже. Устройство содержит регистр 1, сумматор 2, первый элемент И 3, триггер 4, второй элемент И 5, блок синхронизации 6, выходную шину 7. Устройство работает следующим образом. Положение зап той в определенном разр де числа кодируетс  соотввтствуюЕдим 1СОДОМ, наход щимс  в регистре 1. наличие зап той в самом старшем разр де числа кодируетс  нулевым кодсмл; прибавление единицы соответствует сдвигу - п той вправо, вычитание - сдвигу влево. В режиме индикации за врем  одного такта блока синхронизации 6 происходит прибавление единицы с помощью сумматора 2 к содержимому регистра 1, в котором первоначально находилс  код, соотё ствующйй положению зап той в чисе . Момент по влени  сигнала Лог.l на выходе первого элемента И 3 еоотввтствует моменту выдачи зап той на индикацию. Пр вившийс  импульс запоминаетс  на триггере 4, состо ние которого сохран етс  в течение одного такта блока синхронизации, так как его управл кмций вход соединен с первым выходомблока синхронизации 6. Зап та  поступает на индикаторное табло по шине 7. В это врем  на( выходе второго элемента И 5 по вл етс  сигнал Лог.О , в результате чегб регистр 1 обнул етс . После этого, до окончани  одного цикла индикации, к содержимому регистра 1 П1эиба;в71йётс  числе, 1;1йЬтвётстВ5ШШв первоначальному положению зап той, т.е. содержимое регистра 1 возвращаетс  к исходному.
предлагаемое-устройство может быть «спользовано дл  построени . ЭКВМ сестественним представлением зап той при любой разр дности числа.
662949

Claims (2)

  1. Формула изобретени 
    Устройство дл  индикации зап той, содержащее регистр, первый элемент И, входы которого соединены с выходами регистра, триггер, информационный вход которого соединен с выходом первого элемента И, а управл ющий вход - с первым выходом блока синхронизации , о тличающеес  тем, что, с целью упрощени  устройства , оно содержит второй элемент
    И и сумматор, один вход которого соединен с выходом второго элемента И,а Второй вход - со вторымвыходом блока синхронизации, первый вход второго
    элемента И соединен с выходом perrfbTра , а второй вход - с нулевым выходом триггера.
    Источники информации, прин тые во внршание при экспертизе
    - 1.Japan ESectronic Engineering, March 19ГО,р.2.
  2. 2. Авторское свидетельство СССР 47743J, кл. G 06 К 15/18,
SU731898902A 1973-03-28 1973-03-28 Устройство дл индикации зап той SU662949A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731898902A SU662949A1 (ru) 1973-03-28 1973-03-28 Устройство дл индикации зап той

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731898902A SU662949A1 (ru) 1973-03-28 1973-03-28 Устройство дл индикации зап той

Publications (1)

Publication Number Publication Date
SU662949A1 true SU662949A1 (ru) 1979-05-15

Family

ID=20547008

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731898902A SU662949A1 (ru) 1973-03-28 1973-03-28 Устройство дл индикации зап той

Country Status (1)

Country Link
SU (1) SU662949A1 (ru)

Similar Documents

Publication Publication Date Title
SU662949A1 (ru) Устройство дл индикации зап той
SU968804A1 (ru) Устройство дл определени экстремальных чисел
SU1134931A1 (ru) Устройство дл вывода информации
SU1024899A1 (ru) Устройство дл ввода информации от датчиков
SU627572A1 (ru) Умножитель частоты
SU593211A1 (ru) Цифровое вычислительное устройство
SU588561A1 (ru) Ассоциативное запоминающее устройство
SU1478213A1 (ru) Устройство дл вычислени функций синуса и косинуса
SU570054A1 (ru) Устройство дл делени
SU560229A1 (ru) Устройство дл вычислени элементарных функций
SU877529A1 (ru) Устройство дл вычислени квадратного корн
SU547766A1 (ru) Устройство дл делени
SU364937A1 (ru) Электронна клавишна вычислительна машина
SU690341A1 (ru) Устройство дл измерени мощности и ускорени на валу
SU450174A1 (ru) Устройство переменного приоритета
SU526902A1 (ru) Процессор
SU911519A1 (ru) Устройство дл вычислени элементарных функций
SU474027A1 (ru) Устройство дл регистрации картографической информации
SU842790A1 (ru) Устройство дл сравнени чисел
SU811158A1 (ru) Цифровой фазометр мгновенныхзНАчЕНий
SU1621062A1 (ru) Устройство дл считывани графической информации
SU666642A1 (ru) Дешифратор
SU666647A1 (ru) Счетчик импульсов с цифровой индикацией
SU866559A1 (ru) Устройство управлени векторным процессом
SU448461A1 (ru) Устройство дл делени чисел