SU651495A1 - Устройство кадровой синхронизации - Google Patents
Устройство кадровой синхронизацииInfo
- Publication number
- SU651495A1 SU651495A1 SU772473772A SU2473772A SU651495A1 SU 651495 A1 SU651495 A1 SU 651495A1 SU 772473772 A SU772473772 A SU 772473772A SU 2473772 A SU2473772 A SU 2473772A SU 651495 A1 SU651495 A1 SU 651495A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shift register
- block
- output
- input
- divider
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Synchronizing For Television (AREA)
Claims (2)
- блока запрета 7, на другой вход дополнительного регистра сдвига 9 подан групиовой видеосигнал, а на четвертый вход делител 8 - импульсы тактовой частоты. Устр-ойство работает следующим образом . Групповой видеосигнал А, содержащий в потоке информационных симоволов N-разр дные кодовые синхропоследовательности, символы которых распределены через п символов информации, поступает на К-разр дный регистр сдвига 3, К N, + п (N, -1); где NI - количество, символов в сегменте синхропоследовательности, выдел емой регистром 3. Под сегментом синхропоследовательности понимаетс часть синхрокода - первые NI разр дов N-разр дной синхропоследовательности . На вход синхронизации регистра сдвига 3 подаютс импульсы символьной (тактовой) частоты. Сигнал с выходов регистра сдвига 3 поступает на ключ 1, режим работы которого задаетс блоком управлени 2, и на четвертый вход делител 8, измен в соответствии с поступивщей командой его коэффициент делени . Блок управлени 2, вл ющийс формиро1вателем управл ющих напр жеН:ИЙ , обеспечивает управление ключом 1 и автоматический выбор режима работы устройства синхронизации в соответствии со структурой кадра телеметрического сообщени и прин тым значением п. Внешн команда на вход блока управлени 2, содержаща информацию о велйчине п, может поступать от источника информации по линии св зи, либо задаватьс автономно. Так, если символы синхропоследовательности следуют в кадре телеметрического сообщени подр д (сосредоточенна посылка), то на одном из выходов блока управлени 2 выдаетс разрещающий потенциал, открывающий ключ 1, а на остальных выходах присутствует запрещающий потенциал. Если символы синхропоследовательности следуют через один символ информации, то разрещающий потенциал выдаетс на другом выходе блока управлени 2 и т. д. При этом сигналы с соответствующих выходов регистра сдвига 3 (N| символов) подаютс через ключ 1 на входы порогового блока 5. Сигнал на выходе порогового блока 5 по вл етс в случае, когда количество правильно обнаруженных символов сегмента синхропоследовательности превышает заданный порог обнаружени (определенного допустимого количества ошибок в сегменте), и подаетс через блок запрета 7, открытый разрешающим потенциалом с выхода решающего блока 6, .на входы ключа 1 и делитеЛЯ 8. Этот сигнал фазирует делитель 8 и разрешает перенос сегмента синхропоследовательности с соответствующих разр дов регистра сдвига 3 на первые NI разр дов N-разр дного регистра сдвига 9. На другие входы регистра сдвига 9 подаютс грулповой видеосигнал А и сдвигающие импульсы с выхода делител 8 с частотой FT т/п, мен ющейс в. соответствии с командами из блока управлени
- 2. .В результате в регистр сдвига 9 ввод тс все N разр дов синхропоследовательности. На каждом такте частоты Ej содержимое регистра сдвига 9 сравниваетс в блоке обнаружени 4 с эталонным синхрокодом и, если число несовпадений содержимого регистра сдвига 9 и эталонного синхрокода не превыщает I (S 0, 1, 2, 3... в зависимости от условий работы устройства), на выходе блока обнаружени 4 по вл етс сигнал, который поступает на рещающий блок 6, закрывает блок запрета 7 и фазирует делитель 8. В решающем блоке 6 производитс подтверждение по частоте следовани выделенных блоком обнаружени 4 кадровых синхроимпульсов путем сравнени их с импульсами, поступающими с делител 8. Выходные импульсь рещающего блока 6 поступают на выход устройства в качестве импульсов кадровой синхронизации . Предложенное устройство, по сравнению с известным, позвол ет повысить точность синхронизации и надежность. Формула изобретени Устройство кадровой синхронизации, содержащее ключ, входы которого соответственно соединены с выходами блока управлени и регистра сдвига, а также блок обнаружени синхрокода и пороговый блок, отличающеес тем, что, с целью повыщени точности синхронизации, введены последовательно соединенные решающий блок, блок запрета, делитель и дополнительный регистр сдвига, выходы которого через блок обнаружени подключены к входу рещающего блока и второму входу делител , другой выход которого подключен к другому входу решающего блока, а третий вход делител соединен с дополнительным выходом блока управлени , при этом выход блока запрета подключен к дополнительному входу ключа, дополнительные выходы которого через пороговый блок подключены к другому входу блока запрета, на другой вход дополнительного регистра сдвига подан групповой видеосигнал, а на четвертый вход делител - импульсы тактовой частоты. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 512592, кл. Н 04 L 7/10, 1973.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772473772A SU651495A1 (ru) | 1977-04-01 | 1977-04-01 | Устройство кадровой синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772473772A SU651495A1 (ru) | 1977-04-01 | 1977-04-01 | Устройство кадровой синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU651495A1 true SU651495A1 (ru) | 1979-03-05 |
Family
ID=20704033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772473772A SU651495A1 (ru) | 1977-04-01 | 1977-04-01 | Устройство кадровой синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU651495A1 (ru) |
-
1977
- 1977-04-01 SU SU772473772A patent/SU651495A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3238459A (en) | Unambiguous local phase reference for data detection | |
US3453551A (en) | Pulse sequence detector employing a shift register controlling a reversible counter | |
GB1407892A (en) | Frame synchronization system | |
US3678200A (en) | Frame synchronization system | |
SU651495A1 (ru) | Устройство кадровой синхронизации | |
US4149258A (en) | Digital filter system having filters synchronized by the same clock signal | |
US5146478A (en) | Method and apparatus for receiving a binary digital signal | |
SU569042A1 (ru) | Приемное устройство телеметрической системы | |
SU815946A1 (ru) | Устройство дл синхронизациипО циКлАМ | |
SU924854A1 (ru) | Аналого-цифровой преобразователь | |
SU965006A1 (ru) | Устройство циклового фазировани аппаратуры передачи двоичных сигналов | |
SU944136A1 (ru) | Устройство цикловой синхронизации | |
SU567217A1 (ru) | Устройство кадровой синхронизации | |
SU661758A1 (ru) | Импульсный преобразователь | |
JPS642306B2 (ru) | ||
SU510797A1 (ru) | Устройство синхронизации по циклам | |
SU681570A1 (ru) | Устройство фазировани дискретных сигналов | |
SU1522412A1 (ru) | Преобразователь последовательного знакоразр дного кода в параллельный дополнительный код | |
JP2527005B2 (ja) | フレ―ム同期方法 | |
SU720762A1 (ru) | Устройство дл синхронизации рекуррентных сигналов | |
SU866772A1 (ru) | Устройство дл цикловой синхронизации | |
SU978376A1 (ru) | Устройство фазировани импульсов | |
SU783994A2 (ru) | Резервированный счетчик импульсов | |
SU1083391A1 (ru) | Приемник синхронизирующей рекуррентной последовательности | |
JPS627241A (ja) | 特定パタン信号の検出回路 |