SU681570A1 - Устройство фазировани дискретных сигналов - Google Patents

Устройство фазировани дискретных сигналов

Info

Publication number
SU681570A1
SU681570A1 SU782593726A SU2593726A SU681570A1 SU 681570 A1 SU681570 A1 SU 681570A1 SU 782593726 A SU782593726 A SU 782593726A SU 2593726 A SU2593726 A SU 2593726A SU 681570 A1 SU681570 A1 SU 681570A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
digital signal
phasing device
signal phasing
output
Prior art date
Application number
SU782593726A
Other languages
English (en)
Inventor
Юон Ионашевич Попше
Елена Васильевна Чернявская
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU782593726A priority Critical patent/SU681570A1/ru
Application granted granted Critical
Publication of SU681570A1 publication Critical patent/SU681570A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

с выхода приемника 4. В блоке 3 управлени  с помощью селекторов опережени  и отставани , управл емых соответствующими полупериодами опорного сигнала (называемыми зонами опережени  и отставани ), производитс  сравнение опорного и входного сигналов и определ етс  по фазе между ними и знак этогорасхождени . Блок 3 управлени  производит также обработку (усреднение) результатов сравнени  и выдает через элемент ИЛИ 10 или через элемент ИЛИ 12 соответствующий корректирующий сигнал на добавление к поступающим от задающего генератора 1 одного импульса (в случае, когда опорный сигнал отстает на фазе от входного) или на вычитание из поступающих импульсов одного импульса (когда опорный сигнал опережает входной).
При отсутствии перерыва в св зи импульсы от блока управлени  3 корректируют фазу опорного сигнала на выходе делител  2 и одновременно через элемент ИЛИ 11 поступают на информационный вход регистра сдвига 6, тактирующий вход которого подключен к выходу делител  2. Кроме того, эти импульсы поступают на соответствующи раздельные входы триггера 7, осуществл ющего по ним коммутацию выхода регистра 6 сдвига на соответствующий управл емый вход делител  2 в автономном режиме коррекции.
При по влении- перерыва, т. е. при пропадани и входного сигнала, устройство переходит - в автономный режим коррекции фазы опорного сигнала В этом случае датчиком 5 перерывов св занным по входу с выходом приемника 4, вырабатываетс  сигнал управлени , разрешающий работу элемента И 8 и элемента И 9, св занных по другим входам с выходом регистра 6 сдвига, запоминающего корректирующие импульсы, и с соответствующими выходами триггера 7. В соответствии с состо нием триггера 7, запоминающего по существу знак расхождени  по фазе между опорным и входным сигналами, предшествующий данному перерыву, в рабочем состо нии будет .находитьс  элемент И 8 или элемент
И 9. Следовательно, корректирующие импульсы от регистра 6 сдвига через один из этих элементов и соответствующий элемент ИЛИ 1.0 или элемент ИЛИ 12 будут поступать на нужный управл емый вход делител  2, а 5 через элемент ИЛИ 11 на вход регистра б сдвига, обеспечив тем самым их циклическое повторение при длительном перерыве, а, следовательно, и непрерывную коррекцию в автономном режиме.
При по влении входного сигнала устройство переходит из автономного в обычный режим работы.

Claims (1)

1. За вка № 2137602/18-09, кл. Н 04 h 7/10, 1976, по которой 0 прин то решение о выдаче авторского свидетельства.
SU782593726A 1978-03-24 1978-03-24 Устройство фазировани дискретных сигналов SU681570A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782593726A SU681570A1 (ru) 1978-03-24 1978-03-24 Устройство фазировани дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782593726A SU681570A1 (ru) 1978-03-24 1978-03-24 Устройство фазировани дискретных сигналов

Publications (1)

Publication Number Publication Date
SU681570A1 true SU681570A1 (ru) 1979-08-25

Family

ID=20754941

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782593726A SU681570A1 (ru) 1978-03-24 1978-03-24 Устройство фазировани дискретных сигналов

Country Status (1)

Country Link
SU (1) SU681570A1 (ru)

Similar Documents

Publication Publication Date Title
SU681570A1 (ru) Устройство фазировани дискретных сигналов
SU862382A1 (ru) Частотный манипул тор
SU896780A2 (ru) Устройство фазировани дискретных сигналов
SU860297A1 (ru) Устройство синхронизации
SU639488A3 (ru) Устройство дл управлени многофазным мостовым преобразователем
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU617747A1 (ru) Цифровой след щий фазометр
SU875564A1 (ru) Способ управлени электродвигателем
RU1827054C (ru) Устройство цикловой синхронизации
SU691837A1 (ru) Струйный временный диксриминатор
SU842818A1 (ru) Устройство дл контрол последо-ВАТЕльНОСТи иМпульСОВ
SU661758A1 (ru) Импульсный преобразователь
SU944105A1 (ru) Коммутатор
SU1150731A1 (ru) Импульсный генератор
SU482022A1 (ru) Устройство дл приема сигналов с групповой синхронизацией методом вращающейс фазы
SU720453A1 (ru) Преобразователь фаза-временной интервал
SU855980A1 (ru) Устройство формировани сигналов
SU875611A1 (ru) Селектор импульсов по длительности
SU803113A1 (ru) Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи
SU691771A2 (ru) Цифровой частотомер
SU406292A1 (ru) Двухполупериодный синхронный детектор
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU731392A1 (ru) Частотное реле
SU972661A1 (ru) Дискретный адаптивный дельта-модул тор
SU660289A2 (ru) Устройство дл синхронизации кодовых комбинаций,ограниченных стандартными паузами