SU720453A1 - Преобразователь фаза-временной интервал - Google Patents
Преобразователь фаза-временной интервал Download PDFInfo
- Publication number
- SU720453A1 SU720453A1 SU772559444A SU2559444A SU720453A1 SU 720453 A1 SU720453 A1 SU 720453A1 SU 772559444 A SU772559444 A SU 772559444A SU 2559444 A SU2559444 A SU 2559444A SU 720453 A1 SU720453 A1 SU 720453A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- signal
- output
- switch
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
Изобретение относитс к измеритеЛг ной технике. Известен преобразователь фаза-временной интервал, содержащий ова порого вых элемента, цифференцирующие блоки и два триггера р.. Однако это устройство имеет низкую точность нреобразовани . Известен преобразователь фаза-временной интервал, содержащий два комму л-атора, выходы которых через пороговый элемент соединены со входом дифференцирующего устройства, триггер, выходы которого соединены со входами коммута торов 2. Однако такое устройство имеет сра& нительно низкую точность преобразовани , узкий диапазон частот входных сигналов , сложную схему. Цель изобретени - увеличение точ- :ности преобразовани , расширение диапа;зона частот входных сигналов и упрощение устройства. Цель достигаетс тем, что в преобразователь фаза-временной интерЕ1ал, содержащий пороговый элемент, дифференцирующее устройство, два коммутатора и триггер, введены два элемента И, инвертор , элемент ИЛИ, два ключа, дополни- тельный триггер, причем вход дополнительного триггера соединен с выходом первого триггера, а его выходы соединены с управл ющими входами ключей, выходы которых соединены с с торным входом порогового элемента, и с первыми входами элементов И, выходы которых через элемент ИЛИ соединены со входом первого триггера, второй вход первого элемента И соединен с выходом дифференцирующего устройства и через инвертор со вторым входом второго элемента И. На чертеже приведена структурна электрическа схема устройства. Преобразователь фаза-временной интервал содержит коммутаторы 1 и 2 аналоговых сигналов, пороговый элемент 3, ключи 4. 5, переключающие опорное вдар жвние порогового-элемента 3, ди(| ференшфующее устройство 6, инвертор 7 элементы И 8 и 9, элемент ИЛИ Ю, триггер 11 со счетным вхоаом, пр мой выход которого вл етс вЬкошм устрюйства, и триггер 12 со счетшлм ВХ-ОООМ. Устройство работает cneayiomffivi образом . На входы коммутаторов 1, 2 поступают сигналы сдвинутые по фазе. В исхо ном состо нии на пр мом вьсходе тригге ра 11 логический О, коммутатор 1, управл ющий вход которого подсоессинен к инверсному выходу триггера 11, пропускает входной сигнал на сигнальный вход порогового элемента 3. При этом коммутатор 2, управл ющий вход которого подсоединен к пр мому выходу триг гера 11, сигнал не пропускает . Если на пр мом выходе триггера 12 логическа 1, ключ 4, управл юимй вход которого ; подсоединен к пр мому выходу триггера 1, подключает опорный вход порогового элемента 3, например; к положительному источнику опорного напр жени . При достиже1гаи входным сигналом уровн срабатывани порогового элемента 3, определ емого положительным опорным напр жением, последний через дифференцирующее устройство 6, элемент И 8 и элемент ИЛИ 10 подает на вход триггера 11 импульс, который устанавливает на выходе устройства логическую 1, поступающую на управл ю щий вход коммутатора 2, который начинает пропускать сигнал на сигнальный вход порогового элемента 3, коммутато Iаналоговых сигналов сигнал не пропу кает. При этом триггер 12 своего состо ни не мен ет. При достижении сигналом на выходце коммутатора 2 ан огоЕьых сигналов уровн срабатывани пороговог элемента 3, последний через аифференпир ющее устройство 6, элемент И 8 и эле мент ИЛИ 10 подает на вход триггера IIимпульс, который устанавливает на выходе устройства логический О, поступ&ютций на 5Т1равл юший вход коммутатора 2, который прекращает пропус кать сигнал. При этом переход с логического О в логическую на инверсном выходе триггера 11 вызывает переключение триггера 12, т.е. по вление логического О на пр мом выходе этого триггера. На инверсном выходе триггера 12 по вл етс логическа I.i котора поступает на управл ющий вход ключа 5, который подключает вход пороговго элемента 3 к положительному источнику опорного напр жени . При достижении входным сигналом уровн срабатывани порогового элемента 3, определ емого положительным опорным напр жением, последний через дифферентшруюшее устройство 6, элемент И 8 и элемент ИЛИ 10 подает на вход триггера 11 импульс, который устанавливает на выходе устройства логическую 1, поступающую на управл ющий вход коммутатора 2, который начинает пропускать сигнал на сигнальный вход порогового элемента 3, коммутатор 1 аналоговых сигналов сигнал не пропускает . При этом триггер 12 своего состо ни не мен ет. При достижении сигналом на выходе коммутатора 2 аналоговых сигналов уровн срабатывани noporoBdro элемента 3, последний через дифференцирующее устройство 6, элемент И 8 и элемент ИЛИ 10 подает на вход триггера 11 импульс, который устанавливает на выкоце устройства логический О , поступающий на управл ющий вход коммутатора 2, который прекращает пропускать сигнал. При этом переход с логического О в логи ческую Г на-инверсном выходе триггера 11 вызывает переключение триггера 12, т.е. по вление логического О на пр мом выходе этого триггера. На инверсном выходе триггера 12 по вл етс логическа 1, котора поступает на управл ющий вход ключа 5. Ключ 5 подключает опорный вход порогового элемента 3 к источнику отрииательного напр жени . При достижении входным сигналом уровн срабатывани порогового элемента 3, определ емого отрицательным опорным напр жением, последний через дифференцирующее устройство 6, инвертор 7, элемент И 9 и элемент ИЛИ 1О подает на вход триггера 11 импульс, который устанавливает на выходе устройства логическую 1, поступающую на управл ющий вход коммутатора 2, пропускающий сигнал на сигнальный вход порогового элемента 3. Коммутатор 1 сигнал не пропускает. При этом триггер 12 своего состо ни не мен ет. При достижении сигналом на выходе коммутаторш 2 аналоговых сигналов уровн срабатывани порогового элемента 3, послецний через дифферейиирующее устройство 6, инвертор 7, элемент И 9 и элемент ИЛИ 10 подает на вход триггера 11 импульс, который устанавливает на выходе устройства логический О, поступающий на управл ющий вход коммутатора, 2, который прекращает пропускать сигнал. При этом переход с логического О в логическую на инверсном выходе тригеера 11 вызывает переключение триггера 12, т.е. по вление логической на его пр мом выход Тогда ключ 4 подключает опорный вход .порогового элемента 3 к источнику положительного опорного напр жени . ТаКИМ образом преобразователь фаза-интервал времени вернулс в исходное состо ние.
В течение периода входного сигнала на выходе устройства устанавливаетс логическа I с момента достижени .сигналом на входе коммутатора 1 до момента достижени . сигналом на входе коммутатора 2 уровн положительного опорного напр жени , а затем с момен- та достижени сигналом на входе коммутатора 1 до момента достижени сигналом на входе коммутатора 2 уровн отрицательного опорного напр жени .
Следовательно интервал времени,
в течение которого на выходе устройства существует логическа , пропорционален фазе.-Наличие за период входного синала двух интервалов времени, в течение которых на выходе устройства существуе логическа обеспечивает увеличение точности.
Claims (2)
1.Мимонрв А. С. Пороник Б. И.
и Перет гин И, В. Измеритель разнос.ти фаз повышенной точности. Приборы и техника эксперимента, № 6, 1974.
2.Авторское свидетельство СССР № 394830, кл. G 08 С 9/00, 1972 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772559444A SU720453A1 (ru) | 1977-12-23 | 1977-12-23 | Преобразователь фаза-временной интервал |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772559444A SU720453A1 (ru) | 1977-12-23 | 1977-12-23 | Преобразователь фаза-временной интервал |
Publications (1)
Publication Number | Publication Date |
---|---|
SU720453A1 true SU720453A1 (ru) | 1980-03-05 |
Family
ID=20739948
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772559444A SU720453A1 (ru) | 1977-12-23 | 1977-12-23 | Преобразователь фаза-временной интервал |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU720453A1 (ru) |
-
1977
- 1977-12-23 SU SU772559444A patent/SU720453A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU720453A1 (ru) | Преобразователь фаза-временной интервал | |
SU574738A1 (ru) | Преобразователь фаза-интервал времени | |
SU855980A1 (ru) | Устройство формировани сигналов | |
SU1005294A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU738156A1 (ru) | Преобразователь напр жени в частоту следовани импульсов | |
SU824426A1 (ru) | Устройство дл масштабного преоб-РАзОВАНи ВРЕМЕННыХ иНТЕРВАлОВ | |
SU902249A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU773917A1 (ru) | Генератор ступенчатого сигнала | |
SU611217A1 (ru) | Устройство дл делени напр жений | |
SU690617A1 (ru) | Формирователь импульсов | |
SU665399A2 (ru) | Устройство дл селекции импульсов | |
SU995310A1 (ru) | Устройство преобразовани кода в посто нный сигнал | |
SU702341A1 (ru) | Устройство дл сравнени напр жений | |
SU568181A1 (ru) | Преобразователь унитарного кода в фазоманипулированные сигналы | |
SU790243A1 (ru) | Гиперболический врем -импульсный преобразователь | |
SU577672A1 (ru) | Преобразователь периода и частоты следовани импульсов в напр жение | |
SU575771A2 (ru) | Преобразователь напр жени в код | |
SU884119A1 (ru) | Преобразователь частоты импульсов в напр жение | |
SU944105A1 (ru) | Коммутатор | |
SU843214A1 (ru) | Сравнивающее устройство широтно- иМпульСНыХ СигНАлОВ | |
SU720680A1 (ru) | Фазовый дискриминатор | |
SU964982A1 (ru) | Устройство управлени коммутатором | |
SU624364A1 (ru) | Аналого-цифровой преобразователь | |
SU949803A2 (ru) | Устройство дл преобразовани параллельного кода в частоту следовани импульсов | |
SU782152A1 (ru) | Интегрирующий аналого-цифровой преобразователь |