SU615607A1 - Устройство дл контрол импульсов - Google Patents
Устройство дл контрол импульсовInfo
- Publication number
- SU615607A1 SU615607A1 SU762367789A SU2367789A SU615607A1 SU 615607 A1 SU615607 A1 SU 615607A1 SU 762367789 A SU762367789 A SU 762367789A SU 2367789 A SU2367789 A SU 2367789A SU 615607 A1 SU615607 A1 SU 615607A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- outputs
- input
- elements
- Prior art date
Links
Landscapes
- Safety Devices In Control Systems (AREA)
Description
Изобретение относитс к областиавтоматического контрол функционировани цифровых устройств и может использоватьс в резервированных информационных и управл ющих системах, содержащих решающие элементы.
Известно устройство дл контрол импульсов , содержащее решающий элемент с п входами и формирователь сигналов опроса 1.
Однако это устройство не фиксирует отказы источников сигналов, характеризуемые единичным уровнем на входе решающего элемента, кроме того, оно имеет недостаточный диапазон контролируемых сигналов, обусловленный длительностью импульса опроса на выходе формировател .
Целью изобретени вл етс повышение достоверности работы устройства и расширение частотного диапазона контролируемых сигналов.
Дл этого в предлагаемое устройство дл контрол импульсов введены логические элементы И и триггеры, счетные входы которых подключены к входам решающего элемента, а выходы соединены с первыми входами логических элементов И,- причем установочные входы триггеров и вторые входы логических
элементов И соединены соответственно с первым и вторым выхо: ами формировател сигналов опроса, вход которого подключен к выходу решающего элемента, кроме TOI-O, формирователь сигналов опроса содержит
одновибратор и триггер, вход которого подключен к выходу решающего элемента, а его выходы - к первым входам двух различных логических элементов И, вторые входы которых соединены с выходом одновибратора,
вход последнего подключен к выходу решающего элемента, причем выходы логических элементов И вл ютс выходами формировател сигналов опроса.
На чертеже приведена схема устройства. Устройство дл контрол импульсов содержит рещающий элемент 1 с п входами, формирователь 2 сигналов опроса, включающий в себ одновибратор 3, триггер 4 и логические элементы И 5 и 6, запоминающий блок 7 на триггерах 8-1-8-п, регистр 9 на триггерах 10-1 - 10-п, к S-входам которых подключены логические элементы 11-1 - 1-п, а к R-входам - логические элементы И 12-1 - 12-п соответственно, причем входы решающего элемента 1, вл ющиес входами устройства, подключены к счетным входам
Claims (2)
- соответствующих триггеров 8-1-8-2, установочные входы которых соединены с выходом элемента И 6, неинвертирующие выходы нодключены к первым входам элементов 11-1 - 11-п, а инвертирующие выходы - к первым входам элементов 12-1 - 12-п, соответственно , BTOpbte входы элементов 11-1 - 11-п и 12-1 - 12-п объединены и подключены к выходу логического элемента И 5, выход решающего элемента 1 подключен к входам триггера 4 и одновибратора 3, выход которого соединен с. первыми входами элементов И 5 и 6, вторые входы последних соединены с выходами триггера 4. Устройство работает следующим образом. Решающий элемент 1, на который поступают сигналы Х, кч... %n от соответствующих источников, формирует выходной сигнал X как некоторую логическую функцию от входных переменных X. f (Х,Х2,...Х,), Построение функции предусматривает выработку сигнала х при наличии ш п переменных . Максимально допустимый фазовый сдвиг входных сигналов лимитируетс следующим соотнощением t, to +AtD (i I,2,...n), где to - врем по влени переднего фронта сигнала на выходе рещающего элемента 1; Ato - фиксированна величина, определ ема максимальным временем переклю чени триггеров 8-1-8-п; ti - врем по влени заднего фронта импульса на входе рещающего элемента 1. Формирователь 2 вырабатывает импульсные сигналы фиксированной длительности по переднему фронту каждого входного импульса . Их длительность определ етс максимальным временем переключени триггеров 8-1-8-п и 10-1 -10-п. При по влении переднего фронта сигнала на входе рещающего элемента 1 срабатывает одновибратор 3. Так как в исходном состо нии на инверсном выходе триггера 4 установлен сигнал «1, то выходной импульс одновибратора проходит на выход элемента 6 и производит установку триггеров 8-1-8-п в исходное состо ние. .При отсутствии отказов, поскольку импульсы на их счетных входах не окончены, этот сигнал не измен ет состо ни блока 7. Все триггеры 8-1-8-п переключаютс по заднему фронту входного импульса. Таким образом, в момент по влени на выходе рещающего элемента 1 переднего фронта следующего импульса по импульсу с выхода элемента И 5 происходит перезапись в регистр 9 выходных сигналов блока 7. При отсутствии отказов счетные триггеры 8-1-8-п блока 7 оказываютс в этот мбмент времени переключенными, а на их выходах имеютс сигналы «1. Сигнализаци отказов на выходах регистра 9 отсутствует. Если по вл етс отказ какого-либо источника сигнала, то переключение одного из триггеров 8-1-8-п не происходит, в момент перезаписи на выходе одного из элементов 12-1- 12-п по вл етс сигнал «1, включающий соответствующую сигнализацию . Последн действует до восстановлени соответствующих источников сигналов. Формула изобретени 1.Устройство дл контрол импульсов, содержащее решающий элемент с п входами и формирователь сигналов опроса, отличающеес тем, чтр, с целью повыщени достоверности его работы и расширени частотного диапазона контролируемых сигналов, в него введены логические элементы И и триггеры, счетные входы которых подключены к входам рещающего элемента, а выходы соединены с первыми входами логических элементов И, причем установочные входы триггеров и вторые входы логических элементов И соединены , соответственно, с первым и вторым выходами формировател сигналов опроса, вход которого. подключен к выходу решающего элемента.
- 2.Устройство по п. 1, отличающеес тем, что формирователь сигналов опроса содержит одновибратор и триггер, вход которого подключен к выходу рещающего элемента, а его выходы - к первым входам двух различных логических элементов И, вторые входы которых соединены с выходом одновибратора , вход которого подключен к выходу решающего элемента, причем выходы логических элементов И вл ютс выходами формировател сигналов опроса. Источники информации, прин тые во внимание при экспертизе: 1. Авторское свидетельство СССР № 355746, кл. Н 03 К 21/34, 1969.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762367789A SU615607A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл контрол импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762367789A SU615607A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл контрол импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU615607A1 true SU615607A1 (ru) | 1978-07-15 |
Family
ID=20664001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762367789A SU615607A1 (ru) | 1976-06-01 | 1976-06-01 | Устройство дл контрол импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU615607A1 (ru) |
-
1976
- 1976-06-01 SU SU762367789A patent/SU615607A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU615607A1 (ru) | Устройство дл контрол импульсов | |
SU570055A1 (ru) | Устройство дл контрол импульсных схем | |
SU1277167A2 (ru) | Устройство дл определени направлени движени объекта | |
SU739537A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU943980A1 (ru) | Устройство дл контрол @ -канальной системы управлени вентильным преобразователем | |
SU1396153A1 (ru) | Устройство дл многоточечной сигнализации однотипных объектов | |
SU1383489A1 (ru) | Устройство контрол последовательности импульсов | |
SU815922A1 (ru) | Управл емый делитель частотыСлЕдОВАНи иМпульСОВ | |
SU1282088A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1188870A1 (ru) | Устройство для контроля формирователей импульсных сигналов | |
SU663104A2 (ru) | Коммутатор | |
SU1765772A1 (ru) | Устройство дл измерени скорости движени объекта | |
SU811395A1 (ru) | Устройство дл защиты и контрол ТиРиСТОРНОгО пРЕОбРАзОВАТЕл | |
SU451083A1 (ru) | Устройство дл контрол функциональных элементов дискретных систем | |
SU362428A1 (ru) | Триггерное устройство со счетным входом | |
SU797940A1 (ru) | Устройство определени проследо-ВАНи учАСТКА пуТи ТРАНСпОРТНыМСРЕдСТВОМ | |
SU884114A1 (ru) | Селектор импульсов по длительности | |
SU433643A1 (ru) | ||
SU915163A1 (ru) | Способ защиты преобразователя 1 / | |
RU1797098C (ru) | Устройство дл формировани кода текущего состо ни критической ситуации технического объекта | |
SU1394216A1 (ru) | Устройство дл контрол распределител импульсов | |
SU980282A1 (ru) | Коммутирующее устройство | |
SU739526A1 (ru) | Устройство дл сравнени двух чисел | |
SU754408A1 (ru) | УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 | |
SU1012233A2 (ru) | Многоканальное устройство дл подключени источников информации к общей магистрали |