SU607283A1 - Устройство дл контрол блоков пам ти - Google Patents

Устройство дл контрол блоков пам ти

Info

Publication number
SU607283A1
SU607283A1 SU762435818A SU2435818A SU607283A1 SU 607283 A1 SU607283 A1 SU 607283A1 SU 762435818 A SU762435818 A SU 762435818A SU 2435818 A SU2435818 A SU 2435818A SU 607283 A1 SU607283 A1 SU 607283A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
cycle
arrangement
storage units
Prior art date
Application number
SU762435818A
Other languages
English (en)
Inventor
Леонид Абрамович Колосков
Адольф Архипович Колотов
Original Assignee
Предприятие П/Я А-1845
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1845 filed Critical Предприятие П/Я А-1845
Priority to SU762435818A priority Critical patent/SU607283A1/ru
Application granted granted Critical
Publication of SU607283A1 publication Critical patent/SU607283A1/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ
1 ПАМЯТИ
2
Устройство содержит источник управл ющих импульсов , счетный триггер 2, формирователь опросного тока 3, регистр числа 4, блок сравнени  5, первый элемент И 6, дополнительный формирователь опросного, тока 7, второй 8, третий 5 и четвертый 10 элементы И. и выходы устройства подключены к выходам и входам контролируемого блока пам ти 11. Блок 11 содержит дешифратор 12. информационные провода 13, прошиваюи1ие разр дные сердечники 14, однопол рные усилители считУвани  15, дополнительный провод 16. В состав устройства дл  контрол  блоков павл ти входит также блок индикации 17.
Один выход триггера 2 подключен к первому входу элемента И 6, а другой - к первым входам элементов И первый 18 и второй 19 выходу источника управл ющих импульсов I соединены- соответственно со вторыми входами элементов И 8 и 9, третий 20 и четвертый 2 выходы источника управл ющих импульсов 1 подключены соответственно ко вторым входам элементов И 6, 10, выходы элементов И 6, 8, 10 соединены соответственно с управл ющим входом регистра числа 4, входом формировател  7 и одним из входов блока индикации 17, третий вход элемента И 9 подключен к выходу блока сравнени  5, другие входы которого соединены со входами устройства, а выход элемента И 9 подключен к другому входу блока индикации 17.
Устройство работает следующим образом.
С одного из выводов счетного триггера 2 снимаетс  импульс разрещени  на прохожде ние через элемент И 8 импульсов 22 с выхода 18 источника управл ющих импульсов 1, а также через элементы И 9 и 10 соответственно импульсов 23 и 24 с выходов19 и 20 источника управл ющих импульсов 1, только в «етном цикле работы устройства (см. фиг. 2).
С другого выхода счетного триггера 2 на элемент И .6 подаетс  импульс разрешени  tia прохождение импульсов 24 с выхода 20 источника управл ющих импульсов 1 только в нечетном цикле. Импульсное напр жение 22 временной диаграммы с выхода 18 источника управл ющих импульсов 1 поступает на вход формировате;5  3, который в каждом цикле формирует ток через дешифратор 12 в информационных проводах 13 блока пам ти 11, прошивающих разр дные сердечники 14 в различных направлени х. Наведенна  от этого тока в разр дных обмотках сердечников 14 ЭДС сигналов подаетс  на входы однопол рных удилителей считывани  15, на стробируемые входы которых поступает в каждом цикле строб 23 с выхода 19 источника управл ющих импульСОВ 1..
с выходов усилителей 15 в момент строба 23 считанный информационный код поразр дно подаетс  на входы регистра числа 4, предварительно в первом (и далее в каждом нечетном ) цикле установленного в «О импульсом 25 с выхода элемента И 6 и на. одни из входов блока сравнени  5.
С выхода регистра числа 4 записанный в первом цикле информационный код снимаетс  на другие входы блока сравнени  5.
Во втором цикле работы устройства с выхода элемента И 8 импульсное напр жение 26 подаетс  на вход дополнительного формировател  7, который в четные циклы в дополнительном проводе 16, прощивающем все разр дные сердечники в направлении, соответствующем логическому нулю, формирует ток такой
пол рности, что импульсное напр жение,считанных сигналов, формируемых с помощью основного формировател  3, сдвигаетс  в сторону логического нул . При этом в тех разр дах, гДе прошивка выполнена в одно окно, т. е. с ошибкой, сигнал на входе усилителей считывани  15 будет соответствовать логическому нулю, тогда как в предыдущем цикле, без дополнительного кода, сигнал будет соответствовать логической «I. Считанный при этом во врем  прихода строба 23 с выходов удилнтелей 15 код, не измен   записанной в первом цикле информации в регистре числа 4, поступает на одни из входов блока сравнени  кодов 5. При по влении в элементе И 9 разрещающего импульса 26 на вход блока индикации 17, предварительно установленного испульсом 27
в «О с выхода элемента И 10, проходит сигнал сравнени  28 информационного кода, записанного в регистр числа 4, в первом цикле, С кодом, сн тым с однопол риых усилителей 15 во втором цикле. Несравнение кодов высвечиваетс  блоком индикации 17, что соответствует ошибке типа «прошивка в одно кно.
Таким образом описанное устройство позвол ет существенно увеличить достоверность контрол  и расширить область его применени .

Claims (2)

1.Авторское свидетелье «о СССР № 273281 кл. G 11 С 11/00. 1969.
2.Авторское свндетельсгш СССР № 277858, кл. О 11 С 29/00, 1%9.
а
TJ /т.
LI
1Г Г1
Л
SU762435818A 1976-12-29 1976-12-29 Устройство дл контрол блоков пам ти SU607283A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762435818A SU607283A1 (ru) 1976-12-29 1976-12-29 Устройство дл контрол блоков пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762435818A SU607283A1 (ru) 1976-12-29 1976-12-29 Устройство дл контрол блоков пам ти

Publications (1)

Publication Number Publication Date
SU607283A1 true SU607283A1 (ru) 1978-05-15

Family

ID=20688944

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762435818A SU607283A1 (ru) 1976-12-29 1976-12-29 Устройство дл контрол блоков пам ти

Country Status (1)

Country Link
SU (1) SU607283A1 (ru)

Similar Documents

Publication Publication Date Title
SU607283A1 (ru) Устройство дл контрол блоков пам ти
SU1631441A1 (ru) Устройство дл определени направлени вращени
SU1187207A1 (ru) Устройство дл магнитной записи
SU1487050A1 (ru) Устройство доя контроля переходов
SU1309028A1 (ru) Устройство дл обнаружени ошибок в коде " @ из @
SU362354A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ МАГНИТНЫХv.^^c-iif;:;^ -;: . 'U.? •'' 'ИйВ.К;5^"*>&ли.. .. :
SU696543A1 (ru) Запоминающее устройство
SU1282107A1 (ru) Устройство дл ввода информации
SU663113A1 (ru) Двоичный счетчик
SU900314A1 (ru) Полупосто нное запоминающее устройство
SU1374430A1 (ru) Преобразователь частоты в код
SU1139969A2 (ru) Устройство дл регистрации информации
SU1280600A1 (ru) Устройство дл ввода информации
SU515154A1 (ru) Буферное запоминающее устройство
SU1367045A1 (ru) Устройство дл контрол пам ти
SU849254A1 (ru) Устройство дл регистрациииНфОРМАции
SU562862A1 (ru) Устройство дл индикации количсетва магнтитной ленты
SU686027A1 (ru) Устройство дл определени экстремальных чисел
SU410467A1 (ru)
SU951342A1 (ru) Устройство дл многотоновой регистрации информации
SU593237A1 (ru) Устройство дл магнитной записи цифровой информации
SU981981A1 (ru) Устройство дл ввода информации от датчиков
SU1562950A1 (ru) Устройство дл приема информации
SU1336074A1 (ru) Устройство дл приема информации
SU785897A1 (ru) Ассоциативное запоминающее устройство