SU598078A1 - Устройство дл блокировки информации - Google Patents

Устройство дл блокировки информации

Info

Publication number
SU598078A1
SU598078A1 SU742054660A SU2054660A SU598078A1 SU 598078 A1 SU598078 A1 SU 598078A1 SU 742054660 A SU742054660 A SU 742054660A SU 2054660 A SU2054660 A SU 2054660A SU 598078 A1 SU598078 A1 SU 598078A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signals
signal
control
information
inputs
Prior art date
Application number
SU742054660A
Other languages
English (en)
Inventor
Яков Моисеевич Лихтер
Анатолий Алекссандрович Мержвинский
Давид Яковлевич Стоенко
Original Assignee
Киевский Ордена Трудового Красного Знамени Завод Электронных Вычислительных И Управляющих Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Трудового Красного Знамени Завод Электронных Вычислительных И Управляющих Машин filed Critical Киевский Ордена Трудового Красного Знамени Завод Электронных Вычислительных И Управляющих Машин
Priority to SU742054660A priority Critical patent/SU598078A1/ru
Application granted granted Critical
Publication of SU598078A1 publication Critical patent/SU598078A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

Изобретение относитс  к вычиспитепыюй технике и в частности к электронным вычиспитепьным машинам (ЭВМ)i оснащенным средствами оперативного контрол , восстановлени  работоспособности поспе сбо  и покализации неисправностей. В таких ЭВМ при вы влении ошибок узпамк контроп  в любом из устройств важно, чтобы информаци  с ошибками блокировалась и не участвовала в дальнейшей обработке.
Известно устройство дп  блокировки информации в ЭВМ, содержащее детектор отказов питани , эпементв ИЛИ, НЕ l, Такое устройство позвол ет запомнить информацию , необходимую при повторном пуске ЭВМ в случае пропадани  HanpsMieHHS. питани . Однако это устройство не дает возможности сохран ть информацию в регистрах ЭВМ при наличии других видов неисправностей ,
Известно также устройство дл  блокировки информации, содержащее регистры, синхронизирующий генератор, бпок контроп  блок диагностики) 12. В этом уст{юйстве блокировка информации в регистрах
вычислительной м-ашииы происход т иутек{ блокировани  синхронизирующего генератора по сигналу, вырабатьгоаемому устройством контрол  (SL точнее - диагностики) выпогннени  последовательности микропрограммы. Устройство работает под управлением специальных команд. Блокировка генератора происходит не всегда, а определ етс  командой , врем  блокировки также заранее определено в команде. Кроме этого устройства в указанном источнике не упоминаютс , другие схемы контроп .
Наиболее близким по технической сущности к данному изобретению  вл етс  устройство , содержащее регистры, выходы которых через соответствующие узпы контрол  подключены ко входам узлов фиксации сигналов контрол , выход каждого из которых соединен со входом соответствующего узла передачи сигналов контрол , узлы блокировки синхронизирующих сигнапов, выходы которых подключены к управл ющим входам соответствующих регистров, и узлы приема сигналов контрол  13 . Однако в этом устройстве информаци  блокируетсгг не в регистре, с которо1-о она поступила на вход узпов контрол , а в следующем регистре на который она успевает поступить до блокировки синхронна рукшшх сигнапов. Со спедующего же регист ра информаци  опрашиваетс  во врем  Щ1а1ностических процедур, вызванных сигнапом из уапа контроп . При этом снижаетс  достоверность диагностических процедур, так как при передаче информации ,из контролируемого регистра в опрашиваемый в услови х действи  внешних помех, вызвавших первоначальный сбой, возможно попопнитепь ное искажение информации. Цепью изобретени  г вп етс  повышение достоверности работы устройства. Поставленна  цепь достигаетс  тем, что выход каждого уапа фиксации сигнапов конт роп  соединен с первым входом соответствующего узпа блокировки синхронизирующих сигнапов, выход каждого узпа передачи сигнапов контроп -соединен со входами фугих узпов приема сигнапов контроп , каждого из которых подключен ко втЪро му входу соответствукчдбго узпа бпокировки синхронизирующих сигнапов. На фиг. 1 изображена структурна  схема предлагаемого устройства; на фиг. 2 временна  диаграмма работы устройства. На структурной схеме дл  простоты изображени  представпены две группы ре гистров, которые от де пены друг от щзуга штрих-пунктирной пинией. В ЭВМ таких групп может быть несколько. Устройство дп  бпокировки информации по сигналам контроп  содержит регистры 1 узлы 2 контроп  узпы 3 фиксации сигнапов контроп /узпы 4 передачи сигнапов контроп , узпы 5 приема сигналов контроп  и узлы 6 бпокировки синхронизирующих сигнапо На входы регистров 1 поступает информаци  из других функциональных узпов ЭВМ Выходы 7 регистров 1 поступают на входы узпов.2 контрол  и в другие узпы ЭВМ в частности на входы блока опроса при диагностических процедурах. Выходы узпов 3 поступают на первые входы соответствую щих узпов 6 и на входы соответствующих узпов 4. Выходы узлов 4 соединены со вхо дами уйпов 5 и поступают в бпок реакции на сигналы контрол , содержащийс  в ЭВМ. В нормальном режиме работы ЭВМ по любому сигналу контрол  вызьгеаютс  диагностические пррцеду-ры, которые, испопь зу  выходы 7 регистров 1, производ т опро состо ни  аппаратуры ЦВМ в момент обнар жени  ошибки. На входы 8 узпов 6 поступают сигнапы из блока диагнос:тики и управ пени  реакцией на сигналы контроп , сопержашегог  в ЭВЛД. Эти сигнапы устанавг (ивак)тс  во врем  микропрограммных пиаг ностичеслих процедур ипи при выполнении программ диагностики по специальной команде Диагно :;тика, Сигнапы могут разрешать ипи запрещать блокировку синхронизирук дих сигнапов всеми узпами- 6 од 1овременно ипи каждым узлом 6 в отдельности . Индивидуальное переключение этих сигналов обеспечивает гибкость диагно :;тических процедур. На фиг. 1 прин ты также следующие обозначени : входы 9-11 устройства триггерный элемент 12 регистра 1, логические и триггерные элементы 13-16 вход устройства 17, логические и трнггерные элементы 18-21, выходы 22-1, 23-1 и входы 23-2, 23-3, 23-4 устройства, логический элемент 24, триггерный элемент 25. Работа устройства рассматриваетс  при срабатывании одного из узлов 2 контрол . В нормальном режиме работы ЭВМ реакци  на сигналы контрол  разрешена и на входы 8 узпов 6 поступают разрешакшие уровни сигнапов. На фиг. 2 показаны переключени  узлов устройства при двухфазной системе синхронизирующих сигнапов, условно обозначенных в первой и второй строках Временной диаграммы соответственно 10 и 11. Прешюпожим , что регистр 1, узеп2 контрол  которого обнаружил ошибку, переключаетс  на синхронизирукжшм сигнале 10. (на фиг. 2 показано переключение сигнала на управл ющем входе регистра 1). На временной диаграмме условно показано что рассматриваемый регистр 1 до обнаружени  ошибки переклк чаетс  на каждом сигнале 1О. После третьго переключени  регистра 1 узел 2 контрол  обнаружил ошибку (см. фиг. 2, п та  строка сверху). Узлы контроп , как правило . Представл ют собой комбинационные схемы (пирамиды сложени  по модулю, схемы сравнени  и т. п.) Узел 3 фиксации сигнапов контрол  сострит из комбинационной части (элемента 13), на которой собираютс  сигналы контроп  от узлов 2 данной группы регист{зрв 1, и триггерного эпемеита 14, который фиксирует наличие какого-либо Сигнала контроп . Причем дл  каждой группы регистров 1, переключаемых на синхронизирукмцих сигналах, подаваемых на входы , Ю и 11, предусматриваютс  отдельные триггеры. С выхода элемента 13 узла ,3 сигнал контрол  черезjузел передачи 4 поступает на вход узлов приема 5. С выхода триггерной части узла 3 (см. седьмую строку фиг. 2) сигнал поступает на вход узла 6. Узел приема 5 состоит из
логического элемента 24, на котором собираютс  сиснМ1ыконтроп  от всех групп регистров, кроме данной, и триггерного эпемеита 25, на котором фиксируетс  напичие- сигнапа )П  (см. восьмую строку сверху на фиг. 2.).
Таким ofjpaaoM, тфи возникновении сиг иала контрол  в одной из групп регистров на следующем же синхронизирующем сигнале по всех группах регистров будет эафиксировано напичие ошибки и информаци , вызвавша  этот сигнал, будет зафиксирована в том же регистре, с которого она поступила на вход узпа контроп . На третьей строке сверху фиг. 2 отражен резупьтат бпокиров .ки - отсутствие синхронизирующих импупьDOB на управл ющем входе регистра 1 поспе срабатывани  узпа 2. Дп  бпокировки синхронизирующих сигналов другой;фазы (в данном случае на входе 11 устройства) используютс  триггерные схемы в узпе 6, которые срабатывают по сигналам, проход щим из узла 3 или узпа 5 (см. дев тую строку саерху на 4иг. 2),

Claims (3)

1.Авторское свидетепьство CCVJP NO 363978, кл. Q 06F 11/QO, 1073.
2.Патент США № 3518413, кл. 235-153, 197О.
3.Патент США Ng 3229251, кн. Я4(Й4О-1461 , 1966.
ut.i
SU742054660A 1974-08-23 1974-08-23 Устройство дл блокировки информации SU598078A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742054660A SU598078A1 (ru) 1974-08-23 1974-08-23 Устройство дл блокировки информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742054660A SU598078A1 (ru) 1974-08-23 1974-08-23 Устройство дл блокировки информации

Publications (1)

Publication Number Publication Date
SU598078A1 true SU598078A1 (ru) 1978-03-15

Family

ID=20594427

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742054660A SU598078A1 (ru) 1974-08-23 1974-08-23 Устройство дл блокировки информации

Country Status (1)

Country Link
SU (1) SU598078A1 (ru)

Similar Documents

Publication Publication Date Title
US4342112A (en) Error checking circuit
SU598078A1 (ru) Устройство дл блокировки информации
JPS6213119A (ja) 非接触近接スイツチ
SU1103373A1 (ru) Мажоритарно-резервированное устройство
JPS61160071A (ja) Icの自己診断回路
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
JPS622683Y2 (ru)
SU645160A2 (ru) Устройство дл указани неисправности в дублированных дискретных автоматах
SU357685A1 (ru) Устройство контроля мажоритарно-резервированныхузлов
SU881753A1 (ru) Устройство дл контрол процессора
JP2526516B2 (ja) 障害監視方式
JP2990008B2 (ja) プロセッサの自己診断方式
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
JPS62216048A (ja) プロセツサの暴走検出方式
SU1236474A2 (ru) Устройство управлени
SU556441A1 (ru) Устройство дл фиксации сигналов от схем контрол эвм
SU1084801A1 (ru) Устройство дл индикации отказов в резервированных системах
SU1721608A1 (ru) Устройство дл индикации отказов в трехканальной вычислительной системе
SU962913A1 (ru) Устройство дл фиксации сбоев электронно-вычислительной машины
SU550632A1 (ru) Устройство управлени обменом информацией
SU618875A1 (ru) Трехканальное резервированное устройство
SU928335A1 (ru) Устройство дл отключени внешних устройств от линий св зи,соедин ющих внешние устройства с ЦВМ
SU661551A2 (ru) Устройство дл переключени каналов вычислительной системы
SU607218A1 (ru) Устройство дл контрол цифровых блоков