SU566386A1 - Устройство дл передачи сигналов с дельта-модул цией - Google Patents
Устройство дл передачи сигналов с дельта-модул циейInfo
- Publication number
- SU566386A1 SU566386A1 SU7502167310A SU2167310A SU566386A1 SU 566386 A1 SU566386 A1 SU 566386A1 SU 7502167310 A SU7502167310 A SU 7502167310A SU 2167310 A SU2167310 A SU 2167310A SU 566386 A1 SU566386 A1 SU 566386A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- delta
- signal transmission
- Prior art date
Links
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Description
1
Изобретение относитс к системам св зи и может использоватьс в асинхронных адресных системах св зи с дельта-модул цией .
Известное устройство дл передачи сигналов с дельта-модул цией содержит задающий генератор, делитель на два тактовой частоты, подключенный к первой; паре элементов И, вторые входы которых подключе к выходу дельта-кодера, два триггера, управл емых выходами первой пары схем И и подключенных выходами ко второй паре схем И, служащих дл вьзделени из информационного потока четных и нечетных последовательностей единиц fl .
Однако в устройстве избыточность информационного потока и увеличение шумов неортогрнапьности при использовании дельта-кодера и Исзвестного устройства в асинхронных адресных системах св зи.
,Наиболее близким техническим решением вл етс устройство дл передачи сигналов с дельта-модул цией, содержащее задающий генератор, делитель частоты, два триггера
и четыре элемента И, причем первый нход первого триггера подключен к первым входам первого и второго элементов И, а первый выход подключен ко второму входу первого элемента И, вход второго триггера подключен к первому входу третьего элемента И, а выход подключен к первому входу четвертого элемента И, а выход задающего генератора подключен к входу делител частоты Г2 . .
Однако это устройство допускает избыточность сигналов, передаваемых с дельтакодера .
Цель изобретени - сокращение избыточности сигна;|ов, передаваемых с дельта-кодера .
Дл этого в устройство дл передачи сигналов с дешзта-модул цией, содержащее Задающий генератор, делите и частоты, два триггера и четыре элемента И, причем первый вход первого триггера подключен к первым входам первого и второго элементов И, а первый выход подключен ко второму вхду первого элемента И, вход второго триггера подключен к первому входу третьего
sneMeiira И, a выход подключен к первомувходу четвертого элемента И, а выход задаюшего генератора подключен ко входу делтел частоты, введены блок вьщелени оги .баюшой, элемент НЕ ;и сумматор по модулю
2,на первый вход которого подан входной сигнал -И второй вход которого подключен
к выходу делител частоты, а выход подключен к первому входу блока вьщелени огибаюшей и первому входу первого тригге- ,ра, второй вход которого подключен к выходу блока выделени огибающей, а второй выход - подключен ко ьторому входу второго эдемента И, причем выход третьего элемента И подключен к первому входу второго триггера, выход второго элемента И через элемент НЕ подключен ко втрому входу четвертого элемента И, а вторые входы блока выделени огибающей, второго триггера и третьего элемента И подклю чены к выходу задающего генератора.
На чертеже представлена структурна электрическа схема предложенного устройства .
Устройство дл передачи сигналов с
дельта-модул цией содержит задающий генератор 1; делитель частотьт2;два триггера
3,4; четыре элемента И 5-S; причем первый выход первого триггера 3 подключен
к первым входам первого 5 и второго 6
элементов И, а первый выход подк цочен ко второму входу первого элемента И 5, вход второго триггера 4 подключен к первому аходу третьего элемента И 7, а выход подключен к первому входу четвертого элемента И 8, выход задающего генератора 1 подключен к входу делител частоты 2, блок 9 вьщелени огибающей, элемент НЕ 1О и сумматор 11 по модулю два, на первый вхо которого подан входной сигнал и второй
вход которого подключен к выходу делител частоты 2, а выход подключен к первому входу блока 9 вьзделени огибающей и . к первому входу первого триггера 3, второй вход которого подключен к вьгходу блока 9 вьщелени огибающей, а второй выч ход - ко второму входу второго элемента И 6, причем выход третьего элемента И 7 подключен к первому аходу второго триггера 4, выход второго элемента И 6 через элемент- НЕ 10 подключен ко второму входу четвертого элемента И 8, а вторые входы блока 9 выделени огибаюшей, второго ,триггера 4 и третьего элемента И 7 подключены к -выходу задающего генератора 1.
Устройство работает следующим образом .
Предварительное преобразование информационного потока с выхода дельта-кодера (ка ч&ртеже не показан) осуществл етс
сумматором 11 по модулю два, на входы которого совместно с данной и 1формадионной последовательностью подаетс полутактова частота с выхода делител частоты 2.
Преобразованна импульсна последовательность подаетс на тактовый вход первого триггера 3. Первый триггер 3 управл етс информационной последовательностью, каждый импульс которой зат нут на длитель ность тактового интервала блоком 9 выделени огибающей. Импульсные последовательности с пр мого и инверсного выходов первого триггера 3 стробируютс предварительно преобразованной посл едователькостью на первом и втором элементах И 5,6 соответственно. Последовательность импульсов с выхода первого элемента И 5 задерживаетс вторым триггером 4 на тактовый интервал, стробируетс на третьем элементе И 7 тактовой частотой, получаемой с выхода задающего генератора 1, и подаетс на вход четвертого элемента И 8, на второй вход которого nocTVTiaeT последовательность с выхода элемента НЕ 10. На вы ходе четвертого элемента И 8 формируетс выходна импульсна последовательность в которой, по сравнению с предварительно преобразованной последовательностью, исключены пачки с четным числом импульсов ,а Б пачках с нечетным числом импульсов исключены все импульсы, кроме последнего.
На приемном конце (на чертеже не показано ) полученна импульсна последовательность складываетс по модулю два с полутактовой частотой от местного синхронизируемого генератора и подаетс на вход дельта-декодера.
Claims (2)
1.Венедиктов М. Д, и др. Асинхронные адресные системы св зи, М., Св зь, 1968, стр. 186.
2.Патент Японии № 49-15963. кл. Н 04 7 7/00, 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502167310A SU566386A1 (ru) | 1975-08-27 | 1975-08-27 | Устройство дл передачи сигналов с дельта-модул цией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502167310A SU566386A1 (ru) | 1975-08-27 | 1975-08-27 | Устройство дл передачи сигналов с дельта-модул цией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU566386A1 true SU566386A1 (ru) | 1977-07-25 |
Family
ID=20630136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7502167310A SU566386A1 (ru) | 1975-08-27 | 1975-08-27 | Устройство дл передачи сигналов с дельта-модул цией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU566386A1 (ru) |
-
1975
- 1975-08-27 SU SU7502167310A patent/SU566386A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU566386A1 (ru) | Устройство дл передачи сигналов с дельта-модул цией | |
SU965004A1 (ru) | Устройство приема сигналов фазового пуска | |
SU647876A1 (ru) | Устройство синхронизации | |
SU771901A1 (ru) | Устройство дл приема широкополосных сигналов с линейной частотной модул цией | |
SU1396255A1 (ru) | Устройство дл формировани относительного биимпульсного сигнала | |
SU1686426A1 (ru) | Генератор ортогональных функций | |
SU843266A1 (ru) | Устройство дл асинхронной передачицифРОВОй иНфОРМАции пО СиНХРОННОМуКАНАлу СВ зи | |
SU572938A1 (ru) | Устройство дл временного уплотнени каналов | |
SU886254A2 (ru) | Синтезатор частот | |
SU450342A1 (ru) | Генератор наборного кода многоканальных цифровых систем св зи с импульсно-кодовой модул цией и временным делением каналов | |
SU843271A1 (ru) | Устройство тактовой синхронизации | |
SU1058084A1 (ru) | Демодул тор фазоманипулированных сигналов | |
SU1330753A1 (ru) | Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени | |
SU1401553A1 (ru) | Цифровой управл емый генератор | |
SU543178A1 (ru) | Устройство приема дискретных сигналов | |
SU978361A1 (ru) | Устройство дл сложени и вычитани двух последовательностей импульсов | |
SU862382A1 (ru) | Частотный манипул тор | |
JPS6151456B2 (ru) | ||
SU720826A1 (ru) | Устройство дл приема адресной комбинации | |
SU511714A1 (ru) | Система передачи синхронных двоичных по кабельным лини м св зи | |
SU855529A2 (ru) | Дискретное фазосдвигающее устройство | |
SU1467783A1 (ru) | Устройство дл формировани частотно-манипулированного сигнала | |
SU692107A1 (ru) | Устройство декодировани адреса | |
SU995363A1 (ru) | Частотный модул тор | |
SU856010A1 (ru) | Устройство дл фазировани синхронных источников импульсов |