SU692107A1 - Устройство декодировани адреса - Google Patents

Устройство декодировани адреса

Info

Publication number
SU692107A1
SU692107A1 SU782614460A SU2614460A SU692107A1 SU 692107 A1 SU692107 A1 SU 692107A1 SU 782614460 A SU782614460 A SU 782614460A SU 2614460 A SU2614460 A SU 2614460A SU 692107 A1 SU692107 A1 SU 692107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
frequency
block
mixer
amplitude detector
Prior art date
Application number
SU782614460A
Other languages
English (en)
Inventor
Александр Алексеевич Хромов
Константин Павлович Петров
Original Assignee
Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского
Priority to SU782614460A priority Critical patent/SU692107A1/ru
Application granted granted Critical
Publication of SU692107A1 publication Critical patent/SU692107A1/ru

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Description

1
Изобретение относитс  к радиосв зи и может использоватьс  дл  кодировани  адреса при приеме информации от одного из мно жества корреспондентов.
Известно устройство дл  декодировани  адреса, содержащее последовательно соединенные смеситель, усилитель промежуточной частоты, амплитудный детектор и декодер , а также блок задержки, выход которого через синтезатор частот подключен к другому входу смесител  1.
Однако это устройство имеет недостаточное быстродействие и сложную схемную реализацию .
Цель изобретени  - повышение быстродействи  с одновременным упрощением устройства .
Дл  этого в устройство декодировани  адреса, содержащее последовательно соединенные смеситель, усилитель промежуточной частоты, амплитудный детектор и декодер , а также блок задержки, выход которого через синтезатор частот подключен к другому входу смесител , введен коммутатор , к входам которого подключены соответственно выходы амплитудного детектора
и блока задержки, к входам этого блока подключены соответствующие выходы коммутатора .
На чертеже изображена структурна  электрическа  схема предложенного устройства .
Устройство содержит смеситель 1, усилитель 2 промежуточной частоты (УПЧ), амплитудный детектор 3, коммутатор 4, блок 5 задержки, синтезатор 6 частот и декодер 7.
Устройство работает следующим образом.
Радиоимпульсы принимаемой адресной группы с частотами fj, fi...fti.соответственно последовательно поступают на вход смесител  1, на другой вход которого подаетс  напр жение гетеродинной частоты fi f| ± + пр Р- промежуточна  частота, т. е. устройство находитс  в режиме ожидани  частоты f I. После преобразовани  частоты в смесителе 1 и усилени  в УПЧ 2 первый радиоимпульс детектируетс  амплитудным детектором 3 и поступает в декодер 7, а также через коммутатор 4 на соответствующий огвод блока 5, в результате чего этот импульс задерживаетс  по времени до момента прихода второго импульса адресной группы.
после чего коммутируетс  вход коммутатора 4 на другой свой выход.
При по влении второго радиоимпульса с частотой fj и заданной задержкой во времени он детектируетс  аналогично первому и поступает, на вход декодера 7, а после соответствующей задержки переключает синтезатор 6 в режим частоты третьего радиоимпульса и т.д., пока на вход декодера 7 не проход т все п импульсов адресной группы, после чего на выходе устройства фор.мируетс  информационный импульс.
Если радиоимпульс частоты fi вследствие внутрисистемных или внешних помех оказалс  ложным, не принадлежащим адресу прие.мника, то в одном из циклов коммутации , например в i-ом цикле, отсутствует, по крайней мере, один из радиоимпульсов соответственно частот fz, fj--- f.- В этом случае, т. е. в случае, когда радиоимпульс ожидаемой частоты не по вл етс , на входе смесител  1 после установки гетеродинной частоты ft, коммутатор 4 переходит в исходное состо ние («сбрасываетс ), переключа  синтезатор б снова в режим ожидани  первого радиоимпульса с частотой f|.
Дл  разрещени  коммутации на следующий отвод блока 5 или сброса коммутатора 4 в исходное состо ние (ожидание частоты fi), импульсы с выхода блока 5 подаютс  на разрещаюший вход коммутатора 4, который может быть реализован, например, в виде схемы И с инвертором. Тогда при совпадении 1-го мпульса, поступающего с выхода блока 5 с i-biM импульсом, прошедшим через информационный тракт, коммутатор
4переключаетс  на следующий отвод блока
5задержки. Отсутствие совпадени  сбрасывает коммутатор 4 в исходное состо ние.
Предложенное устройство повышает на пропускную способность системы радиосв зи.

Claims (1)

  1. Формула изобретени 
    Устройство декодировани  адреса, содержащее последовательно соединенные сме ситель, усилитель промежуточной частоты, амплитудный детектор и декодер, а также блок задержки, выход которого через синтезатор частот подключен к другому входу смесител , отличающеес  тем, что, с целью повышени  быстродействи  с одновременным упрощением устройства, введен коммутатор, к входам которого подключены соответсвенно выходы амплитудного д етектора и блока задержки, к входам этого блока подключены соответствующие выходы коммутатора..
    Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР .N1 358792, кл. Н 04 J /02, 1971 (прототип)
SU782614460A 1978-05-11 1978-05-11 Устройство декодировани адреса SU692107A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782614460A SU692107A1 (ru) 1978-05-11 1978-05-11 Устройство декодировани адреса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782614460A SU692107A1 (ru) 1978-05-11 1978-05-11 Устройство декодировани адреса

Publications (1)

Publication Number Publication Date
SU692107A1 true SU692107A1 (ru) 1979-10-15

Family

ID=20764095

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782614460A SU692107A1 (ru) 1978-05-11 1978-05-11 Устройство декодировани адреса

Country Status (1)

Country Link
SU (1) SU692107A1 (ru)

Similar Documents

Publication Publication Date Title
SU692107A1 (ru) Устройство декодировани адреса
SU646453A1 (ru) Устройство групповой тактовой синхронизации
SU708535A1 (ru) Устройство дл сжати полосы частот факсимиального сигнала
SU647876A1 (ru) Устройство синхронизации
JPS5572248A (en) Function discrimination system for lsi
SU444317A1 (ru) Селектор минимальной длительности
SU681567A2 (ru) Устройство групповой синхронизации в каналах с фазовой манипул цией
SU1058084A1 (ru) Демодул тор фазоманипулированных сигналов
SU566386A1 (ru) Устройство дл передачи сигналов с дельта-модул цией
JPS5634240A (en) Fundamental frequency switching control system in frequency synthesizing unit
SU543178A1 (ru) Устройство приема дискретных сигналов
SU371679A1 (ru) Устройство преобразования двух радиоимпульсных последовательностей по длительности
SU890555A1 (ru) Пирамидальный дешифратор двухэлементного кода
FR2450006A1 (fr) Dispositif generateur sequentiel de signaux numeriques conditionnel et programmable
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU472468A1 (ru) Устройство асинхронного ввода двоичных сигналов в цифровой тракт систем св зи с двухсторонними временными сдвигами
SU703920A1 (ru) Устройство дл приема адресного вызова
SU544170A1 (ru) Стартстопное приемное устройство
SU605332A1 (ru) Детектор сигнала относительной фазовой телеграфии
SU869004A1 (ru) Устройство дл задержки импульсов
SU706929A1 (ru) Селектор очередности
SU647681A1 (ru) Многоканальное устройство ввода информации
JPS55145452A (en) Receiving timing signal producing system
JPS55100774A (en) Tone detection circuit
SU633152A1 (ru) Синхронизирующее устройство