SU566249A1 - Устройство дл диагностики каналов - Google Patents

Устройство дл диагностики каналов

Info

Publication number
SU566249A1
SU566249A1 SU7502091227A SU2091227A SU566249A1 SU 566249 A1 SU566249 A1 SU 566249A1 SU 7502091227 A SU7502091227 A SU 7502091227A SU 2091227 A SU2091227 A SU 2091227A SU 566249 A1 SU566249 A1 SU 566249A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
channel
situation
Prior art date
Application number
SU7502091227A
Other languages
English (en)
Inventor
Игорь Борисович Мкртумян
Хачатур Арменакович Казарян
Эдвард Вазгенович Акопян
Ашот Енгибарович Минасян
Валерий Яковлевич Берман
Original Assignee
Предприятие П/Я А-7390
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7390 filed Critical Предприятие П/Я А-7390
Priority to SU7502091227A priority Critical patent/SU566249A1/ru
Application granted granted Critical
Publication of SU566249A1 publication Critical patent/SU566249A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

элемент ИЛИ, элемент задержки, элемент И причем, выход регистра останова канапа соединен ; с четвертым выходом устройства. Выход первого элемента ИЛИ соединен с Первыми входами первого и второго триггеров и элемента И, второй вход которого соещшен с первым выходом элемента задержки , вторым входом второго триггера и первым входом второго регистра обращени  к пам ти. Второй вход последнего соединен с выходом первого, регистра обращени  к пам ти, а выход - с п тым выходом устройства . Выход первого триггера .соединен с третьим входом первого регистра обращени  к. пам ти и с первым входом второго элемента ИЛИ и счетчика записи ситуаций, второй вход которого соединен с выходом узла выработки начального адреса, Е третий вход соединен с вторым выходом элемента задержки, вход которого через второй элемент ИЛИ соединен с выходом элемента И, Третий выход элемента задержки соедкнсн с третьим входом второго регистра обращени  к пам ти и с третьим входом второго триггера, выход которого соединен с третьи входом коммутатора записи ситуаНйй . Первый вход устройства соединен с входом регистра останова каналов, вторым в одом первого триггера и входом ре« гастра имитации запроса, выход которого соединен с шестым выходом устройства.
На чертеже представлена функционапь- на  схема устройства дпй диагностики ка на ов.:
Устройство содержит регистр 1 имитации интерфейса, регистр 2 номера канала, регистр 3 останова канапа, регистр 4 им 1таш и запросов, первьй триггер 5, триггер 6 диагности.св каналов, узел 7 выборки канала, дешифратор 8, первый регистр 9 обращени  к пам ти, второй регистр 10 обращени  к кам ти, коммутатор 11 записи ситуаций, элемент 12 задержки, элемент И 13, первый элемент ИЛИ i-- 4, второй
элемент HroHlS, второй триггер 16, счет 45 ла. ЧйК 17 записи с$ггуаций, узел 18 выработки начального адреса и дешифратор 19 ааПНСИ crryiSlSBft, Устройство работает следующим образом, .Каструкцк  Диагностика осуществл ет засылку следук ш.его за ней в программе слова Б регйстр.ы 1™4 и триггеры 5 и в. Первое слово, засылаемое в эти регистры, содержит информацию об останове тактовой цепочки канала на такте, работающем от первого синхроимпульса. Этой цели служит регистр 3, который обеспечивает потактную рлботу у 1равлени  канала с целью проверки правильности выполнени  операций канала нч каждом такте. Если машинный такт ЭВМ
состоит из двух подтактов, Hanpiifviep, С1, С2, то регистр 3 останова канала - двух .разр дный и последовательна  засылка в него кодов 01, IP, 01, ... обеспечит
продвижение тактовой цепочки канало ли регистр 3 содержит код 01, это что тактовые i три1;геры управлени  каналов, работающие с синхроимпульсом С2, не включаютс . Если же регистр 3 содержит код
10| зто значит, что не включаютс  тактовые триггеры управлени  каналов, работа1Ощие с синхроимпульсом С1. При изменении содержимого регистра 3 с 01 на 1О. или с 10 на 01 срабатывает очередной тактовый триггер управлени  канала, и цепочка снова останавливаетс .
Во врем  диагностики провер емый канал логически отключаетс  от устройств ввода™ вывода, а имитаци  всех сигналов интерфей-.
са осуществл етс  с помощью регистра 1,
Регистр -обеспечивает имитацию сигналов стандартного интерфейса, т, е, сигналов, от внешних устройств. В нормальном режиме на входе каналов ;обеспечиваетс  прием сиг«налов огвнешнихустройсгв Черезузел 7 выбора каналов, который выполн ет функцию пере ключени , В режиме диагностики узел ВЫ бораканалов отключает сигналы от внешних устройств, поступающих на второй вход уст
ройства, и подключает на вход провер емого I .нала регистр имитации интерфейса.
Признак диагностики каналов поступает от триггера 6, который, будучи в единич110м состо нии, соедин ет выходы регистра 1 с
шинами интерфейса ввода вывода провер емого канала При нулевом состо нии тригге ра 6 на шины интерфейса вЁада вывода каналов подключаютс  шйиы интерфейса вводавывода от,внешних устройств.
Таким образом, в первом слове, засылав
мом из оперативной пам ти ЭВМ в регист ры 1-4 и триггеры 5 , содержитс  информаци  об останове каналов, признак диаг ностики каналов и номер провер емого iKaiia- Выход регистра 2 номера каналов соединен с входами дешифратора S, который обеспечивает коммутацию регистра 1 имитации интерфейса на вход провер емого канала. Выполнение опрецеленной тактовой цепочки осуществл етс  засылкой в регистры 1-4 такой последовательности слов, считывав- мых из оперативной пам ти, котора  имитирует- сигналы Ш1терфейса, имеющие место при реальном выполнении провер емой такто, вой цепочки. Останов после каждого такта обеспечиваетс  чередованием, значений в разр дах регистра 3 останова каналов. Если после выполнени  очередного такта кс обходкмо проверить состо ние канала, то в но-.
BOM слове, записываемом в регистрь уст ройства диагностики из оперативной пам ти содержитс  1 в разр де, соответствующем первому триггеру 5, При этом микропрограмма инструкции Диагностика зацикливаетс  на одной микроинструкции в ожида-i НИИ сигнала конца записи ситуации канала Этот сигнал вырабатываетс  на выходе деишфратора 19.
Сигнал с единичного выхода первого
триггера 5 поступает через второй элемент ИЛИ 15 на вход элемента задержки 12 и на вход первого регистра 9 обращени  к пам ти, резреша  прием 1 в соответствующий -провер емому каналу разр д регистра 9, в котором обеспечиваетс  хранение зй«, проса на запись ситуации канала в течение всего процесса записи ситуации, т, е, ,до тех пор, пока в оперативную пам ть не буду записаны все слова записи ситуации кана- ла,Прием 1 в регистр 9 определ етс  возбужденным выходом дешифратора 8, Си нал с выхода первого триггера 5 обеспечи вает прием начального адресазаписи ситуации из узла 18 выработки начального адреса в счетчик 17 записи ситуаций
Код начального адреса из счетчика 17 поступает в регистр адреса оперативной пам ти ЗВМ, -Содержимое счетчика опреде л ет адрес оперативной пам ти, по которо- му должна записыватьс  1шформаци , наход ща с  на выходе коммутатора 11 запиЬ си ситуации. На вход коммутатора 11 пос туиает информаци  с выходов регистров и триггеров каналов, т. е, информаци  о соето нии схемных средств каналов. На выход коммутатора 11 поступает состо ние опрашиваемого регистра канала, определ емого дещифратором 19 записи ситуации.
Дешифратор 19 записи ситуации, в оси. ответствии с содержимым счетчика 17, воз
буждает выход, который обеспечивает вы дачу на выход коммутатора 11 состо ни  регистра, которому соответствует адрес, сформированный на счетчике 17,:
При наличии ед1шицы в одном из разрЯ дов регистра 9 вырабатываетс  сигнал на выходе первого элемента ИЛИ 14, который сбрасывает первый триггер 5 и обеспечивае разрешение на входе установки 1 второго тригг ера-4 6, Кроме этого, выход первого триггера 5 через второй элемент ИЛИ 15 запускает элемент задержки 12, на нервом отводе которого через определенное врем  задержки по вл етс  сигнал, обеспечивающи прием содержимого первого регистра 9 об ращени  к пам ти во второй регистр обр& щени  к пам ти Ю, В послеш ем обеспеч1 « ваетс  хранение запроса на запись одного 1с ова ситуации канала; регистр 10 сбрасы-.
веетс  после удовлетворени  одного запрос Однако если запись ситуации капала еще не закончена, то в следующем цикле соответствующий разр д регистра 10 снова установитс  в единицу по информации; поступившей из регистра 9, Сигнал с первого отвода элемента задержки 12 поступает на вход второго триггера 16 и устанавливает его в состо ние 1, Выходы регистра 10 обеспечивают коммутацию провер емого канала на входе коммутатора
11записи ситуации. Сигнал с выхода второго триггера 16 вместе с возбужденным выходом дешифратора 19 обеспечивает нере дачу на выход коммутатора 11 записи ситуации состо5Тни  очередного регистра провер емого канала.
Выходы регистра 10 :обеспечивают запись информации с выходов коммутатора 11 записи ситуации по адресу, заданному счет НИКОМ 17 записи ситуации в оперативную пам ть ЭВМ,
После &аш1си состо ни  очередного ре- гистра провер емого канала в оперативную пам 1 ь содержимое счетчика 17 |сигналом: с второго отвода элемент,а задержки 12 увеличиваетс  на единицу, подготавлива  адрес следующего слова. Сигнал с выхода элемента 12 сбрасывает регистр Ю, триггер 16 и через элемент И 13 и второй элемент ИЛИ 15 снова запускает элемент
12дл  записи состош1и  следующего ре- гистра в оперативную пам ть ЭВМ,
После записи состо ни  последнего регистра сигналом конца записи ситуации с выхода дешифратора 19 сбрасываетс  регистр 9, в результате чего на выходе первого элемента ИЛИ 14 будет О и элемент задержки больше не запуститс .:
Кроме этого, сигнал конца записи ситуации поступает в микропрограммное устройство управлени  на установку схемного адреса начальной выборки гаютрукции, В результате выполн етс  выборка следующей инструкции безусловного перехода к программе сравнени  записанной ситуации кэ ,нала с эталонной, KOTOpasi записана, в диа1 востической программе непосредственно за инструтщией :безусловного перехода.Программа сравнени  осуществл ет сравнение записанной ситуации с эталонной, котора  приведена в диагностической про грамме вслед за 1{нструкцией безусловного Перехода, По результатам сравнени  опре|Дел етс  место неисправного элемента   на пульте управлени  индицируетс  номер теста, сбнаружившего неисправность.

Claims (2)

  1. Если ааписашше состо ние совпадает с эталонным, осуществл етс  возврат на porpaMMbi сравнени  к след тощей инструкции Диагностика, котора  обеспечит за- сыгчу следующегоjслова в регистр диагностики и про вижетгае цепочки управлени  на один такт с имитацией скгнапов интерфейса (если это необходимо дл  выполпени  очередного такта)а Имитаци  запросов осуществл етс  засылкой в регистр 4 имитации запроса кода, соответствующего типу аапроса Регистр 4 обеспечивает проверку правильности выборки адресного слова канала, управл ющего слова канала н записи слова состо ни  канала в диагностическом режиме до проверки остального (оборудовани  канала, Проверка тактовых цепочек канала, вьн полн оших инструкции ,S 10, . Т10,НЮ, осуществл етс  следующим образом, Провер емый ,канал останавливаетс  с помощью инструкции Диагностика, кото . ра  устанавливает младший разр д регист- ра 3 останова каналов в единичное cocio ние ,, В результате этого тактова  цепочка канала останавливаетс  на .гакт-е просто  канала, выполн емом с первым синхроим- пульсом. Следующа  инструкци  Диагностика осуществл ет, имитацию микропрограк мной части инструкции ввода/выводи,; во вр м  которой устанавливаетс  в единицу трир гер св зи процессора с каналами (на чертеже «в показана)t Далее управление передаетс  /следующей инструкции Диагностика, когора  засылает 1 в следующий разр д регистра 3, После этого выполн ютс  другие . икстру одии Диагностика, которые за- .мен ют coдepжи.oe регистра 3-и. потактное ВБ полнен ие управл ющей цепочки канала,. Если после определенного такта необход МО опросить состо ни  регистров, канала, и сравнить ЕХ с эталонным, вьщолн етс  тановка в 1 первого триггера 5,-Послезаписи ситуации утгравл«нке йерёйаетс  .гфограмме сравненнг  записашюй ситуахип) с эталрннойа i Каэкдый диагноствлесккй тест обеспечи .вавт проверку какой-либо тактовой цепочки канала (например, S 10 с цепочкой команд S10 с цепочкой данных, начальный опрос, ррчкдию канала на неправильный сигнал из интерфейса и т.,-д,) о Каждый тест повтор е с  32 раза, что позвол ет обнарузкивать перемещающиес  ощибки. . , Формула изобретени  Устройство дл  диагк остйки 1 аиалов, со держащее регистр номера калала, выход ко торого соединен с входом дешифратора, вы , ХОД которого соединен с первыми входами узла выбора канала и первого регистра об- : ращени  к пам ти, выход которого соединен с входом первого элемента ИЛИ, регистр имитации интерфейса, выход которого.со&динен с вторым входом узла выбора канала, третий и четверть;й вход и выход которого соединены соответственно с выходами триггера диагностики каналов и с первым выходом устройства, сЧетчик записи ситуации, выход которого соединен с вторым выходом устройства и через дешифратор записи ситуаций - с первым входом коммутатора записи ситуаций и вторым входом первого регистра обращени  к пам ти, выход Koivtмутатора записи ситуаций соединен с треть им выходом устройства, первый вход уст ройства соединен со входами регистра номера канала, регистра имитации интерфейса , триггера диагностики каналов, второй .вход устройства соединен с п тым входом узла выбора канала, третий вход устройст ва соединен с вторым входом коммутатора записи ситуаций, отличающеес   тем, что, с целью расширени  4ункнио- нальных возможностей устройства, оно дополнительно содержит регистр останова канала два триггера, регистр имитации запроса, второй регистр обращени  к пам ти, узел выра:ботки начального адреса, второй элемент ИЛИ, элемент задержки, элемент И, iпричем выход регистра останова канала .соединен с четвертым выходом устройства, ВЫХОД первого элемента ИЛИ соединен с , первыми входами первого и второго триг геров и элемента И, второй вход которого с первым выходом элемента задержки ,; вторым входом второго триггера И первым входом второго регистра обращени  к пам ти, второй вход которого брединен с выходом первого регистра обре Щбйи ;к ,.а выход - с п тым выходом; устройства,, выход первого триггера соединен-сг-третьим;.входом первого регистр ра обращени  R Пам ти и с: первым входом г ёторого элемента ИЛИ и счетчика записи ситуаций, второй: вход:которого соединен с выходом узла выработки, дааЧального адреса, а третий вход соединен .с втбрьгм выходом элемента задер ски, вход которого через второй элемент ИЛИ соединен- с выходом элемента И, третий выход элемента задержки соединен с третьим входом второго регистра обращени  к пам ти и с третьим входом второго триггера, выход которого соединен с третьим входом коммутатора записи ситуаций, первый вход устройства соединен со входом регистра останова канапа , вторым входом; первого триггера и входом регистра имитации запроса, выход
    которого соединен с шестогм выходом y.j ройства.
    Источники информации, прин тые во вниманве прв экспертизе;
    1,Флорес А,, Организаци  вычислительных машин, Мир, 1972, гп. 9 и 10.
  2. 2.Патент США № 3343141, кл, 350-172.5..
SU7502091227A 1975-01-03 1975-01-03 Устройство дл диагностики каналов SU566249A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502091227A SU566249A1 (ru) 1975-01-03 1975-01-03 Устройство дл диагностики каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502091227A SU566249A1 (ru) 1975-01-03 1975-01-03 Устройство дл диагностики каналов

Publications (1)

Publication Number Publication Date
SU566249A1 true SU566249A1 (ru) 1977-07-25

Family

ID=20605767

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502091227A SU566249A1 (ru) 1975-01-03 1975-01-03 Устройство дл диагностики каналов

Country Status (1)

Country Link
SU (1) SU566249A1 (ru)

Similar Documents

Publication Publication Date Title
US4433413A (en) Built-in apparatus and method for testing a microprocessor system
EP0260584B1 (en) Fault tolerant computer achitecture
US4176394A (en) Apparatus for maintaining a history of the most recently executed instructions in a digital computer
SU566249A1 (ru) Устройство дл диагностики каналов
GB2099618A (en) Algorithmic word generator
SU1661768A1 (ru) Устройство дл контрол цифровых блоков
SU1492369A1 (ru) Устройство дл обучени операторов
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
CN111445989B (zh) 一种精浆分析仪模拟机模拟学习方法
SU1644203A1 (ru) Устройство дл обучени операторов
Bellon et al. Taking into account asynchronous signals in functional test of complex circuits
SU560226A1 (ru) Устройство дл управлени системой контрол цифровых схем
SU746556A1 (ru) Устройство дл диагностики блоков электронных вычислительных машин
SU1182566A2 (ru) Устройство дл управлени тренажером операторов систем управлени
SU955060A1 (ru) Микропрограммное устройство управлени
SU942025A1 (ru) Устройство дл контрол и диагностики дискретных объектов
SU1674255A2 (ru) Запоминающее устройство
SU1236558A1 (ru) Устройство дл контрол пам ти
SU640298A1 (ru) Устройство дл проверки устройств ввода-вывода информации
SU1151962A1 (ru) Микропрограммное устройство управлени
SU1661820A2 (ru) Устройство дл обучени операторов
SU1104521A1 (ru) Устройство дл отладки программ
SU1439564A1 (ru) Генератор тестовых воздействий
SU1071978A1 (ru) Устройство дл диагностировани логических блоков
SU1686470A1 (ru) Устройство дл обучени операторов