SU1182566A2 - Устройство дл управлени тренажером операторов систем управлени - Google Patents

Устройство дл управлени тренажером операторов систем управлени Download PDF

Info

Publication number
SU1182566A2
SU1182566A2 SU843731434A SU3731434A SU1182566A2 SU 1182566 A2 SU1182566 A2 SU 1182566A2 SU 843731434 A SU843731434 A SU 843731434A SU 3731434 A SU3731434 A SU 3731434A SU 1182566 A2 SU1182566 A2 SU 1182566A2
Authority
SU
USSR - Soviet Union
Prior art keywords
register
algorithm
logical
outputs
operator
Prior art date
Application number
SU843731434A
Other languages
English (en)
Inventor
Вячеслав Иванович Балабай
Владимир Николаевич Головашкин
Станислав Васильевич Угольников
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Бирюзова С.С.
Priority to SU843731434A priority Critical patent/SU1182566A2/ru
Application granted granted Critical
Publication of SU1182566A2 publication Critical patent/SU1182566A2/ru

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТРЕНАЖЕРОМ ОПЕРАТОРОВ СИСТЕМ УПРАВЛЕНИЯ по авт.св. № 1094046, о т л и ч а ю щ е е с   тем, что, с целью т Двшиф расширени  дидактических возможностей устройства, в него введены последовательно включенные второй элемент ИЛИ и регистр oпepaIУ й, второй вход которого соединен с выходом первого элемента {1ЛИ, третий вход - с выходом регистра микрокоманд , а выход - с вторьм входом блока сравнени , входы первой группы второго элемента ИЛИ подключены к выходам соответствующих элементов И первой группы, входы второй группы - к выходам соответствующих элементов И второй группы. 72 }3 / rS ЧМТ-Т F77I

Description

Изобретение относитс  к автоматике н вычислительной технике, в част ности к техническим средствам подготовки операторов систем управлени  может быть использовано в качестве устройства дл  управлени  тренажером операторов систем управлени  и  вл  етс  усовершенствованием изобретени по авт.св. № 1094046. Цель изобретени  - расширение дидактических возможностей устройст ва. На чертеже изображена структурна схема устройства дл  управлени  тре нажером операторов систем управлени Устройство содержит регистр 1 адреса микрокоманды, блок 2 пам ти микропрограммы, регистр 3 микрокоманды , элемент 4 ИЛИ, генератор 5 случайных чисел, блок 6 сравнени , элементы 7 И, элементы 8 И, деши.фратор 9, элемент 10 ИЛИ, регистр 11 операций. Позици ми 12-14 показаны внешние выходы устройства, позицией 15 внутренний выход,позицией 16 - внеш ний вход устройства управлени  трен жером. Регистр 1 предназначен дл  задани  управл ющей составл ющей алгоритма управлени . Емкость регистра определ етс  числом операций алгоритма управлени . По вление сигнало на входах регистра 1 соответствует моменту завершени  отработки оператором текущей операции алгоритма уп равлени . Сигналы на управл ющих выходах регистра 1 однозначно определ ют последовательность предъ в лени  операций алгоритма управлени  дл  выполнени  их оператором. Сигналы, снимаемые с информационных выходов регистра 1, предназначены дл  моделировани  веро тностного поведени  объекта управлени , требующего от человека-оператора прин  ти  решени  о выборе необходимой реализации алгоритма де тельности дл  достижени  цели управлени . Необходимость выбора той или иной реализации алгоритма управлени  может определ тьс  реакцией объекта управлени  как на выполненные оператором предыдущие управл ющие воздействи , так и на изменени  услови функционировани  самого объекта управлени , определ емые его целевы назначением. 662 Генератор 5 служит дл  выработки случайного числа, распределенного равномерно в интервале 0-1. Блок 6 предназначен дл  мрделировани  наступлени  того или иного исхода логического услови  алгоритма путем сравнени  значени  веро тности, соответствующей одному из исходов логического услови , со значением случайного числа, образованного генератором 5. Элементы 7 и 8 выполн ют функции коммутирующие устройств, позвол ющих определить адрес очередной микрокоманды в блоке 2 в зависимости от того , какой исход прин ло соответствующее логическое условие алгоритма . Число элементов 7 и 8 в каждой группе определ етс  количеством логических операторов в алгоритме управлени  . Дешифратор 9 предназначен дл  однозначного сопоставлени  номера  чейки регистра 1, которьй соответствует номеру операции алгоритма, требуемых элементов 7 и 8 в первой и второй группах. Регистр 11 предназначен дл  хранени  значени  веро тности наступлени  того или иного исхода логической операции алгоритма. Данное значение переписываетс  в регистр 11 из четвертой микрооперации регистра 3 за счет подключени  выходов 15 регистра 3 к входам регистра 11. Данна  перезапись производитс  при отработке оператором операции, предшествующей логической операции алгоритма. Один вход регистра 11 предназначен дл  вьщачи команды на перезапись храни-, мого числа в блок 6. Другой вход регистра 11 служит дл  его обнулени  после того, как произведено моделирование прин ти  логическим условием того или иного исхода,т.е. выбран номер очередной операции, соответствующей реализации алгоритма управлени , котора  должна быть выбрана оператором дл  выполнени  в случае правильного прин ти  решени  . Регистр 3 предназначен дл  задани  операционной составл ющей алгоритма де тельности оператора. Позицией 12 обозначены выходы первой микрооперации микрокоманды, предназначенные дл  управлени  средствами индикации на соответствующей панели пульта оператора. Позицией 13 - выходы второй микрооперации , которые определ ют код органа управлени  соответствующей панели пульта оператора. Позицией 14 - выходы третьей микрооперации, предназначенные дл  задани  моментов смены информации на панели индикации в соответствии с реакци ми объекта управлени  на воздействи  оператора или другие внешние услови . Позицией 15 - выходы четвертой микрооперации, необходимой дл  хранени  значени  веро тности одного из исходов логических условий алгоритма. Значение веро тности другого исхода определ етс  как Р 1-Р и поэтому его хранить не требуетс .
Дл  задани , управл ющей схемы алгоритмов управлени  широко используетс   зык логических схем алгоритмов (ЛСА). Рассмотрим процесс выполнени  алгоритма, заданного , например, следующей ЛСА:
Vзp4Ч pг o /. ()
Выполнение алгоритма управлени  начинаетс  со срабатывани  самого левого А члена ЛСА и заключаетс  в последовательном переходе до последнего ее члена А.Члены ЛСА, обозначенные символом А., называютс  операционными операторами схемы,и они не измен ют пор док следовани  операторов, т.е. их следование осуществл етс  в строгой очередности нарастани  номера оператора, а члены ЛСА, обозначенные символом Р, . указывают на наличие в алгоритме логических условий и называютс  логическими операторами. Именно эти логические операторы ЛСА могут измен ть последовательность выполнени  операторов алгоритма. Так, в случае срабатывани  .первого логического услови  человек-оператор об зан после третьей операции алгоритма перейти к восьмой, а в случае срабатьшани  и второго логического услови  после восьмой вьшолн ть двенадцатую и последующие операции алгоритма . В данном случае алгоритм де тельности представлен следующей ЛСА:
(2)
Ai j 9 iaA«At4
1825664
В противном случае, т.е. в.том случае, если не произошло срабатывание логических условий, оператор об зан выполн ть алгоритм в соответствии с ЛСА (1). Дл  приведенной ЛСА возможны четьфе различные реализации алгоритма.
Прин тие логическим оператором ЛСА Р того или иного исхода при
to однократном выполнении алгоритма характеризует частоту наступлени  исхода случайного событи . Име  статистику наступлени  тех или иных исходов, полученную в результате
15 эксплуатации реального объекта, можно от частот указанных событий перейти к значени м соответствующих веро тностей. При этом алгоритмы де тельности могут содержать о
20 несколько логических условий с различными значени ми веро тностей наступлени  тех или иных исходов. Хранение значений веро тностей срабатьшани  логического услови  в
25 предлагаемом устройстве организовано с помощью четвертой микрооперации в микрокомандах, соответствующих операционным операторам ЛСА, предшествующих логическим операто-- рам. Так, например, дл  приведенной ЛСА (1) значени  веро тностей срабатьтани  логических операторов Р и Р,, записаны в микрокомандах, соответствующих операционным операторам А, и Ag соответственно.
Устройство дл  управлени  тренажером операторов систем управлени  функционирует следующим образом.
При включении тренажера дл  эксплуатации с помощью регистра 1 производитс  выбор первой микрокоманды из блока 2 и запись ее в регистр 3, что приводит к по влению
j сигналов на выходах 12-14 устройства . После выдачи человеком-оператором управл ющих воздействий, соответствующих отработке первой опе рации алгоритма де тельности, по влением сигнала на входах 16 устройства производитс  выбор очередной микрокоманды дл  предъ влени  оператору следующей операции алгоритма де тельности. Если очередна  операци  алгоритма управлени  заданна операционным оператором А ЛСА, то сигналы по вл ютс  на управл ющих выходах регистра 1, и цыкл работы
устройртва повтор етс  в описанном ранее пор дке.
В случае, если очередна  операци   вл етс  логическим условием алгоритма, т.е. обозначена оператором Р ЛСА, то перед моделированием с{)абатывани  логического услови , соответствующего данному оператору, производитс  перезапись значени  веро тности срабатывани  данного логического услови  Р, с помощью выходов 15 из четвертой микрооперации регистра 3 при вьщаче дл  вьшолнени  человеку-оператору данных об ;операци х, предшествующих логическим услови м (операторы А и А), в
регистр 11 по его третьим выходам, i.
При моделировании срабатывани 
логических операторов алгоритма сигналы по вл ютс  на первых и вторых инфо мационных выходах регистра 1 . Первые и вторые информационные выходы регистра 1, подключены к тем номерам  чеек блока 2, которые соответствуют пор дковым номерам логических операторов Р в ЛСА. Сигнал с первых информационна выходов регистра 1 через элемент 4 поступает на запуск -генератора 5 и на второй вход регистра 11. Полученное случайное число Кр поступает на одни входы блока 6, а значение веро тности срабатывани  данного логического услови  PJ поступает с выходов регистра 11 на другие входы блока 6 В блоке 6 производитс  сравнение поступшзших чисел. Если в результате сравр1ени  оказываетс , что случайное число больше значени  веро тности срабатывани  данного логического оператора, т.е. Х ) р,го сигнал по вл етс  на одном выходе
блока 6 и поступает на входы элементов 7j в противном случае, когда
X J- Р сигнал по вл етс  на другом выходе блока 6 и поступает на элементы 8.
Вторые информационные выходы регистра 1 с помощью дешифратора 9 позвол ют обеспечить однозначное соответствие каждому логическому оператору своих элементов 7 и 8. При этом выбор элементов 7 или 8 производитс  в результате по влени  сигналов на одном или другом вмходах блока 6. По вление сигнала на одном из элементов 8 Соответствует тому факту, что логический оператор не сработал, и из блока 2 в регистр 3 переписываетс  микрокоманда , соответствующа  очередному .
оператору ЛСА, в данном случае А5 или А. По вление сигнала на одном из элементов 7 соответствует срабатыванию логического оператора, и из блока 2 в регистр 3 переписьгоаетс  микрокоманда, соответствующа  указанной по стрелочке в ЛСА, в данном случае Ag или A.J .
По окончании моделировани  процесса срабатывани  логических операторов Р ЛСА сигнал с выходов элементов 7 или В через элемент 10 поступает на вход регистра 11 и обнул ет его.
Использование предлагаемого устройства позвол ет повысить эффективность управлени  тренажером операторов систем управлени  и расширить их дидактические возможности за счет моделировани  алгоритмов де тельности, содержащих несколько логических условий с различными веро тност ми их срабатывани .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ТРЕНАЖЕРОМ ОПЕРАТОРОВ СИСТЕМ УПРАВЛЕНИЯ по авт.св. № 1094046, отличающееся тем, что, с целью расширения дидактических возможностей устройства, в него введены последовательно включенные второй элемент ИЛИ и регистр операций, второй вход которого соединен с выходом первого элемента ИЛИ, третий вход - с выходом регистра микро· команд, а выход - с вторым входом блока сравнения, входы первой группы второго элемента ИЛИ подключены к выходам соответствующих элементов И первой группы, входы второй группы - к выходам соответствующих элементов И второй группы.
    // 73 73
    SU „,.1182566
SU843731434A 1984-04-09 1984-04-09 Устройство дл управлени тренажером операторов систем управлени SU1182566A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843731434A SU1182566A2 (ru) 1984-04-09 1984-04-09 Устройство дл управлени тренажером операторов систем управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843731434A SU1182566A2 (ru) 1984-04-09 1984-04-09 Устройство дл управлени тренажером операторов систем управлени

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1094046A Addition SU218918A1 (ru) Автоматическое устройство для управления температурным режимом холодильников

Publications (1)

Publication Number Publication Date
SU1182566A2 true SU1182566A2 (ru) 1985-09-30

Family

ID=21115421

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843731434A SU1182566A2 (ru) 1984-04-09 1984-04-09 Устройство дл управлени тренажером операторов систем управлени

Country Status (1)

Country Link
SU (1) SU1182566A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1094046, кл. С U9 В 9/00, 1982. *

Similar Documents

Publication Publication Date Title
US4787061A (en) Dual delay mode pipelined logic simulator
EP0042422B1 (en) Diagnostic circuitry in a data processor
EP0048825B1 (en) Microprocessor controlled machine
US4127768A (en) Data processing system self-test enabling technique
KR20150004284A (ko) 제어 장치의 작동 방법 및 모델 연산 유닛을 포함하는 제어 장치
US6272388B1 (en) Program structure and method for industrial control
CA1166752A (en) Memory management method and apparatus
US5966515A (en) Parallel emulation system and method
SU1182566A2 (ru) Устройство дл управлени тренажером операторов систем управлени
SU1094046A1 (ru) Устройство дл управлени тренажером операторов систем управлени
SU1363289A1 (ru) Устройство управлени тренажером операторов систем управлени
SU1681320A1 (ru) Устройство задани программы обучени
EP0722592A1 (en) A data processing apparatus comprising means to model modules
JPS6410854B2 (ru)
SU1424048A1 (ru) Устройство дл обучени операторов
SU1714645A1 (ru) Устройство управлени тренажером операторов
SU1509972A1 (ru) Устройство дл обучени операторов
SU983712A1 (ru) Устройство дл контрол хода программ
SU566249A1 (ru) Устройство дл диагностики каналов
SU1151962A1 (ru) Микропрограммное устройство управлени
SU1320833A1 (ru) Устройство дл обучени операторов
SU1524055A1 (ru) Устройство дл контрол программ
SU1686470A1 (ru) Устройство дл обучени операторов
SU1483459A1 (ru) Устройство дл моделировани графов Петри
RU1786499C (ru) Устройство дл обучени операторов