SU552613A1 - Многоканальный коррел тор - Google Patents
Многоканальный коррел торInfo
- Publication number
- SU552613A1 SU552613A1 SU2004144A SU2004144A SU552613A1 SU 552613 A1 SU552613 A1 SU 552613A1 SU 2004144 A SU2004144 A SU 2004144A SU 2004144 A SU2004144 A SU 2004144A SU 552613 A1 SU552613 A1 SU 552613A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- output
- shift register
- elements
- input
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
входами блока 1 управлени и регистра 5i-5„ сдвига, сдвиговый вход регистра сдвига - с соответствующим выходом блока 1 управлени . Выходы регистра сдвига подключены к входам канальных логических элементов И 6i-6п, к другим входам этих элементов И - соответствующие выходы блока 1 управлени . Выходы элементов И 6i-6п подсоединены к входам разв зывающих согласующих элементов 7i-7п, выходы согласующих элементов - к управл ющим входам канальных реверсивных счетчиков 8i-SIQ. Разр дные входы реверсивных счетчиков подключены к выходам логических элементов И 82, выходы логических элементов И 3i - к разр дным входам накопительного счетчика 9.
Работает устройство следующим образом.
Тактовые импульсы, выработанные блоком 1 управлени требуемой частоты в зависимости от частотных свойств исследуемых процессов , запускают аналого-цифровые преобразователи 2i, 22, и входные сигналы, представленные в виде напр жений, преобразуютс в код, содержащий, например, п ть двоичных разр дов . С целью создани временной задержки сигнала по одному входному каналу относительно сигнала по другому входному каналу, что необходимо при вычислении коррел ционной функции использован регистр 5i-5п сдвига , который реализует операции запоминани и сдвига значений знака разности последующих ординат.
Дл определени значени знака разности последующих ординат перед началом некоторого i-ro такта работы, сигналами из блока 1 управлени дополнительный код значений предыдущей ординаты Уг-i из преобразовател 22 передаетс в блок 4, осуществл етс сдвиг информации в регистре сдвига на один разр д и первый разр д регистра сдвига освобождаетс дл записи значени знака разности очередных последующих ординат. Во врем преобразовани входных сигналов значение измер емой ординаты Уг прибавл етс к содержимому блока 4, и по окончании измерени в блоке 4 образуетс значение разности двух последующих ординат.
Шаг квантовани по оси времени Т в начале работы выбираетс так, что значение разности последующих ординат наход тс в пределах + 1. Когда значение разности последующих ординат равно -|-1, то первый разр д регистра сдвига устанавливаетс в нулевое положение, если - 1, то в единичное. Если значение разности последующих ординат равно- нулю, то в первый разр д регистра сдвига передаетс содержимое одноразр дного счетчика знаков блока 4 и в счетчик знаков блока 4 добавл етс единица. Следовательно, если несколько раз значение разности последующих ординат равно нулю, то в первый разр д регистра сдвига занос тс последовательно нуль, единица. По окончании некоторого i-ro такта содержимое регистра сдвига соответствует значени м знака разностей следующих ординат:
YI Yi-il Yi-i - . .. У/ (,„„) - ,
где т - число разр дов регистра сдвига в
каждом канале;
п - число каналов коррел тора. При i mn+l все разр ды регистра сдвига заполн ютс значени ми знака разностей.
Начина с (от/г+1)-го такта, преобразованные коды чисел, наход щиес в преобразовател х 2i и 22, перемножаютс и произведени накапливаютс в накопительном счетчике 9, у которого п ть счетных входов. Первый вход
имеет вес 2, второй - 2 третий - 2, четвертый - 23, п тый - 2. Процесс перемножени значени г+ти на Уг+ти осуществл етс путем суммировани значени Xi+mn с содержимым накопительного счетчика 9, что производитс передачей Xi+mn на накопительный счетчик импульсами А-Е (фиг. 2), которые вырабатываютс в блоке 1 управлени . Импульсы А передают первый разр д множимого в первый вход накопительного счетчика 9,
5 - второй разр д во второй вход, В - третий разр д в третий вход, Г - четвертый раз-р д в четвертый вход, Д - п тый разр д в п тый вход. Дл определени количества передач значение множимого Хг+тп в накопительпый счетчик 9, значение множител Уг+тта в дополнительном коде передаетс в блок 4 и перед каждой передачей значение Xi+mn в накопительный счетчик 9 импульсы Е добавл ют
единицы к содержимому блока 4. Это повтор етс в каждом такте работы прибора.
По окончании N тактов работы содержимое накопительного счетчика 9 равно величине
N
o -- i-t-mn 1-1 mi )
/ 1
котора позвол ет определить значение первой ординаты коррел ционной функции
° 77 °
Дл определени значени ординат коррел ционной функции i-ro канала в каждом такте значение Xi+mn умножаетс на значение суммы разностей последующих ординат А, равной
т 2 { Yl + mn + (k-l} - y/+mrt- y+m(ft-I) }
И Произведение накапливаетс на реверсивном счетчике -го канала, где 1, 2, ..., 10.
По окончании Л/ тактов работы каждый из реверсивных счетчиков 8i, 82, ..., 810 хранит величину
л
Cfe 2 Х{ + ,пп-.
Можно показать, что содержимое накопительного счетчика 9 и реверсивных счетчиков 8i-810 позвол ет определить значение следующих ординат коррел ционной функции но выражению
6 - С)
kl
N
где /С 1,2,..., 10.
Claims (1)
- Формула изобретениМногоканальный коррел тор, содержащий канальные реверсивные счетчнки, блок уцравлени , нодключенный к унравл ющим входам регистра сдвига, к первым входам канальных элементов И, к управл ющим входам первого -и второго аналого-цифровых преобразователей и к первым входам первой и второй групп управл ющих элементов И, вторые входы которых соединены с выходом первого аналогоцифрового преобразовател , а выходы первойгруппы управл ющих элементов И подключены к разр дным входам накопительного счетчика соответствеиио, вторые входы канальных элементов И соединены с соответствующими разр дными выходами регистра сдвига, а выходы подключены к согласующим элементам, отличающийс тем, что, с целью повышени быстродействи , коррел тор содержит блок определени разности соседних отсчетов сигнала, подключенный входом к выходу второго аналого-цифрового преобразовател , первым выходом - к входу регистра сдвига, а вторым выходом - к входу блока управлени , первый и второй входыкаждого канального реверсивного счетчика соединены с выходом соответствующего согласующего элемента и с соответствующим выходом управл ющего элемента И второй группы .Cf JII I I IJ.ss --г/7-L.-...i
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2004144A SU552613A1 (ru) | 1974-03-05 | 1974-03-05 | Многоканальный коррел тор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2004144A SU552613A1 (ru) | 1974-03-05 | 1974-03-05 | Многоканальный коррел тор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU552613A1 true SU552613A1 (ru) | 1977-03-30 |
Family
ID=20578247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2004144A SU552613A1 (ru) | 1974-03-05 | 1974-03-05 | Многоканальный коррел тор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU552613A1 (ru) |
-
1974
- 1974-03-05 SU SU2004144A patent/SU552613A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU552613A1 (ru) | Многоканальный коррел тор | |
SU993451A1 (ru) | Умножитель частоты следовани импульсов | |
SU744544A1 (ru) | Устройство дл преобразовани кодов | |
SU851412A1 (ru) | Цифровой коррел тор | |
SU1580564A1 (ru) | Устройство дл обнаружени ошибок в равновесном коде | |
SU1569823A1 (ru) | Устройство дл умножени | |
SU391560A1 (ru) | Устройство для возведения в квадрат | |
SU836792A1 (ru) | Многоканальный след щий преобразовательАНАлОг-КОд | |
SU905871A1 (ru) | Цифровой дес тичный измеритель средней частоты импульсов | |
SU1348826A1 (ru) | Устройство дл суммировани двоичных чисел | |
SU1018114A1 (ru) | Параллельный сумматор | |
SU702515A1 (ru) | Многоканальный интегрирующий аналого- цифровой преобразователь | |
SU849199A1 (ru) | Преобразователь двоичного кода вдВОичНО-дЕС ТичНый КОд | |
SU1620952A1 (ru) | Устройство дл измерени скорости изменени частоты | |
SU511694A1 (ru) | Преобразователь аналоговой величины в код | |
SU1265795A1 (ru) | Устройство быстрого преобразовани сигналов по Уолшу с упор дочением по Адамару | |
SU691842A1 (ru) | Преобразователь двоичного кода в дес тичный | |
SU1187177A1 (ru) | Многоканальный многомерный цифровой коррелометр | |
SU881730A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1076904A1 (ru) | Устройство дл возведени в степень | |
SU532859A1 (ru) | Устройство дл поразр дного сложени чисел | |
SU959106A1 (ru) | Аналого-цифровое устройство дл вычислени суммы парных произведений | |
SU1030987A1 (ru) | Устройство дл измерени коэффициента ошибок в цифровых сигналах | |
SU368598A1 (ru) | Преобразователь двоично-десятичного кода «12222» в унитарный код | |
SU1444961A1 (ru) | Преобразователь числа в модул рный код |