SU524312A1 - Устройство задержки импульсов - Google Patents
Устройство задержки импульсовInfo
- Publication number
- SU524312A1 SU524312A1 SU2123044A SU2123044A SU524312A1 SU 524312 A1 SU524312 A1 SU 524312A1 SU 2123044 A SU2123044 A SU 2123044A SU 2123044 A SU2123044 A SU 2123044A SU 524312 A1 SU524312 A1 SU 524312A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- inputs
- input
- counter
- registers
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к радиотехнике, может быть использовано в устройствах автоматики.
Известны устройства задержки импульсов ,
Одно из известных устройств задержки импульсов выполнено на однонаправленном сдвигающем регистре состо щем из последовательно включенных разр дов в виде каскадно соединенных однотактных тригге- ров с автоматической передачей информации от входного триггера к выходному fl.
Это устройство не дает возможности оперативно измен ть временные интервалы задержки из-за наличи сдвигающего регисра .
Наиболее близко к данному изобретению устройство задержки импульсов, содержащее включенные последовательно генератор импульсов и счетчик, выходы которого поразр дно подключены ко входам п схем сравнени кодов, реверсивный очетчик, распределитель входных сигналов, один из выходов которого подсоединен к переключателю сложени или вычитани реверсивного счетчика, ключи 2 .
Это устройство обладает сравнительно небольщой разрешающей способностью.
Цель изобретени - улучшение разрешающей способности устройства.
Предлагаемое устройство отличаетс тем, что в него введены регистры по количеству схем сравнени кодов и сумматор, первые входы которого через управл емые входным сигналом ключи соединены с поразр дными выходами счетчика, вторые входы - с выходами реверсивного счетчика, выходы сумматора соединены с информационными входами дополнительно введенных регистров, выходы которых поразр дно соединены с соответствующими входами схем сравнени кодов; при этом разрешаю.щие входы регистров подключены к соответствующим выходам распределител входных сигналов , вход которого вл етс входом устройства .
На чертеже приведена схема устройства
Устройство содержит тенератор импульсов 1, счетчик 2, выходы которого поразр дно подключены ко входам схем сравнени
кодоь 3 3 , реверсивный счетчик 4,
распределитель входных сигналов 5, один из выходов которого подсоединен к перекльочателю сложени или вычитани 6 реверсивного счетчика 4, ключи 7, сумматор 8, регистры 9j - .
Первые входы сумматора 8 через ключи 7, управл емые входйым сигналом, соединены с поразр дными выходами счетчика 2, вторые входы - с выходами реверсивного счетчика 4, выходы сумматора св заны с информационными входами регистров 9 -9,, выходы которых поразр дно соединены с соответствующи1 ди входами схем сравнени кодов 3 - 3. При этом разрешающие входы регистров 9j - 9д подключены к соответствующим выходам распределител входных сигналов 5, вход которого соединен со входом устройства.
Работает устройство следующим образом Входной импульс поступает на распределитель 5 и на разрешаю.щий вход ключей 7. Код со счетчика 2 передаетс через ключи 7 на первые входы сумматора 8, на вторые входы которого от реверсивного счетчика 4 поступает набраннБ1й оператором код, определ ющий необходимый временной интервал задержки. Суглматор складывает два двоичных кода. Результат сложени вьщаетс на информационные входы одного из регистров 9. - 9j, где записьшаетс по сигналу, поступающему на его разрешающий вход с распределител . 5.
Регистры построены так, что нова информаци стирает раннее записанную.
Распределитель 5 выдает сигналы на разрешающие входы регистров последовательно от первого регистра до п -ного. Схемы сравнени 3j - Зц сравнивают код, записанный в регистрах, с посто нно измен ющимс кодом со счетчика 2. При совпадении двух кодов одна из схем сравнени выдает на выходы lOj - lOfj один из сигналов, который вл етс задержанным по отношению к соответствующему основному сигналу , выдаваемому распределителем 5 на один из основных выходов 11J - 1 In
Чтобы получить автоматически измен к .щиес интервалы времени, оператор предвари-
тельно выставл ет код на реверсивном счетчике 4 и устанавливает переключатель 6 в выбранное положение.
При по влении входного импульса на распределитель 5 с одного из его выходов выдаетс импульс, который поступает на счетный вход реверсивного счетчика 4. В зависимости от положени переключател б код в реверсивном счетчике уменьшаетс или увеличиваетс на единицу. При подаче на вход устройства серии импульсов на выходах lOi - lOn формируютс задержанные импульсы, интервал задержки которых автоматически измен етс .
Claims (2)
1.Каган В. М., Каневский М.М. Цифровые вычислительные машины и системы, М. Энерги , 1973, стр. 196, рис. 3-54а
2.Авт. св. № 336660, кл. И ОЗ к 5/13, за вл, 04.05,70г., опубл. 21.04.72г. бюлл. № 14.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2123044A SU524312A1 (ru) | 1975-04-04 | 1975-04-04 | Устройство задержки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2123044A SU524312A1 (ru) | 1975-04-04 | 1975-04-04 | Устройство задержки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU524312A1 true SU524312A1 (ru) | 1976-08-05 |
Family
ID=20615810
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2123044A SU524312A1 (ru) | 1975-04-04 | 1975-04-04 | Устройство задержки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU524312A1 (ru) |
-
1975
- 1975-04-04 SU SU2123044A patent/SU524312A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU524312A1 (ru) | Устройство задержки импульсов | |
US4096471A (en) | Method and apparatus for transfer of asynchronously changing data words | |
SU575645A2 (ru) | Устройство дл срвнени следующих друг за другом чисел | |
SU556500A1 (ru) | Ячейка пам ти дл сдвигового регистра | |
SU1658388A1 (ru) | Устройство дл формировани остатка по произвольному модулю от числа | |
SU392494A1 (ru) | I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA | |
SU1188728A1 (ru) | Устройство дл реализации булевых функций | |
SU567208A2 (ru) | Многоразр дный декадный счетчик | |
SU437061A1 (ru) | Генератор цепеей маркова | |
SU446055A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU590822A1 (ru) | Устройство дл передачи информации | |
SU1683012A1 (ru) | Устройство дл сложени и вычитани чисел по модулю | |
SU534037A1 (ru) | Счетчик импульсов | |
SU395988A1 (ru) | Десятичный счетчик | |
SU951280A1 (ru) | Цифровой генератор | |
SU484564A1 (ru) | Дискретный накопитель импульсных сигналов | |
SU951402A1 (ru) | Устройство дл сдвига информации | |
SU809168A1 (ru) | Устройство дл сравнени чисел | |
SU798814A1 (ru) | Устройство дл сравнени чисел | |
SU1462281A1 (ru) | Генератор функций | |
SU590860A1 (ru) | Устройство синхронизации псевдошумовых сигналов | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
RU2021644C1 (ru) | Устройство для исправления ошибок в символьном коде | |
SU762201A1 (ru) | Пересчетное устройство 1 | |
SU1545330A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи |