SU471583A1 - Устройство дл передачи информации из цифровой вычислительной машины в линию св зи - Google Patents

Устройство дл передачи информации из цифровой вычислительной машины в линию св зи

Info

Publication number
SU471583A1
SU471583A1 SU1870231A SU1870231A SU471583A1 SU 471583 A1 SU471583 A1 SU 471583A1 SU 1870231 A SU1870231 A SU 1870231A SU 1870231 A SU1870231 A SU 1870231A SU 471583 A1 SU471583 A1 SU 471583A1
Authority
SU
USSR - Soviet Union
Prior art keywords
digital computer
register
inputs
communication line
transmitting information
Prior art date
Application number
SU1870231A
Other languages
English (en)
Inventor
Виталий Александрович Капорцев
Глеб Юрьевич Ганжа
Анатолий Николаевич Востриков
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU1870231A priority Critical patent/SU471583A1/ru
Application granted granted Critical
Publication of SU471583A1 publication Critical patent/SU471583A1/ru

Links

Landscapes

  • Communication Control (AREA)

Description

обходимо записать единицу в тот разр д регистра 5, номер которого соответствует номеру выбранной линии св зи.
Регистр информации 2 служит дл  хранени  одного текущего разр да кодограммы всех направлений передачи, число разр дов регнстра равно числу линий св зи. 1енератор 4 служит дл  задани  частоты передачи кодограмм .
Дешифратор 3 служит дл  декодировани  управл ющих слов, поступающих на входы 11 с регистра 14 (например, регистра адреса ЦВМ или ему подобного). Кроме того, по входам 12 на дешифратор 3 приходит сигнал, разрешающий его раооту.
Коммутатор 1 в зависимости от сигналов с дешифратора 3 осуществл ет запись информации в регистр выбора направлени  5 или в регистр информации 2. Информаци  па вход коммутатора поступает по входам 10 с регистра 15 (например, с регистра суммы ЦВМ или ему подобного).
Устройство работает следующим образом.
В исходном состо нии группы элементов И 6 и 7 заблокированы, так как регистр выбора направлени  5 находитс  в нулевом состо нии .
Из ЦВМ 9 по входам 10 устройства через коммутатор 1 на регистр информации 2 записываетс  информаци , подлежаща  передаче в первых разр дах кодограмм. Далее по следующему управл ющему слову включаетс  генератор 4 и одновременно происходит установка в «нуль триггера 8.
После этого производитс  выбор линии св зи путем засылки «единиц в соответствующие разр ды регистра выбора направлени  5 по шинам 10 через коммутатор 1. Таким образом формируетс  первый импульс синхронизации .
Первый импульс генератора 4 установит триггер 8 в единичное положение и по выходу 16 в ЦВМ 9 пойдет сигнал прерывани  текущей программы. Этот импульс программно запоминаетс . Второй импульс генератора 4 установит триггер 8 в нулевое положение и вызовет прерывание текущей программы. По этому сигналу прерывани  происходит засылка из ЦВМ 9 следующих разр дов программы , т. е. смена информации в регистре информации 2 происходит во врем  передачи импульса синхронизации. С приходом третьего импульса с генератора 4 триггер 8 устанавли .4
ваетс  в единичное положение, и начинаетс  передача следующего информационного разр да кодограммы.
Описанна  последовательность формировани  разр да кодограммы повтор етс  столько раз, сколько разр дов необходимо передать.
После передачи последнего информационного разр да и импульса синхронизации в данную линию св зи записываютс  «нули в те разр ды регистра выбора направлени  5, по которым передача окончена. По . окончании передачи по всем направлени м генератор 4 выключаетс .
Таким образом, предлагаемое устройство дает возможность формировать кодограммы произвольной разр дности и обладает более простой схемой.
Цредмет изобретени 
Устройство дл  передачи информации из цифровой вычислительной машины в линию св зи, содержащее коммутатор, перва  группа выходов которого соединена с входами регистра информации, дешифратор, первый выход которого соединен с управл ющим входом коммутатора, а второй выход соединен с одним входом генератора импульсов, другой вход которого соединен с третьим выходом дешифратора, группа входов которого и группа входов коммутатора соединены с соответствующими группами входов устройства, управл ющий вход которого соединен с входом дешифратора, отличающеес  тем, что, с целью сокращени  оборудовани , оно содержит триггер, первую и вторую группы элементов И и регистр выбора направлени , выходы которого соединены с первыми входами элементов И первой и второй групп, вторые входы элементов И первой группы соединены с единичным выходом триггера, нулевой выход которого соединен со вторыми входами элементов И второй группы, третьи входы элементов И первой группы соединены с выходами регистра информации, другой вход генератора импульсов соединен с нулевым входом триггера, счетный вход которого соединен с выходом генератора импульсов и с управл ющим выходом устройства, входы регистра выбора направлени  соединены со второй группой выходов коммутатора, а выходы устройства соединены с выходами первой и второй групп элементов И.
SU1870231A 1973-01-02 1973-01-02 Устройство дл передачи информации из цифровой вычислительной машины в линию св зи SU471583A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1870231A SU471583A1 (ru) 1973-01-02 1973-01-02 Устройство дл передачи информации из цифровой вычислительной машины в линию св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1870231A SU471583A1 (ru) 1973-01-02 1973-01-02 Устройство дл передачи информации из цифровой вычислительной машины в линию св зи

Publications (1)

Publication Number Publication Date
SU471583A1 true SU471583A1 (ru) 1975-05-25

Family

ID=20538745

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1870231A SU471583A1 (ru) 1973-01-02 1973-01-02 Устройство дл передачи информации из цифровой вычислительной машины в линию св зи

Country Status (1)

Country Link
SU (1) SU471583A1 (ru)

Similar Documents

Publication Publication Date Title
US3470542A (en) Modular system design
SU471583A1 (ru) Устройство дл передачи информации из цифровой вычислительной машины в линию св зи
US2794970A (en) Identification of serial stored information
JP2578144B2 (ja) 並列データポート選択方法及び装置
GB984206A (en) Improvements in or relating to data communication apparatus
JPS58170117A (ja) 直列並列・並列直列変換回路
JPS56156978A (en) Memory control system
SU875430A1 (ru) Устройство дл передачи и приема информации
SU847316A1 (ru) Устройство дл сопр жени
SU710104A1 (ru) Коммутатор
RU1837303C (ru) Устройство дл сопр жени ЭВМ с периферийными устройствами
SU496550A1 (ru) Устройство многоканального ввода
SU957199A1 (ru) Мультиплексный канал
RU2018942C1 (ru) Устройство для сопряжения абонентов с цвм
SU1001074A1 (ru) Устройство сопр жени
RU1784987C (ru) Устройство дл двунаправленной передачи информации
SU1564630A1 (ru) Устройство дл отладки многомодульной ЦВМ
RU2030115C1 (ru) Электронный ключ кода морзе
SU1434443A1 (ru) Устройство пр мого доступа к пам ти
RU1815647C (ru) Перестраиваемое логическое устройство
SU1305700A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1172060A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU1068927A1 (ru) Устройство дл ввода информации
RU1805496C (ru) Запоминающее устройство
SU1596335A1 (ru) Устройство дл формировани контрольного кода по модулю два