SU450180A1 - Device for estimating the expectation - Google Patents
Device for estimating the expectationInfo
- Publication number
- SU450180A1 SU450180A1 SU1400204A SU1400204A SU450180A1 SU 450180 A1 SU450180 A1 SU 450180A1 SU 1400204 A SU1400204 A SU 1400204A SU 1400204 A SU1400204 A SU 1400204A SU 450180 A1 SU450180 A1 SU 450180A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- inputs
- outputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1one
Изобретение относитс к области вычислительной техники и может быть использовано дл оценки математического ожидани случайных процессов.The invention relates to the field of computing and can be used to estimate the expectation of random processes.
Известны устройства дл оценки математического ожидани , содержащие выпр митель, преобразователь, элементы задержки, вентили , триггеры, элементы «И, элементы «ИЛИ, элементы «НЕ и счетчики.Devices for estimating the expectation are known, comprising a rectifier, a converter, delay elements, gates, triggers, AND elements, OR elements, NOT elements, and counters.
Недостатком известного устройства вл етс невозможность оценки математического ожидани Б темпе эксперимента.A disadvantage of the known device is the impossibility of estimating the expected value of B at the pace of the experiment.
Целью изобретени вл етс повышение быстродействи устройства.The aim of the invention is to improve the speed of the device.
Поставленна цель достигаетс тем, что устройство содержит триггер Шмидта, вход которого соединен со входом устройства, третий и четвертый элементы «И, первые входы которых соединены с первым и вторым выходами триггера Шмидта соответственно, третий триггер, единичный и нулевой выходы которого подключены соответственно ко вторым входам третьего и четвертого элементов «И, первый элемент «ИЛИ, входы которого соединены с единичными выходами всех разр дов счетчика соответственно, и второй инвертор, вход которого соединен с выходом первого элемента «ИЛИ. Выход второго элемента «ИЛИ соединен со вторым входом первого элемента «И, а входы - с выходами третьего и четвертого элементов «И и второго инвертора соответственно. Входы третьего элемента «ИЛИ подключены к выходам третьего и четвертого элементов «И соответственно, а выход - со входом третьего инвертора. Выходы п того и шестого элементов «И подключены соответственно к единичному и нулевому входам третьего триггера, а входы - к выходам второго и третьего инверторов и третьего элемента задержки соответственно.The goal is achieved by the fact that the device contains a Schmidt trigger, the input of which is connected to the input of the device, the third and fourth elements And, the first inputs of which are connected to the first and second outputs of the Schmidt trigger, respectively, the third trigger, the unit and zero outputs of which are connected respectively to the second the inputs of the third and fourth elements "AND, the first element" OR, whose inputs are connected to the unit outputs of all bits of the counter, respectively, and the second inverter, whose input is connected to the output of the first element "OR. The output of the second element “OR is connected to the second input of the first element“ AND, and the inputs with the outputs of the third and fourth elements “AND and the second inverter, respectively. The inputs of the third element “OR are connected to the outputs of the third and fourth elements“ AND, respectively, and the output - with the input of the third inverter. The outputs of the fifth and sixth elements “I” are connected respectively to the single and zero inputs of the third trigger, and the inputs to the outputs of the second and third inverters and the third delay element, respectively.
На чертеже приведена функциональна схема устройства.The drawing shows a functional diagram of the device.
Предлагаемое устройство содержит выпр митель 1, преобразователь 2 аналог-код, первый элемент 3 задержки, вентили 4 пр мого кода, первый триггер 5, первую дифференцируюш ,ую цепочку 6, второй элемент 7 задержки , первый элемент «И 8, счетчик 9, первый инвертор 10, второй элемент «И 11, третий элемент 12 задержки, второй триггер 13, вторую дифференцирующую цепочку 14, четвертый элемент 15 задержки, триггер Шмидта 16, третий элемент «И 17, четвертый элемент «И 18, третий триггер 19, первый элемент «ИЛИ 20, второй инвертор 21, второй элемент «ИЛИ 22, третий инвертор 24, третий элемент «И 25 и шестой элемент «И 26.The proposed device contains rectifier 1, converter 2 analog-code, first delay element 3, gates 4 of direct code, first trigger 5, first differential, 6th string, second delay element 7, first element 8, counter 9, first inverter 10, second element “11, third delay element 12, second trigger 13, second differentiating chain 14, fourth delay element 15, Schmidt trigger 16, third element“ And 17, fourth element “And 18, third trigger 19, first element "OR 20, the second inverter 21, the second element" OR 22, the third inverter 24, the third element “And 25 and the sixth element“ And 26.
Выход мостовой схемы двухполупериодного выпр мител 1 без сглаживани , служащей дл предварительного выпр млени входныхOutput of the full-wave rectifier bridge circuit 1 without smoothing, which serves to pre-rectify the input
электрических сигналов с целью возможности дальнейшего преобразовани их, соедршен с входом преобразовател 2 аналог- кодгВыход тактовых импульсов преобразовател 2 аналог-код соединен с единичным-входом триггера 5, а также через элемент 3 задержки - с первыми входами вентилей 4 пр мого кода, подключенных к единичным выходам соответствуюпдих триггеров старших разр дов, начина с 1-го, комбинирова:нной схемы сумматора и реверсивного счетчика 9.electrical signals in order to further convert them; they are connected to the input of converter 2; analogue to code. Output of clock pulses of converter 2; analogue code is connected to the single input of trigger 5, and also through delay element 3 to the first inputs of gate 4 direct code connected to single outputs of the corresponding trigger bits of senior bits, starting from the 1st, combined: ad circuit and reversible counter 9.
Единичный выход триггера 5 подключен к первому входу первого элемента «И .8, что позвол ет осушествл ть установку комбинированной схемы сумматора и реверсивного счетчика 9 на «О (что соответствует режиму «вычитание ) тактовым импульсом преобразовател 2 аналог-код.A single output of the trigger 5 is connected to the first input of the first element “AND .8, which allows installation of the combined circuit of the adder and reversible counter 9 to“ O (which corresponds to the “subtraction” mode) with the clock pulse of the 2 analog-code converter.
Второй выход преобразовател .2 аналогкод соединен с делителем, состо щим из триггера 13, второго элемента «И 11, дифференцирующей цепочки 14 и элемента 15 задержки . Выход делител через элемент 12 задержки соединен со входом счетчика 9.The second output of the converter .2 analog code is connected to the divider consisting of the trigger 13, the second element And 11, the differentiating chain 14 and the element 15 delay. The output of the divider through the element 12 of the delay is connected to the input of the counter 9.
Дл фиксации знака входного сигнала служит триггер Шмидта 16, дл чего его вход соединен с входной клеммой. С помощью триггера Шмидта и триггера 19 осуществл етс управление сумматора и реверсивного счетчика 9. Дл этого выходы этих триггеров через третий и четвертый элемент «И 17 и 18, второй элемент «ИЛИ 22, элемент «И 8 и первый инвертор 10 соединены с клеммами « + и «- комбинированной схемы сумматора и реверсивного счетчика 9.To fix the sign of the input signal, Schmidt trigger 16 serves, for which its input is connected to the input terminal. Using the Schmidt trigger and the trigger 19, the adder and the reversing counter 9 are controlled. To do this, the outputs of these triggers are through the third and fourth element AND 17 and 18, the second element OR 22, the element 8 and the first inverter 10 are connected to the terminals + and “- the combined circuit of the adder and reversible counter 9.
Элементы «И 25 и 26 дублируют режим работы комбинированной схемы сумматора и р еверсивного счетчика и соединены с элементами «И 17 и 18 таким образом, чтобы осуществл ть управление триггером 19 в момент перехода комбинированной схемы сумматора и реверсивного счетчика 9 через нуль.The elements "And 25 and 26 duplicate the operation mode of the combined circuit of the adder and reverse counter and are connected to the elements" And 17 and 18 so as to control the trigger 19 at the moment when the combined circuit of the adder and the reversible counter 9 go through zero.
Устройство работает следующим образом.The device works as follows.
Входные сигналы стохастического процесса выпр мл ютс выпр мителем 1 и поступают на вход преобразовател 2. При выходе триггера Шмидта 16 фиксируетс знак входного сигнала. Тактовый импульс преобразовател 2 поступает на единичный вход триггера 5, устанавливает его в положение «1 и снимает «подпор с элемента «И 8. Этим обеспечиваетс установка счетчика 9 в релсим «вычитание . По истечении времени задержки элемента 3, тактовый импульс поступает на входы вентил 4. Так как в счетчике 9 образуетс величина Кп, то на вычитание подаетс величина «п/б (6 2). Таким образом, в счетчике 9 совершаетс операци а,п- -, послеThe input signals of the stochastic process are rectified by rectifier 1 and are fed to the input of converter 2. When the Schmidt trigger 16 is output, the sign of the input signal is fixed. The pulse pulse of the converter 2 is fed to the single input of the trigger 5, sets it to the position "1 and removes the backwater from the element" AND 8. This ensures that the counter 9 is set to relim the subtraction. After the delay time of element 3, the clock pulse arrives at the inputs of the valve 4. Since the value of Kp is generated in the counter 9, then the value "p / b (6 2) is applied to the subtraction. Thus, in counter 9, an operation is performed, n -, after
чего триггер 5 возвращаетс в исходное состо ние .trigger 5 is reset.
С выхода преобразовател 2 импульсы поступают на делитель. Коэффициент делени - K. t-f. Врем t выбираетс так, чтобыFrom the output of the Converter 2 pulses arrive at the divider. The division factor is K. t-f. The time t is chosen so that
2ч Таким образом, на выходе элемента 2h So, at the output element
«И И й1меет,с величина-iLil рде Xn+i - - -g "And I, s, it, with the magnitude-iLil rde Xn + i - - -g
квантованна амплитуда сигнала. В зависимо5- сти-от знака JCn+i, который фиксируетс на триггере 19, устанавливаетс режим работы счетчика 9. Если д:„+1 и an имеют одинаковые знаки - режим «сложение, если Xn+i и an имеют разные знаки - режим «вычитание.quantized signal amplitude. Depending on the 5 sign of JCn + i, which is fixed on trigger 19, the operation mode of counter 9 is set. If d: „+ 1 and an have the same signs - add mode, if Xn + i and an have different signs - "subtraction.
Предмет изобретени Subject invention
Устройство дл оценки математического ожидани , содержащее выпр митель, выход которого соединен со входом преобразовател аналог-код, первый выход преобразовател аналог-код через первый элемент задержки соединен с управл ющими входами вентил пр мого кода и непосредственно. -, с, единичным входом первого триггера, единичный выход которого через первую дифференцирующую цепочку и второй элемент задержки подключен к пулевому входу первого триггера, нулевой выход которого подключен к первому входу .первого элемента «И, выход которого соединен с первым входом счетчика и через первый инвертор - с третьим входом счетчика , выходы старших разр дов которого подключены через вентиль пр мого кода к младшим разр дам счетчика, второй выход преобразовател аналог-код соединен с первым входом второго элемента «И, выход которого через третий элемент задержки подключенA device for estimating the mathematical expectation that contains a rectifier whose output is connected to the analog-code converter input, the first analog-code converter output is connected via the first delay element to the control inputs of the direct code valve and directly. -, c, the unit input of the first trigger, the unit output of which through the first differentiating chain and the second delay element are connected to the bullet input of the first trigger, the zero output of which is connected to the first input. The first element “And whose output is connected to the first input of the counter and through the first one the inverter - with the third input of the counter, the outputs of the higher bits of which are connected through the gate of the direct code to the lower bits of the counter, the second output of the analog-code converter is connected to the first input of the second element “And, output which through the third delay element is connected
ко второму входу счетчика и непосредственно - единичному входу второго триггера, единичный выход которого соединен через вторую дифференцируюшую цепочку и четвертый элемент задержки с нулевым входом второгоto the second input of the counter and directly to the single input of the second trigger, the single output of which is connected via the second differentiating chain and the fourth delay element with the zero input of the second
триггера, нулевой выход которого подключен ко второму входу второго элемента «И, о тличающеес тем, что, с целью повышени быстродействи устройства, оно содержит триггер Шмидта, вход которого соединен соthe trigger, the zero output of which is connected to the second input of the second element "And, differing in that in order to increase the speed of the device, it contains a Schmidt trigger, the input of which is connected to
входом устройства, третий и четвертый элементы «И, первые входы которых соединены с первым и вторым выходами триггера Шмидта соответственно, третий триггер, единичный и нулевой выходы которого подключены соответственно ко вторым входам третьего и четвертого элементов «И, первый элемент «ИЛИ, входы которого соединены с единичными выходами всех разр дов счетчика соответственно , второй инвертор, вход которогоinput device, the third and fourth elements "And, the first inputs of which are connected to the first and second outputs of the Schmidt trigger, respectively, the third trigger, the unit and zero outputs of which are connected respectively to the second inputs of the third and fourth elements" And, the first element "OR, whose inputs connected to the unit outputs of all bits of the counter, respectively, the second inverter, whose input
соединен с выходом первого элемента «ИЛИ, второй элемент «ИЛИ, выход которого соединен со вторым входом первого элемента «И, а входы - с выходами третьего и четвертого элементов «И и второго инвертораconnected to the output of the first element "OR, the second element" OR, the output of which is connected to the second input of the first element "AND, and the inputs to the outputs of the third and fourth elements" AND and the second inverter
соответственно, третий элемент «ИЛИ, входы которого подключены к выходам третьего и четвертого элементов «И соответственно, третий инвертор, вход которого соединен с выходом третьего элемента «ИЛИ, и п тый и щестой элементы «И, выходы которых подключены соответственно к единичному и нулевому входам третьего триггера, а входы - кrespectively, the third element “OR, the inputs of which are connected to the outputs of the third and fourth elements“ AND, respectively, the third inverter, whose input is connected to the output of the third element “OR, and the fifth and sixth elements“ AND, the outputs of which are connected respectively to the unit and zero the inputs of the third trigger, and the inputs - to
выходам второго и третьего инверторов и третьего элемента задержки соответственно.the outputs of the second and third inverters and the third delay element, respectively.
0 ...-|Т}...0 ...- | T} ...
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1400204A SU450180A1 (en) | 1970-02-04 | 1970-02-04 | Device for estimating the expectation |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1400204A SU450180A1 (en) | 1970-02-04 | 1970-02-04 | Device for estimating the expectation |
Publications (1)
Publication Number | Publication Date |
---|---|
SU450180A1 true SU450180A1 (en) | 1974-11-15 |
Family
ID=20449721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1400204A SU450180A1 (en) | 1970-02-04 | 1970-02-04 | Device for estimating the expectation |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU450180A1 (en) |
-
1970
- 1970-02-04 SU SU1400204A patent/SU450180A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1370981A (en) | Digital electric calculator | |
SU450180A1 (en) | Device for estimating the expectation | |
SU432547A1 (en) | WALFSH-FURIER COEFFICIENT CALCULATOR | |
SU758151A1 (en) | Subtracting device | |
SU450166A1 (en) | Calculator of the difference of two numbers | |
SU369565A1 (en) | DEVICE FOR CALCULATION OF FUNCTION y = e ^ | |
SU497591A1 (en) | Discrete device for sequential averaging | |
SU455493A1 (en) | Reversible Binary Counter | |
SU397942A1 (en) | ||
SU435524A1 (en) | POSSIBLE-PERFORMANCE DEVICE | |
SU435582A1 (en) | DEVICE FOR THE MULTIPLICATION OF FREQUENCIES P T B -: - • * (• '! F ^' ^^ iniCRTS-W * D i ^ .a? Utt- AND | |
SU486321A1 (en) | Digital extrapolator | |
SU421119A1 (en) | QUANTIZER PERIOD | |
SU834928A1 (en) | Sounter with 2 plus 1 scaling factor | |
SU121287A1 (en) | Electric counter | |
SU365711A1 (en) | DEVICE FOR SOLVING THE PROBLEM OF ORDERING TECHNOLOGICAL OPERATIONS | |
SU411453A1 (en) | ||
SU1674159A1 (en) | Device to check and estimate the analog signal mean value | |
SU427331A1 (en) | DIGITAL INTEGRATOR WITH CONTROL | |
SU440795A1 (en) | Reversible binary counter | |
SU508925A1 (en) | Analog-to-digital converter | |
SU731577A1 (en) | Device for pulse-time conversion | |
SU720424A1 (en) | Binary-decimal to sequential binary code converter | |
SU434600A1 (en) | PARALLEL COUNTER | |
SU591853A2 (en) | Code converter |