SU439018A1 - Запоминающий регистр - Google Patents
Запоминающий регистрInfo
- Publication number
- SU439018A1 SU439018A1 SU1812351A SU1812351A SU439018A1 SU 439018 A1 SU439018 A1 SU 439018A1 SU 1812351 A SU1812351 A SU 1812351A SU 1812351 A SU1812351 A SU 1812351A SU 439018 A1 SU439018 A1 SU 439018A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- thyratrons
- resistors
- bit
- register
- preparation
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
1
Известны запоминающие регистры на тиратронах с холодным катодом, содержащие по два тиратрона в каждом разр де, подключенных через общий катодный резистор к источнику посто нного напр жени , резисторы подготовки в их сеточных цеп х и две входные шины, св занные через конденсаторы с сетками тиратронов.
Предлагаемый регистр отличаетс тем, что в нем резисторы подготовки обоих тиратронов каждого разр да подключены к общему катодному резистору предыдущего разр да.
Это позвол ет принимать информацию в последовательном ходе, записыва ее сразу в те чейки, в которых она должна хранитьс , что расшир ет функциональные возможности запоминающего регистра.
Схема регистра приведена на чертеже.
В состав первого разр да регистра вход т тиратроны 1 и 2, к катодам которых подключен общий резистор 3. Второй разр д регистра включает тиратроны 4 и 5, подключенные катодами к общему резистору 6. Аналогично выполнены третий и последующие (не показанные на чертеже) разр ды. К сеткам тиратронов 1 и 4 через конденсаторы подключена входна щина 7, на которую поступают импульсы , соответствующие нул м в принимаемой двоичной информации. К сеткам тиратронов 2 и 5 подключена входна щина 8, импульсы на которой соответствуют единицам в принимаемой информации.
Резисторы подготовки 9 и 10 в сеточных цеп х тиратронов 4 и 5 подключены к выходу предыдущего разр да - к общему катодному резистору 3. Аналогично включены резисторы подготовки следующих разр дов. Резисторы подготовки 11 и 12 первого разр да подключены к источнику посто нного смещени .
Работает устройство следующим образом. Информаци поступает на входные шины регистра в последовательном коде так, что в каждом такте импульс поступает либо на шину 7 либо на шину 8. При этом зажигаетс соответствующий тиратрон очередного разр да , и на его катодном резисторе по вл етс напр жение, а тиратроны следующего разр да через резисторы подготовки подготавливаютс к зажиганию.
В конце цикла приема информации в каждом разр де в зависимости от записанного числа горит один из двух тиратронов. Перед началом нового цикла кратковременно размыкаетс ключ 13, все тиратроны выключаютс , и регистр готов к записи нового числа.
Предмет изобретени
Запоминающий регистр на тиратронах с холодным катодом, содержащий по два тиратрона в Каждом разр де, подключенных через общий катодный резистор к источнику посто нного напр жени , резисторы подготовки в их сеточных цеп х и две входные шины, св занные через конденсаторы с сетками тиратронов , отличающийс тем, что, с целью расширени его функциональных возможностей , резисторы подготовки обоих тиратронов каждого разр да подключены к общему катодному резистору предыдущего разр да.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1812351A SU439018A1 (ru) | 1972-07-17 | 1972-07-17 | Запоминающий регистр |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1812351A SU439018A1 (ru) | 1972-07-17 | 1972-07-17 | Запоминающий регистр |
Publications (1)
Publication Number | Publication Date |
---|---|
SU439018A1 true SU439018A1 (ru) | 1974-08-05 |
Family
ID=20522427
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1812351A SU439018A1 (ru) | 1972-07-17 | 1972-07-17 | Запоминающий регистр |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU439018A1 (ru) |
-
1972
- 1972-07-17 SU SU1812351A patent/SU439018A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU439018A1 (ru) | Запоминающий регистр | |
GB1296066A (ru) | ||
US3348069A (en) | Reversible shift register with simultaneous reception and transfer of information byeach stage | |
US3198957A (en) | High speed memory bistable dynatron circuit | |
SU1181122A1 (ru) | Устройство для формирования импульсов | |
SU594530A1 (ru) | Ячейка пам ти дл регистра сдвига | |
SU408270A1 (ru) | УСТРОЙСТВО дл ПОЛУЧЕНИЯ ПРОИЗВОДНОЙ | |
SU565326A1 (ru) | Посто нное запоминающее устройство | |
SU387359A1 (ru) | Ячейка многотактного дешифратора | |
SU482786A1 (ru) | Устройство дл сжати информации | |
SU433539A1 (ru) | ||
SU515154A1 (ru) | Буферное запоминающее устройство | |
SU553681A1 (ru) | Логический запоминающий блок | |
SU646373A1 (ru) | Ассоциативное запоминающее устройство | |
SU610175A1 (ru) | Ассоциативное запоминающее устройство | |
SU441642A1 (ru) | Лини задержки | |
SU494745A1 (ru) | Устройство дл синтеза многотактной схемы | |
SU744736A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU455469A1 (ru) | Расширитель импульсов | |
SU663113A1 (ru) | Двоичный счетчик | |
SU1587537A1 (ru) | Устройство дл обслуживани сообщений | |
SU650101A1 (ru) | Запоминающее устройство | |
SU410467A1 (ru) | ||
SU1675890A1 (ru) | Устройство дл формировани тестовых последовательностей | |
SU1196838A1 (ru) | Устройство дл формировани кодовых последовательностей |