SU428379A1 - FREQUENCY-PULSE MULTI-PURPOSE DEVICE - Google Patents
FREQUENCY-PULSE MULTI-PURPOSE DEVICEInfo
- Publication number
- SU428379A1 SU428379A1 SU1824524A SU1824524A SU428379A1 SU 428379 A1 SU428379 A1 SU 428379A1 SU 1824524 A SU1824524 A SU 1824524A SU 1824524 A SU1824524 A SU 1824524A SU 428379 A1 SU428379 A1 SU 428379A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- circuit
- frequency
- pulse
- purpose device
- Prior art date
Links
Landscapes
- Electric Clocks (AREA)
Description
1one
Устройство относитс к вычислительной технике и может быть использовано дл обработки сигналов с частотных датчиков.The device relates to computing and can be used to process signals from frequency sensors.
Известит устройства умножени , иснользующие .мате матическое соотношениеNotifies multipliers that use the mathematical relationship
ХУ -1-({- + 1)- (х-УГXY -1 - ({- + 1) - (x-UG
и содержащие схемы суммировани , вычитани , квадратор, счетчик и устройство управлени . Эти устройства работают в два такта, что увеличивает врем преобразовани .and containing summation, subtraction, quad, counter, and control circuitry. These devices operate in two cycles, which increases the conversion time.
Целью изобретени вл етс повышение быстродействи . Это достигаетс тем, что в устройство донолилтельно .введены второй квадратор, имеющий общий с первым кв адратором выходной счетчик реверсивного тила, и р д .схем «И, лричем соответствующие разр ды входных счетчиков квадраторов подключены ,к дополнительным схемам «И, выходы которых подключены к запрещающему входу схем «И соответствующих разр дов квадратора .The aim of the invention is to increase speed. This is achieved by introducing a second quadrant in the device, which has an output counter of the reverse type, which is common with the first square adder, and a row of circuit diagrams "And, according to the corresponding bits of the quad counter input counters, are connected to the prohibiting input of the circuits "And the corresponding bits of the quadrator.
На чертеже представлена схем-а устройства .The drawing shows a diagram of the device.
Уст,ройство состоит из схемы вычитани 1, схемы суммировани 2, первого квадратора, содержащего входной счетчик 3, триггер 4, схему «И 5, линию задержки 6, схемы «И 7A mouthpiece consists of a subtraction circuit 1, a summation circuit 2, a first quad, containing input counter 3, trigger 4, circuit "And 5, delay line 6, circuit" And 7
и выходной счетчик 8, второго квадратора, содерл ащего входной счетчик 9, триггер 10, схему «И //, л.инию задержки 12, схемы «И 13 и общий с первым квадратором выход1 ойand output counter 8, of the second quadr, containing input counter 9, trigger 10, AND /, delay delay 12, AND 13 and the common with output 1 output
счетчик 8, который вл етс реверсивным, иcounter 8, which is reversible, and
схем «И 14, 15, 16 и 17. На выходы 18 и 19schemes "And 14, 15, 16 and 17. Exit 18 and 19
поступают сомножители в виде ч)1слоимпульсных последовательностей х Fi(t), y Fz(t)Пред1вар1ительно все устройство устанавливаетс в исходное состо ние, при котором все разр ды счетчиков и триггеры 4 и 10 устанавливаютс в состо ние «О. Импульсна последовательность х + у со схемы 2 поступает на вход триггера 10 и схемы «И // квадратора.The factors come in the form of h) 1 pulse sequences x Fi (t), y Fz (t) Preliminary, the entire device is reset, in which all counters and triggers 4 and 10 are set to the state "O." The pulse sequence x + y from scheme 2 is fed to the input of trigger 10 and the "And // Quadrator scheme.
Первый импульс устанавливает триггер 10 в состо ние «1 и открывает схемы «И П. Триггеры 10 и 4 вл ютс первыми разр дами счетчиков 9 и 3. Последующие им.пульсы, не измен состо ни триггера 10, проход тThe first pulse sets the trigger 10 to the state "1 and opens the schemes." And P. The triggers 10 and 4 are the first bits of counters 9 and 3. The following pulses, not changing the state of the trigger 10, pass
через схему «И // на второй разр д счетчнка 9. Таким образом в счетчике 9 фор-мируетс код 2/г-1, где п - номер нришедщего импульса . Каждый импульс со схемы 2 ностунает также на цепочку линий задерлхки 12,through the circuit “AND // on the second bit of the counter 9. Thus, in the counter 9, the code 2 / g-1 is formed, where n is the number of the incident pulse. Each impulse from the circuit 2 nostunat also on a chain of latch 12,
сигналы с которых через схемы «Н 13 неренос т код из счетчика 9 в счетчик 8 со знаKOiM «-Ь.Signals from which, through the “H 13” circuit, do not transfer the code from counter 9 to counter 8 with the sign KOiM «-Ь.
Таким образом, при поступлении иа входной счетчик импульсов в нем формируетс код 2(.г + г/)-1, а в счетчи-к 8 перепиThus, when an input pulse counter arrives, a code 2 is generated in it (.y + g /) - 1, and in the counter to 8 rewrites
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1824524A SU428379A1 (en) | 1972-09-04 | 1972-09-04 | FREQUENCY-PULSE MULTI-PURPOSE DEVICE |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1824524A SU428379A1 (en) | 1972-09-04 | 1972-09-04 | FREQUENCY-PULSE MULTI-PURPOSE DEVICE |
Publications (1)
Publication Number | Publication Date |
---|---|
SU428379A1 true SU428379A1 (en) | 1974-05-15 |
Family
ID=20525920
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1824524A SU428379A1 (en) | 1972-09-04 | 1972-09-04 | FREQUENCY-PULSE MULTI-PURPOSE DEVICE |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU428379A1 (en) |
-
1972
- 1972-09-04 SU SU1824524A patent/SU428379A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU428379A1 (en) | FREQUENCY-PULSE MULTI-PURPOSE DEVICE | |
RU1783616C (en) | Converter of fibonachi code to golden proportion cod | |
SU491129A1 (en) | Device for raising binary numbers to the third degree | |
SU603991A1 (en) | N-digit parallel adder | |
SU428385A1 (en) | ||
SU434409A1 (en) | DEVICE FOR SUMMATION | LOW-PULSE SIGNALS { | |
SU392494A1 (en) | I ALL-UNION | j; rn -: - fVi | O.TF) inHMFnMMAvtorsRaditelKievsk expedition of the Ukrainian scientific research geological instituteSHSJiHOTEKA | |
SU437061A1 (en) | Markov Chain Generator | |
SU373718A1 (en) | GENERATOR OF RANDOM PROCESSES | |
SU364964A1 (en) | ALL-UNION PAT? 111110-1 SHYAP? | |
GB1343643A (en) | Apparatus for shifting digital data in a register | |
SU435522A1 (en) | DEVICE FOR EXTRACTING SQUARE HARNESS | |
SU1264165A1 (en) | Adder-accumulator | |
SU391587A1 (en) | INTERVAL TIME CONVERTER TO DIGITAL CODE | |
SU482741A1 (en) | Binary Multiplication Device | |
SU409386A1 (en) | DECIMAL COUNTER | |
SU458101A1 (en) | Decimal counter | |
SU1462282A1 (en) | Device for generating clocking pulses | |
SU962936A1 (en) | Device for adding time intervals | |
SU614444A1 (en) | Digital integrator storage | |
SU456367A1 (en) | Scaling device | |
SU440771A1 (en) | Random Pulse Flow Generator | |
SU122948A1 (en) | Arithmetic unit | |
SU454696A1 (en) | Digital Probability Pulse Distributor | |
SU437229A1 (en) | Frequency divider |